電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發(fā)燒友網(wǎng)>模擬技術>壓控振蕩器電路 - 基于DP標準發(fā)射端擴頻時鐘發(fā)生器電路設計

壓控振蕩器電路 - 基于DP標準發(fā)射端擴頻時鐘發(fā)生器電路設計

上一頁123全文

本文導航

收藏

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關推薦

IDT推出其低功率可編程時鐘發(fā)生器

業(yè)界領先的全新 1.8V 版 VersaClock? 3S 可編程時鐘發(fā)生器,為消耗品和計算系統(tǒng)創(chuàng)造具有競爭力的性能、能耗和靈活性。
2017-09-28 10:15:468178

擴頻時鐘發(fā)生器MAX31C80相關資料分享

擴頻時鐘發(fā)生器MAX31C80資料下載內容包括:MAX31C80引腳功能MAX31C80功能和特性MAX31C80應用范圍MAX31C80內部方框圖MAX31C80電壓范圍MAX31C80典型應用電路
2021-04-02 06:29:55

時鐘發(fā)生器AD9577資料分享

概述:AD9577是一款既提供一個多路輸出時鐘發(fā)生器功能,又帶有兩個片上鎖相環(huán)內核PLL1和PLL2,專門針對網(wǎng)絡時鐘應用而優(yōu)化。PLL設計基于ADI公司成熟的高性能、低抖動頻率合成器產(chǎn)品系列,確保實現(xiàn)最高的網(wǎng)
2021-04-06 06:49:57

時鐘發(fā)生器性能對數(shù)據(jù)轉換的影響

時鐘發(fā)生器的實際測量圖。相位噪底在數(shù)據(jù)轉換應用中顯得格外重要,其原因在于轉換SNR對其時鐘輸入的寬帶噪聲極其敏感。當設計師評估時鐘發(fā)生器選項時,必須把相位噪底性能作為一項關鍵基準指標。圖
2018-10-18 11:29:03

時鐘發(fā)生器的相位噪聲和抖動性能為什么會影響到數(shù)據(jù)轉換?

系統(tǒng)設計師通常側重于為應用選擇最合適的數(shù)據(jù)轉換,在向數(shù)據(jù)轉換提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉換動態(tài)范圍和線性度性能可能受到嚴重的影響。
2019-07-30 07:57:42

AD9520-3BCPZ時鐘發(fā)生器

`AD9520-3BCPZ時鐘發(fā)生器產(chǎn)品介紹AD9520-3BCPZ詢價熱線AD9520-3BCPZ現(xiàn)貨AD9520-3BCPZ代理王先生***深圳市首質誠科技有限公司, AD9520-3提供多路
2019-07-09 11:50:41

AD9571ACPZPEC時鐘發(fā)生器銷售

`AD9571ACPZPEC時鐘發(fā)生器產(chǎn)品介紹AD9571ACPZPEC詢價熱線AD9571ACPZPEC現(xiàn)貨AD9571ACPZPEC代理王先生***深圳市首質誠科技有限公司, AD9571具有
2019-07-09 10:19:09

AK8140??A可編程多時鐘發(fā)生器評估板簡介

AKD8140A Ver.2,AK8140??A可編程多時鐘發(fā)生器評估板。評估抖動性能和功能很容易
2020-07-27 15:01:46

CY2254 PLL時鐘發(fā)生器的內部結構

本應用指南討論了CY2254 PLL時鐘發(fā)生器的內部結構,并提出一些使用建議。
2014-09-23 10:00:14

低抖動高精度時鐘發(fā)生器MAX3625B相關資料分享

概述:MAX3625B是MAXIM公司生產(chǎn)的一款提供三路輸出的低抖動,高精度時鐘發(fā)生器。該MAX3625B是為網(wǎng)絡應用而優(yōu)化的低抖動,高精度時鐘發(fā)生器。該器件集成一個晶體振蕩和鎖相環(huán)(PLL)時鐘
2021-05-18 07:39:05

供應 現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器

供應 現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器 歐陽R:*** QQ:1226365851溫馨提示:如果您找不到聯(lián)系方式,請在瀏覽上搜索一下,旺貿(mào)通儀器儀回收工廠或個人、庫存閑置、二手儀器及附件。長期
2020-08-18 09:08:58

可編程音頻時鐘發(fā)生器MAX9485相關資料分享

可編程音頻時鐘發(fā)生器MAX9485資料下載內容主要介紹了:MAX9485引腳功能MAX9485功能和特性MAX9485應用范圍MAX9485內部方框圖MAX9485極限參數(shù)MAX9485典型應用電路
2021-04-02 06:21:48

基于lmk03806的高性能可編程時鐘發(fā)生器的設計與fpga實現(xiàn) 畢...

我要做畢業(yè)設計 叫 基于lmk03806的高性能可編程時鐘發(fā)生器的設計與fpga實現(xiàn),需要有protel 99se畫 lmk03806的原理圖和fpga的配置電路,用vhdl編程仿真,用fpga來配置lmk03806,求高手求助{:1:}
2013-05-03 23:06:27

基于有線的時鐘發(fā)生器和分配器技術注意事項

1、時鐘發(fā)生器和分配器技術介紹  有線數(shù)據(jù)速率趨勢  描述了幾種接口標準下線纜“每通道數(shù)據(jù)率”的進展情況?! ∧柖傻腜PA效益與接口數(shù)據(jù)率的增強是并行發(fā)展的,每2-3年翻一番。然而,由于有線鏈接
2022-11-25 15:16:44

如何創(chuàng)建一個具有200MHz輸入和640MHz,160MHz輸出的時鐘發(fā)生器

我正在使用planahead 14.4在VC707上添加7系列MIG(IP版本1.07a)。當我使用第一個具有200MHz振蕩輸入的時鐘發(fā)生器驅動MIG時,我的設計可以完全路由,我嘗試
2020-08-11 10:07:25

如何在ML507板上使用時鐘發(fā)生器芯片IDT5V9885?

在我們的設計中,其中一個模塊從外部可配置時鐘發(fā)生器芯片接收其時鐘信號?,F(xiàn)在在我們的ML507上使用這個時鐘發(fā)生器芯片IDT5V9885就在那里任何跳線設置?我們問這個是因為在我們的申請中軟件我們
2019-09-02 08:12:30

斯坦福 CG635 供應 CG635 時鐘發(fā)生器

斯坦福 CG635 供應 CG635 時鐘發(fā)生器 歐陽R:*** QQ:1226365851回收工廠或個人、庫存閑置、二手儀器及附件。長期 專業(yè)銷售、維修、回收 高頻 二手儀器。溫馨提示:如果您
2019-06-16 12:07:43

熱賣現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器

熱賣現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器 歐陽R:*** QQ:1226365851溫馨提示:如果您找不到聯(lián)系方式,請在瀏覽上搜索一下,旺貿(mào)通儀器儀回收工廠或個人、庫存閑置、二手儀器及附件。長期
2020-12-03 08:39:05

符合PCIe Gen1,Gen2和Gen3標準的9端口PCIe時鐘發(fā)生器

SI52147-EVB,用于PoE無線接入點的時鐘發(fā)生器評估板。 Si52147是一款符合PCIe Gen1,Gen2和Gen3標準的9端口PCIe時鐘發(fā)生器
2020-08-27 14:27:11

適用于時鐘發(fā)生器的低噪聲電源解決方案包括BOM和原理圖

描述TIDA-00597 可為時鐘發(fā)生器提供噪聲非常低的輸出電源。主要特色低噪聲,適用于時鐘發(fā)生器輸出電流高達 800mA低相位噪聲輸出功率啟用和禁用
2018-08-22 07:43:40

低抖動時鐘發(fā)生器

AC1571時鐘發(fā)生器一款基于PLL的、適用于5G基站應用的時鐘發(fā)生器。采用數(shù)字鎖相環(huán)技術,以實現(xiàn)最佳的高頻低相噪性能,具有低功耗和高PSRR能力。采用ADPLL技術,管腳兼容843N571,可以
2022-08-11 16:26:33

TI時鐘發(fā)生器LMH1983

具有音頻時鐘的 3G/高清/標清視頻時鐘發(fā)生器 Function Clock generator Number of outputs 4 Output frequency
2022-12-02 13:47:21

低抖動時鐘發(fā)生器時鐘芯片

AC1571 是用于 5G 基站應用的基于 PLL的時鐘發(fā)生器,該芯片采用全數(shù)字鎖相環(huán)技術,以實現(xiàn)最佳的高頻低相噪性能,并具有低功耗和高PSRR能力。典型應用場景:· 無線基站· 
2023-12-12 14:25:17

時鐘發(fā)生器芯片

時鐘發(fā)生器芯片廠家可輸出差分100MHz,125MHz,156.25MHz和單33.33MHz CPU時鐘,同時輸出6路25MHz緩沖參考時鐘。? 主要特性l 7路單
2023-12-29 09:29:50

國產(chǎn)時鐘發(fā)生器

時鐘發(fā)生器芯片廠家可輸出差分100MHz,125MHz,156.25MHz和單33.33MHz CPU時鐘,同時輸出6路25MHz緩沖參考時鐘。? 主要特性l 7路單
2024-02-04 11:41:14

MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時鐘

MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時鐘源 摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如
2008-10-04 20:43:25922

Si5338 業(yè)界首個任意頻率、任意輸出的時鐘發(fā)生器

Si5338 業(yè)界首個任意頻率、任意輸出的時鐘發(fā)生器 高性能模擬與混合信號領導廠商Silicon Laboratories日前發(fā)表全新的時鐘發(fā)生器和緩沖器系列,可為業(yè)
2008-11-10 09:39:441763

精密時鐘發(fā)生器電路

精密時鐘發(fā)生器電路
2009-03-25 09:35:221054

振蕩器時鐘發(fā)生器電路

振蕩器時鐘發(fā)生器電路
2009-04-13 08:54:22720

擴頻時鐘發(fā)生器

摘要:降低電磁干擾(EMI)是電子系統(tǒng)設計人員需要考慮的一個重要因素,擴頻時鐘(CLK)為降低EMI提供了一個有效途徑。本文給出了擴頻CLK的定義和估算EMI抑制性能的簡單公式。所提供
2009-04-22 10:10:41328

利用MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時

摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489和MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-04-22 10:11:53407

擴頻時鐘發(fā)生器

摘要:降低電磁干擾(EMI)是電子系統(tǒng)設計人員需要考慮的一個重要因素,擴頻時鐘(CLK)為降低EMI提供了一個有效途徑。本文給出了擴頻CLK的定義和估算EMI抑制性能的簡單公式。所提供
2009-05-03 11:04:39699

利用MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時

摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489和MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-05-03 11:07:05653

擴頻時鐘發(fā)生器

摘要:降低電磁干擾(EMI)是電子系統(tǒng)設計人員需要考慮的一個重要因素,擴頻時鐘(CLK)為降低EMI提供了一個有效途徑。本文給出了擴頻CLK的定義和估算EMI抑制性能的簡單公式。所提供
2009-05-05 10:58:361029

MAX3625A 低抖動、精密時鐘發(fā)生器,提供三路輸出(應用

MAX3625A 低抖動、精密時鐘發(fā)生器,提供三路輸出
2009-08-13 13:01:27828

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能 本文介紹了電源噪聲對基于PLL的時鐘發(fā)生器的干擾,并討論了幾種用于評估確定性抖動(DJ)的技術方案。推導出的關系式提
2009-09-18 08:46:321461

基于DP標準擴頻時鐘發(fā)生器系統(tǒng)參數(shù)研究

基于DP標準擴頻時鐘發(fā)生器系統(tǒng)參數(shù)研究 1 引言    DP(DisplayPort)接口標準旨在尋求代替計算機的數(shù)字視頻接口DVI(Digital Visual Interface)、LCD顯示器的低壓差
2009-11-05 09:23:08830

MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器

MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器 概述 MAX3625B是一款低抖動、精密時鐘發(fā)生器,優(yōu)化用于網(wǎng)絡設備。器件內置晶體振蕩器和鎖相環(huán)(PLL)
2010-03-01 08:56:181345

MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim)

MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim) Maxim推出用于以太網(wǎng)設備的高性能、四路輸出時鐘發(fā)生器MAX3679A。器件采用低噪聲
2010-04-14 16:51:49778

GPS時鐘發(fā)生器技術方案

如何利用GPS OEM來進行二次開發(fā),產(chǎn)生高精度時鐘發(fā)生器是一個研究的熱點問題。在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS
2010-07-24 15:45:26780

GPS時鐘發(fā)生器(GPS同步時鐘)的相關討論

在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS時鐘發(fā)生器(GPS同步時鐘)對維持系統(tǒng)正常運轉有至關重要的意義。 那如何利用GPS OEM來進行二次開發(fā),產(chǎn)生高精度時鐘發(fā)生
2010-09-17 22:02:441273

DS1091L 低成本時鐘發(fā)生器

DS1091L是一款低成本的時鐘發(fā)生器,輸出頻率由工廠預置到130kHz至66.6MHz,標稱精度為±0.25%。器件可產(chǎn)生中心抖動或降頻抖動擴頻輸出,具有引腳可選的抖動幅度和抖動速率。
2011-03-16 10:57:411037

輸出時鐘頻率可自由設定的擴頻時鐘發(fā)生器

在有效抑制EMC 干擾的擴頻時鐘發(fā)生器(SSCG)中內置FRAM 的新產(chǎn)品MB88R157A 被納入富士通的產(chǎn)品陣容。針對10MHz ~ 50MHz 的輸入頻率,該產(chǎn)品的輸出時鐘頻率可以在1MHz ~ 134MHz 范圍內任意設
2011-08-31 17:26:3240

MAX3636寬頻率范圍可編程時鐘發(fā)生器

MAX3636是一個高度靈活,高精度鎖相環(huán)(PLL)時鐘發(fā)生器為下一代網(wǎng)絡設備的要求低抖動時鐘發(fā)生器和強大的高速數(shù)據(jù)傳輸?shù)姆植歼M行了優(yōu)化。
2011-10-11 11:15:221329

Silicon Labs擴展其PCIe時鐘發(fā)生器時鐘緩沖器產(chǎn)品組合

Silicon Laboratories (芯科實驗室有限公司)日前宣布擴展其PCI Express(PCIe)時鐘發(fā)生器時鐘緩沖器產(chǎn)品組合。
2012-02-02 09:31:561395

雙環(huán)路時鐘發(fā)生器可清除抖動并提供多個高頻輸出

雙環(huán)路時鐘發(fā)生器可清除抖動并提供多個高頻輸出
2016-01-04 17:41:130

10GHz擴頻時鐘發(fā)生器的設計

10GHz擴頻時鐘發(fā)生器的設計_胡帥帥
2017-01-07 21:28:581

Microchip基于MEMS的時鐘發(fā)生器

Microchip基于MEMS的時鐘發(fā)生器
2018-06-07 13:46:004534

介紹MEMS時鐘發(fā)生器的特點及應用介紹

Microchip基于MEMS的時鐘發(fā)生器
2018-07-08 01:23:003933

Microchip新推小尺寸MEMS時鐘發(fā)生器

據(jù)麥姆斯咨詢報道,Microchip推出了業(yè)界尺寸最小的MEMS時鐘發(fā)生器DSC613。這款新器件可在電路板上最多替換掉三個晶振和振蕩器,從而減少高達80%的時鐘元件布板空間。
2018-11-15 16:38:263910

AD9523時鐘發(fā)生器的性能特點及應用分析

AD9523:14路LVPECL/LVDS/HSTL輸出 或29路LVCMOS輸出 低抖動時鐘發(fā)生器
2019-07-04 06:18:003604

SSDCI1108AF擴頻時鐘發(fā)生器的數(shù)據(jù)手冊免費下載

SSDCI1108AF是減少電磁干擾(EMI)的時鐘發(fā)生器。利用內調制器對振蕩頻率進行周期性的微調,可以使不必要的電磁干擾(EMI)峰值衰減。SSDCI1108AF接收來自基本晶體或外部基準的輸入時鐘,并鎖定到該輸入時鐘,以傳遞1x調制時鐘輸出。
2020-04-17 08:00:0010

SSDOI24B1AT擴頻時鐘發(fā)生器超移動式電磁干擾抑制振蕩器的數(shù)據(jù)手冊

SSDOI24B1AT擴頻時鐘發(fā)生器超低功耗移動式電磁干擾抑制振蕩器的數(shù)據(jù)手冊免費下載。
2020-04-17 08:00:001

SSDOI37B1AT擴頻時鐘發(fā)生器電磁干擾抑制振蕩器的數(shù)據(jù)手冊免費下載

本文檔的主要內容詳細介紹的是SSDOI37B1AT擴頻時鐘發(fā)生器超低功耗移動式電磁干擾抑制振蕩器的數(shù)據(jù)手冊免費下載。
2020-04-16 08:00:002

如何選擇合適的時鐘發(fā)生器

系統(tǒng)設計師通常側重于為應用選擇最合適的數(shù)據(jù)轉換器,在向數(shù)據(jù)轉換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉換器動態(tài)范圍和線性度性能可能受到嚴重的影響。
2020-11-22 11:34:382666

AD9520-0:12路LVPECL/24路CMOS輸出時鐘發(fā)生器,集成2.8 GHz VCO

AD9520-0:12路LVPECL/24路CMOS輸出時鐘發(fā)生器,集成2.8 GHz VCO
2021-03-19 09:02:270

AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器

AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器
2021-03-21 15:00:200

AD9518-1:6輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表

AD9518-1:6輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表
2021-03-22 19:55:031

AD9540:655 MHz低抖動時鐘發(fā)生器數(shù)據(jù)表

AD9540:655 MHz低抖動時鐘發(fā)生器數(shù)據(jù)表
2021-03-22 19:57:570

AD9518-3:6輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩器數(shù)據(jù)表

AD9518-3:6輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩器數(shù)據(jù)表
2021-04-13 11:13:252

AD9517-2:12輸出時鐘發(fā)生器,集成2.2 GHz壓控振蕩器數(shù)據(jù)表

AD9517-2:12輸出時鐘發(fā)生器,集成2.2 GHz壓控振蕩器數(shù)據(jù)表
2021-04-13 11:57:480

AD9517-1:12輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表

AD9517-1:12輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表
2021-04-13 12:02:551

AD9517-0:12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表

AD9517-0:12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表
2021-04-13 12:10:210

ADF4360-9:集成壓控振蕩器數(shù)據(jù)表的時鐘發(fā)生器PLL

ADF4360-9:集成壓控振蕩器數(shù)據(jù)表的時鐘發(fā)生器PLL
2021-04-14 14:10:440

AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出

AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出
2021-04-16 10:21:563

AD9548:四/八路輸入網(wǎng)絡時鐘發(fā)生器/同步器數(shù)據(jù)表

AD9548:四/八路輸入網(wǎng)絡時鐘發(fā)生器/同步器數(shù)據(jù)表
2021-04-16 11:41:0410

HMC1031:0.1 MHz至500 MHz時鐘發(fā)生器,帶整數(shù)N PLL數(shù)據(jù)表

HMC1031:0.1 MHz至500 MHz時鐘發(fā)生器,帶整數(shù)N PLL數(shù)據(jù)表
2021-04-23 20:15:296

AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表

AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-27 21:31:552

AD9516-5:14-輸出時鐘發(fā)生器數(shù)據(jù)表

AD9516-5:14-輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-27 21:41:195

AD9551:多業(yè)務時鐘發(fā)生器數(shù)據(jù)表

AD9551:多業(yè)務時鐘發(fā)生器數(shù)據(jù)表
2021-04-28 10:30:520

AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表

AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-28 10:53:010

AD9577:帶雙鎖相環(huán)、擴頻和余量的時鐘發(fā)生器數(shù)據(jù)表

AD9577:帶雙鎖相環(huán)、擴頻和余量的時鐘發(fā)生器數(shù)據(jù)表
2021-04-29 20:06:508

AD9547:雙/四輸入網(wǎng)絡時鐘發(fā)生器/同步器數(shù)據(jù)表

AD9547:雙/四輸入網(wǎng)絡時鐘發(fā)生器/同步器數(shù)據(jù)表
2021-04-30 08:48:1410

AD9517-4:12輸出時鐘發(fā)生器,集成1.6 GHz壓控振蕩器數(shù)據(jù)表

AD9517-4:12輸出時鐘發(fā)生器,集成1.6 GHz壓控振蕩器數(shù)據(jù)表
2021-04-30 15:51:4210

AD9575:網(wǎng)絡時鐘發(fā)生器,雙輸出數(shù)據(jù)表

AD9575:網(wǎng)絡時鐘發(fā)生器,雙輸出數(shù)據(jù)表
2021-05-09 11:06:441

AD9531:3通道時鐘發(fā)生器,24輸出數(shù)據(jù)表

AD9531:3通道時鐘發(fā)生器,24輸出數(shù)據(jù)表
2021-05-15 15:24:0711

AD9576:雙鎖相環(huán)異步時鐘發(fā)生器數(shù)據(jù)表

AD9576:雙鎖相環(huán)異步時鐘發(fā)生器數(shù)據(jù)表
2021-05-16 12:57:550

AD9516-3:14輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩器數(shù)據(jù)表

AD9516-3:14輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩器數(shù)據(jù)表
2021-05-25 12:00:102

AD9517-0 12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表

AD9517-0 12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表
2021-06-16 12:14:494

集成2.2 GHz壓控振蕩器數(shù)據(jù)表的AD9517-2 12輸出時鐘發(fā)生器

集成2.2 GHz壓控振蕩器數(shù)據(jù)表的AD9517-2 12輸出時鐘發(fā)生器
2021-06-17 12:31:303

集成2.0 GHz壓控振蕩器數(shù)據(jù)表的AD9518-3 6輸出時鐘發(fā)生器

集成2.0 GHz壓控振蕩器數(shù)據(jù)表的AD9518-3 6輸出時鐘發(fā)生器
2021-06-17 15:38:273

集成2.5 GHz壓控振蕩器數(shù)據(jù)表的AD9517-1 12輸出時鐘發(fā)生器

集成2.5 GHz壓控振蕩器數(shù)據(jù)表的AD9517-1 12輸出時鐘發(fā)生器
2021-06-17 15:57:386

時鐘發(fā)生器AD9516-0技術手冊

時鐘發(fā)生器AD9516-0技術手冊
2022-01-25 15:59:427

Cypress時鐘發(fā)生器的分類,它有哪些應用

。Cypress時鐘發(fā)生器兼容大量增值性能,如VCXO,擴頻和輸出相位校準,及其兼容流行接口標準的參考時鐘/3.0,如PCIe1.0/2.0/3.0、10GbE、SATA1.0/2.0和USB1.0
2022-04-22 09:02:09806

一個帶有COB的1Hz時鐘發(fā)生器電路

這是帶有板上芯片(COB)的1Hz時鐘發(fā)生器電路。通常,為數(shù)字時鐘和計數(shù)器電路應用產(chǎn)生1Hz時鐘電路將IC與晶體和微調電容器等結合使用。
2022-06-07 10:43:501886

超低抖動時鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能

超低抖動時鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能
2022-11-04 09:50:150

CY25200可編程時鐘發(fā)生器英文手冊

CY25200是一種具有擴頻功能的可編程時鐘發(fā)生器。擴頻在小范圍內調制輸出時鐘頻率,擴展能量并降低能量峰值。這是一種在各種應用中降低EMI的強大技術。它使用外部參考時鐘或晶體作為輸入。它還使用PLL生成擴展頻譜輸出時鐘,該時鐘可以與輸入頻率不同。最多有六個輸出時鐘可用,其中兩個可以是REFCLK。
2023-02-14 16:19:040

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南
2023-03-21 19:21:130

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制

本文討論電源噪聲干擾對基于PLL的時鐘發(fā)生器的影響,并介紹幾種用于評估由此產(chǎn)生的確定性抖動(DJ)的測量技術。派生關系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結果用于比較測量技術,并演示如何可靠地評估參考時鐘發(fā)生器的電源噪聲抑制(PSNR)性能。
2023-04-11 11:06:39811

極景微發(fā)布超小封裝PCIe5.0時鐘發(fā)生器

極景微發(fā)布超小封裝PCIe5.0時鐘發(fā)生器日前,極景微(UltraSilicon)宣布,推出兩款支持PCIe5.0接口標準的1輸出及2輸出時鐘發(fā)生器,分別為US6D101和US6D102。該芯片具有
2023-02-02 15:25:54999

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南
2023-07-07 19:19:110

時鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點是什么?

時鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點是什么?如何用硬件配置pll? 時鐘發(fā)生器是指通過特定的電路設計產(chǎn)生適合各種電子設備使用的時鐘信號的器件。時鐘發(fā)生器由多個部分組成,其中最核心的是鎖相環(huán)
2023-10-13 17:39:50444

基于DP標準發(fā)射擴頻時鐘發(fā)生器電路設計

2023-11-08 08:32:070

時鐘合成器和時鐘發(fā)生器的區(qū)別

時鐘合成器和時鐘發(fā)生器是兩種用于產(chǎn)生時鐘信號的電子器件,它們在功能和應用上有一些區(qū)別。
2023-11-09 10:26:56298

時鐘發(fā)生器性能對數(shù)據(jù)轉換器的影響

時鐘發(fā)生器件的選擇上往往少有考慮。目前市場上有性能屬性大相徑庭的眾多時鐘發(fā)生器。然而,如果不慎重考慮時鐘發(fā)生器、相位噪聲和抖動性能,數(shù)據(jù)轉換器、動態(tài)范圍和線性度性能可能受到嚴重的影響。...
2023-11-28 14:33:570

核芯互聯(lián)推出支持PCIe Gen 6的時鐘發(fā)生器CLG440

“核芯互聯(lián)CLG440是一顆專為高性能服務器、計算中心應用推出的支持PCIe 6.0、符合CK440Q標準的高性能時鐘發(fā)生器。
2024-01-16 15:57:40279

PCIe3.0時鐘發(fā)生器RS2CG5705B數(shù)據(jù)手冊

? ? ? ?RS2CG5705B是一款符合PCI Express 3.0和以太網(wǎng)要求的擴頻時鐘發(fā)生器。該電路用于PC或嵌入式系統(tǒng),以顯著減少電磁干擾(EMI)。RS2CG5705B提供
2024-01-25 09:41:320

已全部加載完成