電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>PCB設計>Allegro>Allegro Fill鋪銅教程

Allegro Fill鋪銅教程

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

***和線的間距多少合適?為什么?

DXP和線的間距多少合適?為什么?請教前輩
2016-02-21 22:25:16

allegro 時怎樣設置刪除outline以外的呢?

allegro時怎樣設置刪除outline以外的呢?這跟designer不一樣呀pcb設置的邊界比較復雜,一次性全部大范圍,結(jié)果outline外面的不能刪除,求幫助
2013-08-23 11:16:43

allegro做pcb板先布線后出現(xiàn)相同網(wǎng)絡走線與銅皮的重疊

`allegro做pcb板 先布線后 出現(xiàn)相同網(wǎng)絡走線與銅皮的重疊 未合并 求解???`
2013-07-12 21:24:13

allegro的電源層平面分割

anti etch??allegro和AD不一樣,AD是先,再分割;而allegro是先分割,再敷。并且分割線被稱為anti etch。??首先在options里面選擇anti etch,然后...
2021-12-27 07:14:57

呈現(xiàn)網(wǎng)格狀

當大家在設置完地網(wǎng)絡后,就開始flood了,可是灌后發(fā)現(xiàn)所呈現(xiàn)網(wǎng)格狀,于是感到很費解。呵呵!本人也曾經(jīng)遇到過,經(jīng)過一番檢查終于發(fā)現(xiàn)了病因: 是因為設計柵格小于hatch GRID 的緣故
2018-11-27 09:41:24

地怎么和地線融合、

請問下AD16地怎么和地線融合在一起、?
2017-03-13 14:56:57

時候遇到的問題

我用的是Altium13.0,發(fā)現(xiàn)了這個問題,我在的之前GND都沒有連接,其他的都連接了如圖接下來開始,我接的是GND,按理說鋪了這些飛線就會自動消失。但是還是這樣。請教一下這是怎么回事啊。我已經(jīng)將13.0版本換成16.0.還是不行。不是軟件問題??隙ㄊ窃O置問題。請賜教,不勝感激
2016-06-30 17:08:23

的時候,DRC出現(xiàn)錯誤

板子上有模擬地也有數(shù)字地,的時候,一部分是數(shù)字地,一部分是模擬地,進行DRC檢查的時候,出現(xiàn)如下對話框,不知問題出在哪里?我在網(wǎng)上搜了一下,有一個解決辦法,就是:右鍵選中鋪的->操作
2021-06-09 11:41:56

的疑問

這種方式有什么優(yōu)點嗎
2023-08-24 16:40:07

的連接問題

`在學習allegro 16.5,有問題請教大家,麻煩幫忙答疑一下。謝謝了下載AD公司的電源芯片ADP1607的評估板電路,比較簡單,想對照畫出來1:地的連接問題,在頂層和底層都鋪了地平
2015-04-28 16:04:43

問題

請教各位都是怎么的。我目前都是在各個層一個完整的地平面,然后在進行扣。問題:1、先完整的銅皮在扣,這樣好不好?2、扣到底扣哪些地方,感覺還是不是特別清楚,目前一般把多余的和長條(類天線)的銅皮扣掉。還請大神們多多指教。[attach]***[/attach]
2019-01-03 10:01:05

顏色不對

第一那個顏色是綠色的,重新后顏色變正常了。
2019-03-06 07:35:12

AD 問題

修改PCB,發(fā)現(xiàn)時會覆蓋到其他的網(wǎng)絡,如附件圖所示,請幫忙看下是什么原因呢~
2016-06-16 10:12:55

AD14問題

`AD14之后就全部短路了,報錯給出了好多圈,這怎么處理?`
2020-07-26 15:54:22

AD16的問題

如圖,AD16后,會有兩種不同的間距,怎么設置?。?/div>
2018-07-06 10:24:53

AD16底層不了

AD16版本的,雙層板,頂層可以,為什么底層不了,只有邊款?
2019-03-12 07:35:20

AD16版本為什么底層不可以

AD16版本的,為什么的時候,頂層可以,GND網(wǎng)絡,底層卻不可以?有時候遇到的是兩個層都只有邊款,而沒有銅箔
2019-02-26 10:44:53

AD18不上

AD18 只是個框不上
2019-02-25 11:23:24

AD18問題求教

`求教各位大神,AD18時相同網(wǎng)絡的導線&焊盤&過孔無法與完全相連,而且設計規(guī)則中有選Direct Connect這一項,詳見附件照片,非常感謝!`
2020-09-17 11:33:10

AD18的問題

ad18要鋪成這樣要怎么?
2019-03-03 00:49:39

AD6.9如何?

四層板,線路連好?,F(xiàn)在,如何讓GND和VCC層?
2015-08-17 16:08:58

Altium designer

在Altium designer隱藏起來了,要怎么設置鋪好了可見呢/
2016-07-20 09:53:54

PADS問題

最近在做一個板子的時候,之后檢查連通性會報錯(說沒有連接到GND),但實際上已經(jīng)連上了,還有為什么同一個器件有兩個管腳都是連接到GND的,但的時候只會將一個PIN連到GND,另一個不連接。
2014-12-26 18:03:46

PADS_的三種方法及切換方式

PADS_的三種方法及切換方式
2020-08-04 15:05:14

PCB的優(yōu)點與缺點

PCB設計是電路板設計的一個非常重要的環(huán)節(jié)。 什么是PCB,就是將PCB上無布線區(qū)域閑置的空間用固體填充。的意義在于減小地線阻抗,提高抗干擾能力;降低壓降,提高電源效率,與地線相連
2022-11-25 09:57:35

PCB的原因是什么

一般有幾個方面原因:1、EMC.對于大面積的地或電源,會起到屏蔽作用,有些特殊地,如PGND起到防護作用;2、PCB工藝要求。一般為了保證電鍍效果,或者層壓不變形,對于布線較少的PCB板層
2019-05-22 09:12:21

PCB問題請教

PCB時電源是弱電,是不是應該分開鋪?電源是強電時,是不是不能呀?
2013-01-05 17:19:19

PCB中包地與鋪地()有什么區(qū)別?

PCB中包地與鋪地()有什么區(qū)別?需要包地的地方直接用GND可以嗎?
2023-04-11 17:29:22

PCB為什么要的原因

1、EMC.對于大面積的地或電源,會起到屏蔽作用,有些特殊地,如PGND起到防護作用;2、PCB工藝要求。一般為了保證電鍍效果,或者層壓不變形,對于布線較少的PCB板層。3、信號完整性
2019-05-29 07:36:30

PCB電路板放置有什么作用?

PCB電路板放置有什么作用?PROTEL不規(guī)則的方法是什么protel99可以刪除部分嗎?
2021-05-11 06:49:15

ad 問題 江湖救急

一次 需要完成以下任務:不同的PAD距離的距離不同,詳看圖片,江湖救急
2020-10-23 11:48:10

altium的問題

就像這樣的我也遇到了,在一層成功了,另一層就像這樣。時導線和焊盤全都連在一起,什么選項都試過了,都沒用另外,有些版本的下面菜單不全(沒有“set all to poured”,“set seleted to poured” 等),比如15,14.2,怎么
2014-12-27 14:26:39

cadence

cadence如何設置的厚度呢
2015-06-26 17:13:29

pcb形狀奇怪

`pcb的時候出現(xiàn)如圖的形狀,是什么原因呀???`
2020-04-08 13:11:21

pcb如何分別對距離焊盤和距離導線的安全距離設置不同的距離

的時候單獨對一個網(wǎng)絡能鋪設置安全距離,可是想知道如何分別對距離焊盤,和距離導線的安全距離設置不同的距離,比方說,距離焊盤10mil距離走線15mil??
2019-02-21 06:36:27

powerpcb 遇到的問題

請教各位:在使用power pcb 2007時,PCB板中間一個網(wǎng)絡的地,外圍有另外一個網(wǎng)絡的地,使用copper pour時,中間網(wǎng)絡的地沒辦法實現(xiàn)灌flood,
2009-08-25 10:12:03

protell99問題怎么解決

用protell99 問題請教:手畫的pcb添加了GND,時,選擇了***就一點鋪地都沒有,不選就帶著許多小的塊。 主要是鋪地不與GND相連,請問怎么解決?謝謝了!
2020-05-21 05:55:11

為什么Altium頂層成功了同樣操作在底層缺沒有?

請問下我頂層成功了,為什么同樣操作在底層缺沒有?只顯示一個藍色的外框?
2019-09-04 05:37:03

為什么局部都變綠了?

后一直出現(xiàn) polygon not repour after edit 這個報警錯誤,并且原來局部的地方都變綠,這是什么情況?
2019-09-10 05:36:15

為什么晶振下方不?

如圖,是AD 16 stm32 視頻中的案例請問老師晶振、繼電器下方不 到底應該怎么做?是要每個信號層都不么?地也不能?
2019-08-20 01:01:56

關(guān)于allegro問題

`各位大俠,求助下,為什么allegro之后兩個不同的銅皮之間不會自動避讓?請看上面的圖,BOTTOM層已經(jīng)鋪了電源銅皮了,然后再一層GND銅皮,GND銅皮和電源銅皮沒有避讓,但是其他層都是好
2018-01-04 19:52:33

關(guān)于的問題

時keepout以外的總是不能自動消失。是怎么回事?請教個位大神。
2015-09-16 11:19:13

關(guān)于的問題!

各位大蝦好 ,我是新手,現(xiàn)在遇到的麻煩是我在用的方式填充VCC和GND的時候出現(xiàn)了這種情況第一張是我中間照著畫的板子,下面這張是原來的板子,我現(xiàn)在想用的方法把VCC和GND填充了,但是
2012-09-08 00:40:55

關(guān)于PADS設置的問題!

各位大俠你們好!在PADS的時候怎么設置銅塊與焊盤之間的走線的寬度,如圖白色那根線,在的時候怎么設置它的寬度呢?
2014-02-28 16:52:37

關(guān)于PCB的問題?

最近畫板時注意到一些的小問題。以前主要是畫一些低頻板直接鋪就好,最近涉及到一些高頻電路的設計發(fā)現(xiàn),還是有些講究的。趁此機會就問題說一下自己的一些體會:一般來說,我們的目的都是將
2015-10-14 09:40:30

關(guān)于PROTEL問題

本帖最后由 redel_noface 于 2012-11-28 11:58 編輯 如圖,B+左邊網(wǎng)絡的焊盤之后,只是連接上了,而B+右邊的網(wǎng)絡焊盤卻鋪了實心,沒有孔洞。在這補充一下就是,這里的B+右邊焊盤的是我手工PlaceFill命令鋪上去的,說這個只是想這問題不是出在同一塊板上。
2012-11-28 11:56:15

在用altiumdesigner軟件的時候如何在層摳出自己想標識的字母?

在用altiumdesigner軟件的時候,如何在層摳出自己想標識的字母?效果如圖片所示,謝謝!
2018-09-13 14:29:28

如何去掉Altium電阻中間的

電阻中間的怎么去掉
2019-09-05 05:36:14

如何設置Altium線間不?

如何設置線間不
2019-07-01 05:35:03

如何設置才能使fill和覆沒有間隙

跟著視頻做發(fā)現(xiàn)老師覆的時候,fill和覆是連在一塊的,其目的就是過電流的主干道,我跟著做發(fā)現(xiàn)fill和覆有間隙,該如何解決
2019-07-23 05:35:02

如何調(diào)整大???

怎么調(diào)整大小,為什么我調(diào)整大小會是這樣
2019-09-05 01:07:58

學會這2招,輕松解決Allegro不能自動更新問題

本文對Allegro中針對不能自動更新的問題進行了兩種方法的解決?! 〗裉?b class="flag-6" style="color: red">鋪進行挖空后不能更新,發(fā)現(xiàn)點更新后可以更新,知道不是命令沒有執(zhí)行,在下面方法的基礎(chǔ)上找到解決方案,即把需要
2019-07-07 08:00:00

怎么去掉Altium中的

想問一下怎么去掉
2019-08-08 23:45:47

清除掉的死怎么再次讓進去

就是有的時候,清除了死,但是覺得清除死的地方,面積還是很大,所以就多打幾個孔,讓進去,但是之前又清除了死,那怎么再次讓進去呢?如圖片的地方,謝謝
2019-05-15 07:35:02

請教時遇到的問題

如圖所示,以后只有一個框框,是怎么回事?
2015-02-15 11:54:47

請問allegro刪除死后,原來有死的位置怎么再重新

allegro 刪除死后,原來有死的位置怎么再重新
2019-08-28 17:07:28

請問怎么開窗?

如何開窗?
2019-03-26 04:07:07

請問的邊框線怎么去除

時,有些地方死已經(jīng)去除了,留下了邊框線怎么去除
2019-04-09 05:30:55

請問AD怎么設置到板邊的間距?

AD怎么設置到板邊的間距呢?比如:到其它的間距是0.254mm,但到板邊的間距要0.5mm。
2019-03-06 07:35:14

請問Altium 16時如何圓弧區(qū)域

Altium16版本,時如何圓弧區(qū)域
2019-03-18 03:31:04

請問MCU的晶振下到底該不該?

MCU的晶振下到底該不該,有些資料說最好,有些說最好不要??求各位高手解答?。。?!
2018-09-17 15:49:02

請問protel里是不是的地方等同于接地? 還有就是的作用是什么?

請問protel里是不是的地方等同于接地? 還有就是的作用是什么?
2011-07-23 13:22:29

請問為什么在后移動銅皮不是自動重新

請問一下為什么在后移動銅皮不是自動在從新,顏色變成暗紅色,這是怎么回事,我記得以前用的是AD13版本就不會,而現(xiàn)在的新版本就會這樣,還有就是這種情況哪里可以設置嗎?謝謝!第一次,這是
2019-05-22 03:06:34

請問地線時是給真正的地線還是給虛擬地鋪?

某音頻放大電路用了四五顆運放,單電源供電用1/2VCC做為虛擬地,請問地線時是給真正的地線還是給虛擬地鋪?另外,某走線較長,包地時是包真正的地還是虛擬地?
2019-09-19 05:35:18

請問放置的快捷鍵是什么?

放置的快捷鍵是什么?
2019-08-22 01:32:23

請問最后的時候可以把同一類的地直接嗎?

最近學畫PCB,不知道可不可以把地線留著不畫,或者是同一個地留著,最后的時候把同一類的地直接,這樣可以么 ?
2019-06-12 03:45:17

問個簡單的問題

1、pcb時候,在上打孔,有的孔有十字線連接,有的沒有,這是為什么呀?2、pcb在上打的孔是可以導電的,那如果進行雙層pcb設計時候,上層和下層都有時候,此時在打個孔,不就會把上層
2020-02-22 12:13:05

#硬聲創(chuàng)作季 添加滴淚及處理

altiumEDA工具
Mr_haohao發(fā)布于 2022-09-07 21:07:54

#硬聲創(chuàng)作季 上海庫源電氣Allegro PCB-19.

EDA工具CadenceALL
水管工發(fā)布于 2022-09-14 20:20:45

【Altium】的正確方式(1

altiumEDA工具
user發(fā)布于 2022-09-20 17:47:59

已全部加載完成