電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>PCB設(shè)計(jì)>布線技巧與EMC>數(shù)字電路設(shè)計(jì)

數(shù)字電路設(shè)計(jì)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴

評論

查看更多

相關(guān)推薦

EDA技術(shù)進(jìn)行數(shù)字電路設(shè)計(jì)

本文介紹了EDA技術(shù)主要特點(diǎn)和功能,并對將EDA技術(shù)引入到數(shù)字電路設(shè)計(jì)工作方案進(jìn)行了探討。##EDA技術(shù)在數(shù)字系統(tǒng)中應(yīng)用以基于AlteraEPM7128SLC84-15芯片和MAX PlusII 10.0軟件平臺數(shù)字鐘設(shè)計(jì)為例,討論EDA技術(shù)在數(shù)字系統(tǒng)中具體應(yīng)用。
2014-01-24 14:38:143493

0001.《數(shù)字電路設(shè)計(jì)》科學(xué)出版社-2006-8-日本.pdf(36M)

`0001.《數(shù)字電路設(shè)計(jì)》科學(xué)出版社-2006-8-日本.pdf希望大家多頂頂,提升提升人氣。`
2012-11-01 10:16:00

數(shù)字電路設(shè)計(jì)與Verilog HDL

數(shù)字電路設(shè)計(jì)與Verilog HDL
2015-07-16 16:21:19

數(shù)字電路設(shè)計(jì)電動機(jī)控制燈信號

我想設(shè)計(jì)一個數(shù)字電路,但不清楚應(yīng)該怎么做仿真,題目如下:有A、B、C、D四臺電動機(jī),A必須開啟,其余三臺至少開啟兩臺,滿足條件則指示燈亮,為“1”,不滿足為0,電動機(jī)的開機(jī)信號通過某裝置送到各自
2020-06-16 12:09:55

數(shù)字電路設(shè)計(jì)的基本方法有哪些

數(shù)字電子技術(shù)基礎(chǔ)課程中,數(shù)字電路設(shè)計(jì)的數(shù)學(xué)基礎(chǔ)是布爾函數(shù),并利用卡諾圖進(jìn)行化簡。卡諾圖只適用于輸入比較少的邏輯函數(shù)的化簡。數(shù)字電路的設(shè)計(jì)方法是:組合電路設(shè)計(jì):提出問題→確定邏輯關(guān)系→列真值表→邏輯
2019-02-27 11:55:00

數(shù)字電路設(shè)計(jì)要點(diǎn)

2009-09-30 11:47:39

FPGA CPLFPGA CPLD 數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享

FPGA CPLFPGA CPLD 數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享摘要:在數(shù)字電路的設(shè)計(jì)中,時序設(shè)計(jì)是一個系統(tǒng)性能的主要標(biāo)志,在高層次設(shè)計(jì)方法中,對時序控制的抽象度也相應(yīng)
2012-08-11 10:17:18

FPGA/CPLD 數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)和一些設(shè)計(jì)方法

系統(tǒng)是行之有效的,通過許多設(shè)計(jì)實(shí)例證明采用這種方式可以使電路的后仿真通過率大大提高, 并且系統(tǒng)的工作頻率可以達(dá)到一個較高水平。本文檔為你講述FPGA/CPLD 數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)和一些設(shè)計(jì)方法:[hide] [/hide]
2012-02-02 15:40:10

FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享

本帖最后由 xianer317 于 2014-6-21 19:34 編輯 FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享
2014-06-21 19:33:20

FPGA數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享

是行之有效的,通過許多設(shè)計(jì)實(shí)例證明采用這種方式可以使電路的后仿真通過率大大提高,并且系統(tǒng)的工作頻率可以達(dá)到一個較高水平。FPGA數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享[hide][/hide]
2012-03-05 16:33:30

FPGACPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享

FPGACPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享
2012-08-07 21:46:49

VHDL 與數(shù)字電路設(shè)計(jì)

`[/hide]`
2009-08-22 16:30:08

[招聘] NanoSilicon誠聘數(shù)字電路設(shè)計(jì)/IC Design工程師(成都)

主流工藝。公司提供優(yōu)質(zhì)的培訓(xùn),人性化的管理帶來靈活融洽的工作環(huán)境和薪資待遇機(jī)制,使員工在工作中可以全心投入自己所長?,F(xiàn)在成都招聘數(shù)字電路設(shè)計(jì)工程師,感興趣的朋友可直接發(fā)送簡歷至郵箱或咨詢,應(yīng)屆或有經(jīng)驗(yàn)
2017-02-23 14:36:12

【分享經(jīng)驗(yàn)】關(guān)于數(shù)字電路設(shè)計(jì)

關(guān)于數(shù)字電路設(shè)計(jì)的一些經(jīng)驗(yàn)
2015-03-17 21:27:38

上海某人工智能公司高薪誠聘單片機(jī)數(shù)字電路設(shè)計(jì)工程師

,英語4級以上,對數(shù)字電路設(shè)計(jì)有強(qiáng)烈愛好;2、具有扎實(shí)的單片機(jī)、數(shù)字電路、模擬電路理論知識,精通數(shù)字電路設(shè)計(jì)和PCB板設(shè)計(jì),精通Protel/Altium Designet (ORCAD或PADS等
2017-10-16 10:57:04

數(shù)字電路設(shè)計(jì)

想用數(shù)字芯片和數(shù)碼管,鍵盤設(shè)計(jì)一個電路,也可以再加一點(diǎn)電路,設(shè)計(jì)一個較為復(fù)雜的電路,大家能不能提供點(diǎn)思路
2019-04-03 15:47:49

分享一款不錯的基于可編程邏輯器件PLD的數(shù)字電路設(shè)計(jì)方案

分享一款不錯的基于可編程邏輯器件PLD的數(shù)字電路設(shè)計(jì)方案
2021-04-30 06:34:54

華為《高速數(shù)字電路設(shè)計(jì)教材》

本帖最后由 gk320830 于 2015-3-5 00:03 編輯 華為《高速數(shù)字電路設(shè)計(jì)教材》
2012-08-20 13:23:04

華為《高速數(shù)字電路設(shè)計(jì)教材》

華為《高速數(shù)字電路設(shè)計(jì)教材》這本書是專門為電路設(shè)計(jì)工程師寫的。主要描述模擬電路原理在高速數(shù)字電路設(shè)計(jì)中的分析應(yīng)用
2014-09-01 23:09:11

華為《高速數(shù)字電路設(shè)計(jì)教材》

華為《高速數(shù)字電路設(shè)計(jì)教材》這本書是專門為電路設(shè)計(jì)工程師寫的。主要描述模擬電路原理在高速數(shù)字電路設(shè)計(jì)中的分析應(yīng)用
2014-09-01 23:20:19

華為高速數(shù)字電路設(shè)計(jì)-華為黑魔書

本帖最后由 gk320830 于 2015-3-5 07:26 編輯 華為高速數(shù)字電路設(shè)計(jì)-華為黑魔書
2012-08-28 17:04:52

基于模擬電路數(shù)字電路設(shè)計(jì)的尋跡小車

` 本帖最后由 樂樂leles 于 2019-6-5 19:38 編輯 基于模擬電路數(shù)字電路設(shè)計(jì)的尋跡小車一、 主要功能說明本設(shè)計(jì)主要由傳感器模塊、電機(jī)驅(qū)動模塊以及電源模塊組成,小車具有自主
2019-06-05 16:51:25

聲控開關(guān)的數(shù)字電路設(shè)計(jì)

本帖最后由 eehome 于 2013-1-5 10:02 編輯 就算作一個數(shù)字電路設(shè)計(jì),附有 protuse仿真圖還有 相關(guān)用到的資料
2012-06-08 14:12:12

如何去實(shí)現(xiàn)一種基于FPGA芯片的可重構(gòu)數(shù)字電路設(shè)計(jì)

FPGA芯片是由哪些部分組成的?如何去實(shí)現(xiàn)一種基于FPGA芯片的可重構(gòu)數(shù)字電路設(shè)計(jì)
2021-11-05 08:38:57

射頻和數(shù)字電路設(shè)計(jì)的區(qū)別是什么?

射頻和數(shù)字電路設(shè)計(jì)的區(qū)別是什么?
2021-05-18 06:05:19

怎么實(shí)現(xiàn)基于可編程邏輯器件的數(shù)字電路設(shè)計(jì)

怎么實(shí)現(xiàn)基于可編程邏輯器件的數(shù)字電路設(shè)計(jì)?
2021-05-06 08:36:18

我想學(xué)數(shù)字電路設(shè)計(jì)

大家好,我是電子愛好者新手,現(xiàn)在想學(xué)點(diǎn)數(shù)字電路設(shè)計(jì)。剛把數(shù)字電路這么課程學(xué)完。我想學(xué)電路設(shè)計(jì),不知道如何下手。比如FPGA什么的,這些都怎么開始學(xué)習(xí)啊。請知情者指點(diǎn)下。謝謝
2013-08-02 08:17:31

我想學(xué)模擬,數(shù)字電路設(shè)計(jì),不知道從那里入手,請求幫助

各位兄弟朋友們好!我是修筆記本電腦,我想學(xué)模擬,數(shù)字電路設(shè)計(jì),不知道從那里入手,也沒有相應(yīng)的資料看,請求幫助小弟感激不盡,論壇里的資料我下不了,兄弟朋友們相應(yīng)基礎(chǔ)資料發(fā)給我QQ754907427 在此謝謝!
2012-12-18 11:33:19

招聘:數(shù)字電路設(shè)計(jì)

[獵頭職位]國家重要芯片研發(fā)中心職位:數(shù)字電路設(shè)計(jì)工程師【崗位職責(zé)】負(fù)責(zé)USB、MIPI等高速接口IP或AD/DA的數(shù)字電路設(shè)計(jì)【任職資格】1.電子工程、微電子等相關(guān)專業(yè)碩士以上學(xué)歷,兩年以上
2015-02-27 10:52:58

有沒有人看過《數(shù)字電路設(shè)計(jì)》湯山俊夫?覺得怎么樣?

為什么淘寶上這本書的銷量那么低?有其他數(shù)字電路設(shè)計(jì)的實(shí)用書也可以推薦~謝謝!
2017-10-19 17:18:52

求VHDL數(shù)字電路設(shè)計(jì)(巴西)的課后答案,求大俠賜教

跪求《VHDL數(shù)字電路設(shè)計(jì)》(巴西)的課后習(xí)題答案,有的請發(fā)郵箱501305928@qq.com萬分感謝。。。。。。。。。。。。。。。
2014-07-19 15:34:33

求助數(shù)字電路設(shè)計(jì)

課程設(shè)計(jì):數(shù)字式定時開關(guān) 基本要求:設(shè)計(jì)并制作一數(shù)字式定時開關(guān),此開關(guān)采用BCD撥盤預(yù)置開關(guān)時間,其最大定時時間為9秒,計(jì)數(shù)時采用倒計(jì)時的方式并通過一位LED數(shù)碼管顯示。此開關(guān)預(yù)置時間以后通過另一
2009-06-15 14:58:46

簡談數(shù)字電路設(shè)計(jì)中的抖動

大家好,又到了每日學(xué)習(xí)的時候了。今天我們來聊一聊數(shù)字電路設(shè)計(jì)中的抖動。 既然說到了抖動,那么什么是抖動?那首先我們就來了解一下什么是抖動。 隨著通信系統(tǒng)中的時鐘速率邁入GHz級,抖動在數(shù)字設(shè)計(jì)領(lǐng)域
2018-02-25 12:23:44

簡談數(shù)字電路設(shè)計(jì)中的抖動

和大俠簡單聊一聊數(shù)字電路設(shè)計(jì)中的抖動,話不多說,上貨。 既然說到了抖動,那么什么是抖動?那首先我們就來了解一下什么是抖動。 一、抖動的幾個重要概念 1、抖動的基本概 在理想情況下,一個頻率固定
2023-06-02 17:53:10

高職院校數(shù)字電路設(shè)計(jì)性實(shí)驗(yàn)的探索與實(shí)踐

實(shí)踐技能差,無法達(dá)到高職教育人才培養(yǎng)的要求〔2)0  2開設(shè)數(shù)字電路設(shè)計(jì)性實(shí)驗(yàn)采取的措施  通過多年來的實(shí)驗(yàn)教學(xué)改革實(shí)踐,證明了開設(shè)設(shè)計(jì)性實(shí)驗(yàn)有利于鞏固課堂所學(xué)的理論知識;有利于提高學(xué)生電子系統(tǒng)設(shè)計(jì)能力
2012-10-25 11:59:02

高職院校數(shù)字電路設(shè)計(jì)性實(shí)驗(yàn)的探索與實(shí)踐

,這種實(shí)驗(yàn)教學(xué)模式禁錮了學(xué)生的創(chuàng)新思維,失去了“實(shí)驗(yàn)”真正的含義,培養(yǎng)出來的學(xué)生實(shí)踐技能差,無法達(dá)到高職教育人才培養(yǎng)的要求〔2)0  2開設(shè)數(shù)字電路設(shè)計(jì)性實(shí)驗(yàn)采取的措施  通過多年來的實(shí)驗(yàn)教學(xué)改革實(shí)踐
2012-10-28 14:58:16

高速數(shù)字電路設(shè)計(jì)與噪聲控制技術(shù)

【簡介】本書從高速數(shù)字電路的定義談起,介紹了傳輸線的基本理論,并涉及到了如何運(yùn)用Grounding/Guard降低噪聲等內(nèi)容,還以高速數(shù)字電路電氣特性,如串?dāng)_、反射及時鐘脈沖不對稱等為例,闡述了一些
2017-12-12 08:51:55

高速數(shù)字電路設(shè)計(jì)及EMC設(shè)計(jì)

《高速數(shù)字電路設(shè)計(jì)及EMC設(shè)計(jì)》分享。
2015-08-04 11:50:33

高速數(shù)字電路設(shè)計(jì)及EMC設(shè)計(jì)

目 錄1. 高速數(shù)字電路設(shè)計(jì)   51.1何謂高速數(shù)字信號?   51.2微帶線、帶狀線的概念   51.2.1微帶線(Microstrip
2009-10-03 10:57:13

高速數(shù)字電路設(shè)計(jì)的基本要求是什么

高速數(shù)字電路設(shè)計(jì)的幾個基本概念高速數(shù)字電路設(shè)計(jì)的基本要求是什么
2021-04-27 06:19:05

在MAX+plusII平臺下用VHDL進(jìn)行數(shù)字電路設(shè)計(jì)

本文介紹了在ALTERA 公司的EDA 軟件MAX+plusII 平臺下用VHDL 語言進(jìn)行數(shù)字電路設(shè)計(jì)的主要流程,并用一個設(shè)計(jì)實(shí)例闡述演示了設(shè)計(jì)過程。關(guān)鍵詞:電子設(shè)計(jì)自動化 MAX+plusII 硬件描述
2009-08-25 14:50:3238

基于LabVIEW的數(shù)字電路設(shè)計(jì)和仿真

基于LabVIEW的數(shù)字電路設(shè)計(jì)和仿真 數(shù)字電路設(shè)計(jì)和仿真是電子工程領(lǐng)域的基本技術(shù)。介紹了基于LabV IEW的數(shù)字電路設(shè)計(jì)和仿真的原理和方法,比較了其與專業(yè)EDA軟
2010-03-30 16:09:49123

高速數(shù)字電路設(shè)計(jì)教程

本書是專門為電路設(shè)計(jì)師工程師寫的 它主要描述模擬電路原理在高速數(shù)字電路設(shè)計(jì)中的分析應(yīng)用 1-3章分別介紹了模擬電路術(shù)語、邏輯門高速特性和標(biāo)準(zhǔn)高速電路測量
2010-06-23 18:02:5763

流水線技術(shù)在高速數(shù)字電路設(shè)計(jì)中的應(yīng)用

流水線技術(shù)在高速數(shù)字電路設(shè)計(jì)中的應(yīng)用
2010-07-17 16:37:216

數(shù)字電路設(shè)計(jì)中的抗干擾技術(shù)

在進(jìn)行數(shù)字電路設(shè)計(jì)和應(yīng)用開發(fā)的過程中,經(jīng)常遇到在實(shí)驗(yàn)室調(diào)試很好的電路板一到工作現(xiàn)場就會出現(xiàn)這樣或那樣的問題,這主要是由于設(shè)計(jì)未充分考慮到外界環(huán)境存在的干擾,如
2010-08-06 15:42:3249

FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享

摘要:在數(shù)字電路的設(shè)計(jì)中,時序設(shè)計(jì)是一個系統(tǒng)性能的主要標(biāo)志,在高層次設(shè)計(jì)方法中,對時序控制的抽象度也相應(yīng)提高,因此在設(shè)計(jì)中較難把握,但在理解RTL電路時序模型的
2010-08-13 14:53:341680

華為《高速數(shù)字電路設(shè)計(jì)教材》

這本書是專門為電路設(shè)計(jì)工程師寫的。它主要描述了模擬電路原理在高速數(shù)字電路設(shè)計(jì)中的分析應(yīng)用。通過列舉很多的實(shí)例,作者詳細(xì)分析了一直困擾高速電路路設(shè)計(jì)工程師的鈴
2010-11-08 16:49:540

高速數(shù)字電路設(shè)計(jì)

高速數(shù)字電路設(shè)計(jì) 關(guān)于高速數(shù)字電路的電氣特性,設(shè)計(jì)重點(diǎn)大略可分為三項(xiàng) : Ø 正時 (Timing) :由于數(shù)字電路大多依據(jù)時脈信號來做信號間的同
2007-10-16 17:22:572746

高速數(shù)字電路設(shè)計(jì)電容選型首選法則及實(shí)例分析

高速數(shù)字電路設(shè)計(jì)電容選型首選法則及實(shí)例分析關(guān)鍵詞:去耦(decouple)、旁路(Bypass)、等效串聯(lián)電感(ESL)、等效串聯(lián)電阻(ESR)、高速電路設(shè)計(jì)、電源完
2009-02-10 14:08:121387

基于可編程邏輯器件的數(shù)字電路設(shè)計(jì)

基于可編程邏輯器件的數(shù)字電路設(shè)計(jì)  0 引 言   可編程邏輯器件PLD(Programmable Logic De-vice)是一種數(shù)字電路,它可以由用戶來進(jìn)行編程和進(jìn)行配置,利用它可以
2009-11-16 10:46:411472

《VHDL與數(shù)字電路設(shè)計(jì)

《VHDL與數(shù)字電路設(shè)計(jì)》是有盧毅、賴杰主編的,主要介紹涉及數(shù)字系統(tǒng)設(shè)計(jì)的多方面原理、技術(shù)及應(yīng)用,主要內(nèi)容有數(shù)字系統(tǒng)的基本設(shè)計(jì)思想、設(shè)計(jì)方法和設(shè)計(jì)步驟, VHDL 硬件描述語言
2011-07-11 15:54:270

數(shù)字電路設(shè)計(jì)的信號完整性問題探討

文章介紹了數(shù)字電路設(shè)計(jì)中的信號完整性問題, 探討了振鈴、邊沿畸變、反射、地彈、串?dāng)_和抖動等各種信號完整性問題的成因和抑制措施。針對常見的反射和串?dāng)_給出了較為詳細(xì)的分
2011-09-07 16:14:58104

數(shù)字電路設(shè)計(jì)·仿真·測試

主要內(nèi)容有:第1 章實(shí)驗(yàn)基本知識、第2 章 PROTEUS 仿真軟件快速入門、第3 章數(shù)字電路基礎(chǔ)實(shí)驗(yàn)、第4 章數(shù)字電路綜合設(shè)計(jì)實(shí)驗(yàn)、 第5章VHDL 語言基礎(chǔ)、第6 章 數(shù)字電路的CPLD/FPGA 實(shí)現(xiàn)。在教
2011-09-07 16:29:530

數(shù)字電路設(shè)計(jì)中部分常見問題解析

借助一個雙向計(jì)時器的設(shè)計(jì)電路,以舉例的形式對數(shù)字電路設(shè)計(jì)中3個方面的常見問題進(jìn)行了較為詳盡地分析,并提出了一些見解,即針對控制設(shè)計(jì)方面在分析了其實(shí)質(zhì)要求的基礎(chǔ)上提出
2012-07-30 11:02:5447

高速數(shù)字電路設(shè)計(jì)及EMC設(shè)計(jì)

高速數(shù)字電路設(shè)計(jì)及EMC設(shè)計(jì)!資料來源網(wǎng)絡(luò),如有侵權(quán),敬請見諒
2015-11-19 14:48:570

圖解實(shí)用電子技術(shù)叢書-高速數(shù)字電路設(shè)計(jì)與安裝技巧

圖解實(shí)用電子技術(shù)叢書-高速數(shù)字電路設(shè)計(jì)與安裝技巧
2015-12-21 11:28:211

高速數(shù)字電路設(shè)計(jì)(完整版)

這本書是專門為電路設(shè)計(jì)工程師寫的 它主要描述了模擬電路原理在高速數(shù)字電路設(shè)計(jì)中的分析應(yīng)用 通過列舉很多的實(shí)例 作者詳細(xì)分析了一直困擾高速電路路設(shè)計(jì)工程師的鈴流 串?dāng)_和輻射噪音等問題。
2016-03-09 10:19:440

高速數(shù)字電路設(shè)計(jì)及EMC設(shè)計(jì)

高速數(shù)字電路設(shè)計(jì)及EMC設(shè)計(jì)(華為),下來看看。
2016-03-29 15:41:2052

射頻和數(shù)字電路設(shè)計(jì)的區(qū)別

 對于高速數(shù)字電路而言,雖然還是關(guān)注電壓,但是其設(shè)計(jì)方法和射頻電路的設(shè)計(jì)方法相近,也需要考慮阻抗阻抗匹配,因?yàn)榉瓷潆妷旱拇嬖跁?dǎo)致額外的誤碼率
2016-05-26 15:42:293249

FPGA_CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)

電子專業(yè)單片機(jī)相關(guān)知識學(xué)習(xí)教材資料——FPGACPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn),感興趣的小伙伴們可以瞧一瞧。
2016-09-13 17:46:480

高速數(shù)字電路設(shè)計(jì)大全

高速數(shù)字電路設(shè)計(jì)大全
2017-01-17 19:54:2455

數(shù)字電路設(shè)計(jì)方案中DSP與FPGA的比較與選擇

數(shù)字電路設(shè)計(jì)方案中DSP與FPGA的比較與選擇
2017-01-18 20:39:1315

數(shù)字電路設(shè)計(jì)的抗干擾考慮

數(shù)字電路設(shè)計(jì)的抗干擾考慮 在電子系統(tǒng)設(shè)計(jì)中,為了少走彎路和節(jié)省時間,應(yīng)充分考慮并滿足抗干擾性的要求,避免在設(shè)計(jì)完成后再去進(jìn)行抗干擾的補(bǔ)救措施。形成干擾的基本要素有三個: (1)干擾源,指產(chǎn)生干擾
2017-12-12 15:31:101

簡談數(shù)字電路設(shè)計(jì)中的抖動

大家好,到了每日學(xué)習(xí)的時候了。今天我們來聊一聊數(shù)字電路設(shè)計(jì)中的抖動。 既然說到了抖動,那么什么是抖動?那首先我們就來了解一下什么是抖動。 隨著通信系統(tǒng)中的時鐘速率邁入GHz級,抖動在數(shù)字設(shè)計(jì)領(lǐng)域
2018-05-17 09:30:285721

模擬電路原理在高速數(shù)字電路設(shè)計(jì)的應(yīng)用分析《高速數(shù)字電路設(shè)計(jì)教材》

 這本書是專門為電路設(shè)計(jì)工程師寫的。它主要描述了模擬電路原理在高速數(shù)字電路設(shè)計(jì)中的分析應(yīng)用。通過列舉很多的實(shí)例,作者詳細(xì)分析了一直困擾高速電路路設(shè)計(jì)工程師的鈴流、串?dāng)_和輻射噪音等問題。
2018-09-10 08:00:0061

數(shù)字電路設(shè)計(jì)仿真測試的電子教材免費(fèi)下載

數(shù)字電路設(shè)計(jì)·仿真·測試》是2010年8月1日華中科技大學(xué)出版社出版的圖書。本書基礎(chǔ)實(shí)驗(yàn)項(xiàng)目均含有基礎(chǔ)性實(shí)驗(yàn)和設(shè)計(jì)性實(shí)驗(yàn);綜合設(shè)計(jì)性實(shí)驗(yàn)以設(shè)計(jì)、仿真、測試為主線,有利于扎實(shí)基礎(chǔ)鞏固知識。
2018-11-06 18:56:200

高速數(shù)字電路設(shè)計(jì)手冊完整版詳細(xì)資料免費(fèi)下載

高速數(shù)字電路設(shè)計(jì)跟低速數(shù)字電路設(shè)計(jì)不同的是 他強(qiáng)調(diào)組成電路的無源部件對電路的影響 這些無源器件包括導(dǎo)線 電路板和組成數(shù)字產(chǎn)品的集成電路 在低速設(shè)計(jì)中 這些部件單純的只是電路的一部分 根本不用多做考慮 可是在高速設(shè)計(jì)中 這些部件對電路的性能有著直接的影響。
2018-12-04 08:00:000

高速數(shù)字電路設(shè)計(jì)方案

高速數(shù)字電路設(shè)計(jì)跟低速數(shù)字電路設(shè)計(jì)不同的是:他強(qiáng)調(diào)組成電路的無源部件對電路的影響。這些無源器件包括導(dǎo)線、電路板和組成數(shù)字產(chǎn)品的集成電路。在低速設(shè)計(jì)中,這些部件單純 的只是電路的一部分,根本不用多做考慮,可是在高速設(shè)計(jì)中,這些部件對電路的性能有著直接的影響。
2019-04-11 11:38:323581

簡單分析基于CPLD的數(shù)字電路設(shè)計(jì)原理

可編程邏輯器件PLD(Programmable Logic De-vice)是一種數(shù)字電路,它可以由用戶來進(jìn)行編程和進(jìn)行配置,利用它可以解決不同的邏輯設(shè)計(jì)問題。
2020-04-28 11:18:492323

基于FPGA的數(shù)字電路設(shè)計(jì)

數(shù)字電路作為一門專業(yè)基礎(chǔ)課,除了介紹數(shù)字電路的理論知識外,更需要通過配套的實(shí)驗(yàn)平臺將理論知識和實(shí)踐環(huán)節(jié)相結(jié)合,培養(yǎng)學(xué)生的動手能力和實(shí)踐創(chuàng)新能力。
2020-08-16 12:03:456486

計(jì)算機(jī)高速數(shù)字電路設(shè)計(jì)技術(shù)及措施

在當(dāng)今電子技術(shù)行業(yè)發(fā)展過程中,對高速電路數(shù)字設(shè)計(jì)十分關(guān)注,高速數(shù)字電路是利用多個電子元件組成的,可以讓計(jì)算機(jī)高速數(shù)字電路技術(shù)進(jìn)一步提高,因此在計(jì)算機(jī)中使用高速數(shù)字電路設(shè)計(jì)技術(shù)也就更加普遍。
2020-08-21 17:41:102924

使用VHDL實(shí)現(xiàn)數(shù)字電路設(shè)計(jì)的詳細(xì)資料說明

本文檔的主要內(nèi)容詳細(xì)介紹的是使用VHDL實(shí)現(xiàn)數(shù)字電路設(shè)計(jì)的詳細(xì)資料說明包括了:ASIC技術(shù)的發(fā)展,電路系統(tǒng)設(shè)計(jì)方法,自定向下的設(shè)計(jì)流程,設(shè)計(jì)描述風(fēng)格。
2021-01-21 17:03:1814

高速數(shù)字電路設(shè)計(jì)-華為

高速數(shù)字電路設(shè)計(jì)-華為
2021-04-21 15:45:080

華為高速數(shù)字電路設(shè)計(jì)教材資源下載

華為高速數(shù)字電路設(shè)計(jì)教材資源下載
2021-06-04 11:06:0086

數(shù)字電路設(shè)計(jì)中什么時候需要分析競爭與冒險(xiǎn)

1. 前言 在數(shù)字電路課程中,老師在講組合邏輯的時候,一般都會講競爭與冒險(xiǎn)。sky當(dāng)時也聽的云里霧里,沒有想清楚如下問題: 1) 競爭與冒險(xiǎn)究竟是什么東西?有啥物理現(xiàn)象? 2) 在數(shù)字電路設(shè)計(jì)
2021-08-09 14:43:082657

高速數(shù)字電路設(shè)計(jì)中的信號反射抑制綜述

主要研究了高速數(shù)字電路設(shè)計(jì)中信號反射的抑制方法。理論上分析了信號反射產(chǎn)生的原因及其對電路設(shè)計(jì)指標(biāo)的影響通過電路仿真比較不同的布局布線和端接策略并針對具體情況提出了合理的布局布線和接方法。該方法已成功應(yīng)用于多DP并聯(lián)處理系統(tǒng)中實(shí)踐證明該方法可靠、系統(tǒng)工作穩(wěn)定。
2021-08-12 17:14:2015

數(shù)字電路設(shè)計(jì)中跨時鐘域處理的亞穩(wěn)態(tài)

數(shù)字電路設(shè)計(jì)中遇到跨時鐘域(Clock Domain Crossing, CDC)的電路時一般都需要特別的處理,例如同步器,異步FIFO等。那么為什么CDC需要特別的處理,如果不做處理又會導(dǎo)致
2021-08-25 11:46:252086

FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.

FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.(電源技術(shù)發(fā)展怎么樣)-FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享? ? ? ? ? ? ? ? ? ??
2021-09-18 10:58:0351

數(shù)字電路設(shè)計(jì)入門(fpga/asic)

的,呵呵。我們這里只討論數(shù)字電路設(shè)計(jì)。實(shí)際上就是如何把我們從課堂上學(xué)到的邏輯電路使用原理圖(很少有人用這個拉),或者硬件描述語言(Verilog/VHDL)來實(shí)現(xiàn),或許...
2021-11-06 11:36:0118

Verilog數(shù)字系統(tǒng)設(shè)計(jì)——復(fù)雜數(shù)字電路設(shè)計(jì)2(FIFO控制器設(shè)計(jì))

Verilog數(shù)字系統(tǒng)設(shè)計(jì)十二復(fù)雜數(shù)字電路設(shè)計(jì)2文章目錄Verilog數(shù)字系統(tǒng)設(shè)計(jì)十二前言一、什么是FIFO控制器?二、編程1.要求:2.設(shè)計(jì)思路:3.FIFO控制器實(shí)現(xiàn):總結(jié)前言 隨著人工智能
2021-12-05 15:51:049

華為黑魔書-高速數(shù)字電路設(shè)計(jì)PDF版

黑魔書 351頁- 高速數(shù)字設(shè)計(jì)PDF版,華為內(nèi)部數(shù)字電路設(shè)計(jì)教材
2022-06-08 14:33:250

高速數(shù)字電路設(shè)計(jì)教材-華為

高速數(shù)字電路設(shè)計(jì)教材-華為
2022-06-13 14:55:540

數(shù)字電路設(shè)計(jì)的基本流程

數(shù)字電路設(shè)計(jì)數(shù)字電路最為關(guān)鍵及重要的一步,今天我們將從各個流程為大家介紹完整的數(shù)字電路設(shè)計(jì)!
2022-07-10 17:14:166044

高速串行數(shù)字電路設(shè)計(jì)工具:眼圖醫(yī)生的功能與應(yīng)用

眼圖醫(yī)生(Eye Doctor)是力科于2006年推出的用于高速串行數(shù)字電路設(shè)計(jì)的強(qiáng)大工具,包括了虛擬探測(virtual probing)與接收端均衡(receiver equalization
2022-09-30 09:08:41976

高速數(shù)字電路設(shè)計(jì)資料分享

?? ? ? ? 這本書是專門為電路設(shè)計(jì)工程師寫的。它主要描述了模擬電路原理在高速數(shù)字電路設(shè)計(jì)中 的分析應(yīng)用。通過列舉很多的實(shí)例,作者詳細(xì)分析了一直困擾高速電路路設(shè)計(jì)工程師的鈴流、串 擾和輻射噪音
2023-08-17 16:57:350

高速數(shù)字電路設(shè)計(jì).zip

高速數(shù)字電路設(shè)計(jì)
2022-12-30 09:22:1819

高速數(shù)字電路設(shè)計(jì)教材-華為.zip

高速數(shù)字電路設(shè)計(jì)教材-華為
2022-12-30 09:22:1841

FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享

電子發(fā)燒友網(wǎng)站提供《FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.pdf》資料免費(fèi)下載
2023-11-21 11:03:123

EDA+IP,攻克大規(guī)模數(shù)字電路設(shè)計(jì)挑戰(zhàn)的“不二法門”

,對大規(guī)模數(shù)字芯片提出了更多需求,系統(tǒng)愈加復(fù)雜,設(shè)計(jì)挑戰(zhàn)越來越大。因此,在當(dāng)前行業(yè)現(xiàn)狀和發(fā)展趨勢下,如何加速大規(guī)模數(shù)字電路設(shè)計(jì),就成為了業(yè)內(nèi)芯片設(shè)計(jì)公司關(guān)注的焦點(diǎn)。
2023-12-16 08:23:22594

對話國產(chǎn)EDA和IP廠商,如何攻克大規(guī)模數(shù)字電路設(shè)計(jì)挑戰(zhàn)?

隨著先進(jìn)制程不斷推進(jìn),以及AI、大數(shù)據(jù)、云計(jì)算等一系列新技術(shù)的快速發(fā)展,數(shù)字電路的處理能力越來越強(qiáng),電路規(guī)模越來越大,對大規(guī)模數(shù)字芯片的需求也越來越多。因此,如何加速大規(guī)模數(shù)字電路設(shè)計(jì)就成為了業(yè)內(nèi)
2023-12-28 08:23:15653

數(shù)字電路設(shè)計(jì)有哪些仿真驗(yàn)證流程

數(shù)字電路設(shè)計(jì)的仿真驗(yàn)證流程是確保設(shè)計(jì)能夠正確運(yùn)行的重要步驟之一。在現(xiàn)代電子設(shè)備中,數(shù)字電路被廣泛應(yīng)用于各種應(yīng)用領(lǐng)域,如計(jì)算機(jī)、通信設(shè)備、汽車電子等等。因此,設(shè)計(jì)師必須通過仿真驗(yàn)證來確保電路能夠按照
2024-01-02 17:00:43256

已全部加載完成