電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>電源/新能源>電源設(shè)計應(yīng)用>使用容振蕩器作為擴(kuò)頻時鐘發(fā)生器-Using a Margin

使用容振蕩器作為擴(kuò)頻時鐘發(fā)生器-Using a Margin

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

擴(kuò)頻時鐘發(fā)生器MAX31C80相關(guān)資料分享

擴(kuò)頻時鐘發(fā)生器MAX31C80資料下載內(nèi)容包括:MAX31C80引腳功能MAX31C80功能和特性MAX31C80應(yīng)用范圍MAX31C80內(nèi)部方框圖MAX31C80電壓范圍MAX31C80典型應(yīng)用電路
2021-04-02 06:29:55

時鐘發(fā)生器AD9577資料分享

概述:AD9577是一款既提供一個多路輸出時鐘發(fā)生器功能,又帶有兩個片上鎖相環(huán)內(nèi)核PLL1和PLL2,專門針對網(wǎng)絡(luò)時鐘應(yīng)用而優(yōu)化。PLL設(shè)計基于ADI公司成熟的高性能、低抖動頻率合成器產(chǎn)品系列,確保實現(xiàn)最高的網(wǎng)
2021-04-06 06:49:57

時鐘發(fā)生器性能對數(shù)據(jù)轉(zhuǎn)換的影響

時鐘發(fā)生器的實際測量圖。相位噪底在數(shù)據(jù)轉(zhuǎn)換應(yīng)用中顯得格外重要,其原因在于轉(zhuǎn)換SNR對其時鐘輸入端的寬帶噪聲極其敏感。當(dāng)設(shè)計師評估時鐘發(fā)生器選項時,必須把相位噪底性能作為一項關(guān)鍵基準(zhǔn)指標(biāo)。圖
2018-10-18 11:29:03

時鐘發(fā)生器的相位噪聲和抖動性能為什么會影響到數(shù)據(jù)轉(zhuǎn)換?

系統(tǒng)設(shè)計師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換,在向數(shù)據(jù)轉(zhuǎn)換提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換動態(tài)范圍和線性度性能可能受到嚴(yán)重的影響。
2019-07-30 07:57:42

AD9520-3BCPZ時鐘發(fā)生器

輸出時鐘分配功能,具有亞皮秒級抖動性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。 產(chǎn)品名稱:時鐘發(fā)生器 AD9520-3BCPZ特征低相位噪聲、鎖相環(huán)(PLL)片內(nèi)VCO的調(diào)諧頻率范圍為
2019-07-09 11:50:41

AD9571ACPZPEC時鐘發(fā)生器銷售

`AD9571ACPZPEC時鐘發(fā)生器產(chǎn)品介紹AD9571ACPZPEC詢價熱線AD9571ACPZPEC現(xiàn)貨AD9571ACPZPEC代理王先生***深圳市首質(zhì)誠科技有限公司, AD9571具有
2019-07-09 10:19:09

AK8140??A可編程多時鐘發(fā)生器評估板簡介

AKD8140A Ver.2,AK8140??A可編程多時鐘發(fā)生器評估板。評估抖動性能和功能很容易
2020-07-27 15:01:46

CY2254 PLL時鐘發(fā)生器的內(nèi)部結(jié)構(gòu)

本應(yīng)用指南討論了CY2254 PLL時鐘發(fā)生器的內(nèi)部結(jié)構(gòu),并提出一些使用建議。
2014-09-23 10:00:14

SM7744HEW時鐘振蕩器

的SM77M系列是石英晶體帶控制的精密方波發(fā)生器CMOS輸出 產(chǎn)品名稱:CMOS時鐘振蕩器 SM7744HEW特征 0.8至70 MHz5 x 7 mm LCC陶瓷封裝啟用/禁用禁用功能包括低待機(jī)功率模式低
2019-05-07 18:42:47

低抖動高精度時鐘發(fā)生器MAX3625B相關(guān)資料分享

概述:MAX3625B是MAXIM公司生產(chǎn)的一款提供三路輸出的低抖動,高精度時鐘發(fā)生器。該MAX3625B是為網(wǎng)絡(luò)應(yīng)用而優(yōu)化的低抖動,高精度時鐘發(fā)生器。該器件集成一個晶體振蕩器和鎖相環(huán)(PLL)時鐘
2021-05-18 07:39:05

供應(yīng) 現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器

供應(yīng) 現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器 歐陽R:*** QQ:1226365851溫馨提示:如果您找不到聯(lián)系方式,請在瀏覽上搜索一下,旺貿(mào)通儀器儀回收工廠或個人、庫存閑置、二手儀器及附件。長期
2020-08-18 09:08:58

可編程音頻時鐘發(fā)生器MAX9485相關(guān)資料分享

可編程音頻時鐘發(fā)生器MAX9485資料下載內(nèi)容主要介紹了:MAX9485引腳功能MAX9485功能和特性MAX9485應(yīng)用范圍MAX9485內(nèi)部方框圖MAX9485極限參數(shù)MAX9485典型應(yīng)用電路
2021-04-02 06:21:48

基于lmk03806的高性能可編程時鐘發(fā)生器的設(shè)計與fpga實現(xiàn) 畢...

我要做畢業(yè)設(shè)計 叫 基于lmk03806的高性能可編程時鐘發(fā)生器的設(shè)計與fpga實現(xiàn),需要有protel 99se畫 lmk03806的原理圖和fpga的配置電路,用vhdl編程仿真,用fpga來配置lmk03806,求高手求助{:1:}
2013-05-03 23:06:27

基于兩個555振蕩器的聲音發(fā)生器

描述這是一個基于兩個 555 振蕩器的聲音發(fā)生器(也可用于創(chuàng)建旋律)。每個振蕩器還使用觸發(fā)時鐘分頻分為兩個子八度音程,總共提供 6 個音頻源。每個555的頻率可以用物理電位控制,或者如果電位
2022-08-15 06:29:59

多諧振蕩器的資料分享

電路。多諧振蕩器的一些用途是:它們用作分頻器用作鋸齒發(fā)電機(jī)它們用作波和脈沖發(fā)生器它們用作標(biāo)準(zhǔn)頻率源它們用于雷達(dá)和電視電路它們還用作計算機(jī)中的存儲元件應(yīng)用非穩(wěn)態(tài)多諧振蕩器非穩(wěn)態(tài)或自激多諧振蕩器用作方波頻率發(fā)生器作為計算機(jī)系統(tǒng)的定時振蕩器時鐘。它還用于閃光燈、開關(guān)和電源電路。pcb
2022-08-24 06:05:54

如何創(chuàng)建一個具有200MHz輸入和640MHz,160MHz輸出的時鐘發(fā)生器?

我正在使用planahead 14.4在VC707上添加7系列MIG(IP版本1.07a)。當(dāng)我使用第一個具有200MHz振蕩器輸入的時鐘發(fā)生器驅(qū)動MIG時,我的設(shè)計可以完全路由,我嘗試
2020-08-11 10:07:25

如何在ML507板上使用時鐘發(fā)生器芯片IDT5V9885?

在我們的設(shè)計中,其中一個模塊從外部可配置時鐘發(fā)生器芯片接收其時鐘信號?,F(xiàn)在在我們的ML507上使用這個時鐘發(fā)生器芯片IDT5V9885就在那里任何跳線設(shè)置?我們問這個是因為在我們的申請中軟件我們
2019-09-02 08:12:30

斯坦福 CG635 供應(yīng) CG635 時鐘發(fā)生器

斯坦福 CG635 供應(yīng) CG635 時鐘發(fā)生器 歐陽R:*** QQ:1226365851回收工廠或個人、庫存閑置、二手儀器及附件。長期 專業(yè)銷售、維修、回收 高頻 二手儀器。溫馨提示:如果您
2019-06-16 12:07:43

求助,是否可以將內(nèi)部高速RC振蕩器(HIRC)作為USB的時鐘源使用?

是否可以將內(nèi)部高速RC振蕩器(HIRC)作為USB的時鐘源使用?
2023-06-26 06:46:31

熱賣現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器

熱賣現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器 歐陽R:*** QQ:1226365851溫馨提示:如果您找不到聯(lián)系方式,請在瀏覽上搜索一下,旺貿(mào)通儀器儀回收工廠或個人、庫存閑置、二手儀器及附件。長期
2020-12-03 08:39:05

用于評估AD9525 3.6 GHz時鐘發(fā)生器的評估板AD9525/PCBZ

AD9525 / PCBZ,用于AD9525時鐘發(fā)生器的評估板。 AD9525旨在支持長期演進(jìn)(LTE)和多載波GSM基站設(shè)計的轉(zhuǎn)換時鐘要求。 AD9525提供低功耗,多輸出,時鐘分配功能和低抖動
2019-02-25 08:38:34

用于評估AD9552振蕩器頻率上變頻的所有功能的AD9552/PCBZ

AD9552 / PCBZ,評估板是一款緊湊,易于使用的平臺,用于評估AD9552振蕩器頻率上變頻的所有功能。 AD9552是一款基于分?jǐn)?shù)N鎖相環(huán)(PLL)的時鐘發(fā)生器,專為取代高頻晶體振蕩器和諧振
2019-02-27 11:18:19

用于評估AD9576時鐘倍頻異步時鐘發(fā)生器的評估板AD9576/PCBZ

AD9576 / PCBZ,AD9576評估板提供多輸出時鐘發(fā)生器功能,包括兩個專用鎖相環(huán)(PLL)內(nèi)核,具有靈活的頻率轉(zhuǎn)換功能,經(jīng)過優(yōu)化,可作為整個系統(tǒng)的強(qiáng)大異步時鐘源,提供擴(kuò)展功能通過監(jiān)控和冗余
2019-02-25 09:40:01

符合PCIe Gen1,Gen2和Gen3標(biāo)準(zhǔn)的9端口PCIe時鐘發(fā)生器

SI52147-EVB,用于PoE無線接入點的時鐘發(fā)生器評估板。 Si52147是一款符合PCIe Gen1,Gen2和Gen3標(biāo)準(zhǔn)的9端口PCIe時鐘發(fā)生器
2020-08-27 14:27:11

適用于時鐘發(fā)生器的低噪聲電源解決方案包括BOM和原理圖

描述TIDA-00597 可為時鐘發(fā)生器提供噪聲非常低的輸出電源。主要特色低噪聲,適用于時鐘發(fā)生器輸出電流高達(dá) 800mA低相位噪聲輸出功率啟用和禁用
2018-08-22 07:43:40

低抖動時鐘發(fā)生器

AC1571時鐘發(fā)生器一款基于PLL的、適用于5G基站應(yīng)用的時鐘發(fā)生器。采用數(shù)字鎖相環(huán)技術(shù),以實現(xiàn)最佳的高頻低相噪性能,具有低功耗和高PSRR能力。采用ADPLL技術(shù),管腳兼容843N571,可以
2022-08-11 16:26:33

TI時鐘發(fā)生器CDCS502

具有可選 SSC 的晶體振蕩器/時鐘發(fā)生器 Function Spread-spectrum clock generator Number of outputs 1
2022-12-02 13:47:31

低抖動時鐘發(fā)生器時鐘芯片

AC1571 是用于 5G 基站應(yīng)用的基于 PLL的時鐘發(fā)生器,該芯片采用全數(shù)字鎖相環(huán)技術(shù),以實現(xiàn)最佳的高頻低相噪性能,并具有低功耗和高PSRR能力。典型應(yīng)用場景:· 無線基站· 
2023-12-12 14:25:17

時鐘發(fā)生器芯片

時鐘發(fā)生器芯片廠家 時鐘芯片是一種基于PLL的時鐘發(fā)生器,采用ADPLL(全數(shù)字鎖相環(huán))技術(shù),以實現(xiàn)的高頻低相噪性能,并具備低功耗和高PSNR能力,可實現(xiàn)小于0.3ps RMS的相位抖動性能
2023-12-29 09:29:50

國產(chǎn)時鐘發(fā)生器

時鐘發(fā)生器芯片廠家 時鐘芯片是一種基于PLL的時鐘發(fā)生器,采用ADPLL(全數(shù)字鎖相環(huán))技術(shù),以實現(xiàn)的高頻低相噪性能,并具備低功耗和高PSNR能力,可實現(xiàn)小于0.3ps RMS的相位抖動性能
2024-02-04 11:41:14

MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成時鐘

MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成時鐘源 摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如
2008-10-04 20:43:25922

精密時鐘發(fā)生器電路圖

精密時鐘發(fā)生器電路圖
2009-03-25 09:35:221054

振蕩器時鐘發(fā)生器電路圖

振蕩器時鐘發(fā)生器電路圖
2009-04-13 08:54:22720

擴(kuò)頻時鐘發(fā)生器

摘要:降低電磁干擾(EMI)是電子系統(tǒng)設(shè)計人員需要考慮的一個重要因素,擴(kuò)頻時鐘(CLK)為降低EMI提供了一個有效途徑。本文給出了擴(kuò)頻CLK的定義和估算EMI抑制性能的簡單公式。所提供
2009-04-22 10:10:41328

利用MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成時

摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489和MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-04-22 10:11:53407

使用VCXO (壓控晶體振蕩器)作為時鐘(CLK)發(fā)生器

摘要:“VCXO” (壓控晶體振蕩器)是由晶體決定振蕩頻率的振蕩器,可用控制電壓在小范圍內(nèi)進(jìn)行頻率調(diào)整。VCXO時鐘(CLK)發(fā)生器已在多種系統(tǒng)中得到應(yīng)用,如數(shù)字電視,數(shù)字音頻,ADSL
2009-04-22 10:18:173642

擴(kuò)頻時鐘發(fā)生器

摘要:降低電磁干擾(EMI)是電子系統(tǒng)設(shè)計人員需要考慮的一個重要因素,擴(kuò)頻時鐘(CLK)為降低EMI提供了一個有效途徑。本文給出了擴(kuò)頻CLK的定義和估算EMI抑制性能的簡單公式。所提供
2009-05-03 11:04:39699

利用MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成時

摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489和MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-05-03 11:07:05652

擴(kuò)頻時鐘發(fā)生器

摘要:降低電磁干擾(EMI)是電子系統(tǒng)設(shè)計人員需要考慮的一個重要因素,擴(kuò)頻時鐘(CLK)為降低EMI提供了一個有效途徑。本文給出了擴(kuò)頻CLK的定義和估算EMI抑制性能的簡單公式。所提供
2009-05-05 10:58:361029

基于DP標(biāo)準(zhǔn)的擴(kuò)頻時鐘發(fā)生器系統(tǒng)參數(shù)研究

基于DP標(biāo)準(zhǔn)的擴(kuò)頻時鐘發(fā)生器系統(tǒng)參數(shù)研究 1 引言    DP(DisplayPort)接口標(biāo)準(zhǔn)旨在尋求代替計算機(jī)的數(shù)字視頻接口DVI(Digital Visual Interface)、LCD顯示器的低壓差
2009-11-05 09:23:08830

MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器

MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器 概述 MAX3625B是一款低抖動、精密時鐘發(fā)生器,優(yōu)化用于網(wǎng)絡(luò)設(shè)備。器件內(nèi)置晶體振蕩器和鎖相環(huán)(PLL)
2010-03-01 08:56:181345

DSP內(nèi)嵌PLL中的CMOS壓控環(huán)形振蕩器設(shè)計

DSP內(nèi)嵌PLL中的CMOS壓控環(huán)形振蕩器設(shè)計   1 引言   在現(xiàn)代高性能DSP芯片設(shè)計中,鎖相環(huán)(PLL)被廣泛用作片內(nèi)時鐘發(fā)生器
2010-04-12 13:38:301440

GPS時鐘發(fā)生器(GPS同步時鐘)的相關(guān)討論

在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS時鐘發(fā)生器(GPS同步時鐘)對維持系統(tǒng)正常運轉(zhuǎn)有至關(guān)重要的意義。 那如何利用GPS OEM來進(jìn)行二次開發(fā),產(chǎn)生高精度時鐘發(fā)生
2010-09-17 22:02:441273

DS1091L 低成本時鐘發(fā)生器

DS1091L是一款低成本的時鐘發(fā)生器,輸出頻率由工廠預(yù)置到130kHz至66.6MHz,標(biāo)稱精度為±0.25%。器件可產(chǎn)生中心抖動或降頻抖動擴(kuò)頻輸出,具有引腳可選的抖動幅度和抖動速率。
2011-03-16 10:57:411036

首款可編程時鐘發(fā)生器的便攜音頻子系統(tǒng)發(fā)布

IDT面向便攜應(yīng)用推出全球首款集成可編程時鐘發(fā)生器的音頻子系統(tǒng)。新器件通過集成,可實現(xiàn)占板空間的最小化、降低系統(tǒng)成本,同時由于無需長貨期的外部晶體和振蕩器,縮短產(chǎn)品上
2011-08-10 09:01:55920

基于DP標(biāo)準(zhǔn)發(fā)射端擴(kuò)頻時鐘發(fā)生器電路設(shè)計

這里設(shè)計一種基于DP標(biāo)準(zhǔn)采用μ工藝的發(fā)射端擴(kuò)頻時鐘發(fā)生器。合理設(shè)計鎖相環(huán)路,采用外加濾波器對壓控振蕩器的控制電壓進(jìn)行三角波調(diào)制,得到所需的擴(kuò)頻時鐘。
2011-08-31 10:17:321763

輸出時鐘頻率可自由設(shè)定的擴(kuò)頻時鐘發(fā)生器

在有效抑制EMC 干擾的擴(kuò)頻時鐘發(fā)生器(SSCG)中內(nèi)置FRAM 的新產(chǎn)品MB88R157A 被納入富士通的產(chǎn)品陣容。針對10MHz ~ 50MHz 的輸入頻率,該產(chǎn)品的輸出時鐘頻率可以在1MHz ~ 134MHz 范圍內(nèi)任意設(shè)
2011-08-31 17:26:3240

DS1088C 低成本時鐘發(fā)生器

DS1088C是一種低成本的時鐘發(fā)生器,無需外部定時元件產(chǎn)生的方波輸出。是在工廠校準(zhǔn)的頻率為133MHz的固定頻率振蕩器。該設(shè)備具有掉電引腳為功耗敏感的應(yīng)用。
2012-03-30 17:13:43944

10GHz擴(kuò)頻時鐘發(fā)生器的設(shè)計

10GHz擴(kuò)頻時鐘發(fā)生器的設(shè)計_胡帥帥
2017-01-07 21:28:581

可編程時鐘振蕩器驅(qū)動系統(tǒng),射頻載波

時鐘時鐘振蕩器(也稱為時鐘發(fā)生器)是幾乎每一個電路的一部分,大多數(shù)系統(tǒng)有一個以上的設(shè)計。事實上,這是不尋常的四,六,或更多的設(shè)計,支持內(nèi)部電路以及外部I / O和接口
2017-05-25 14:47:297

Microchip基于MEMS的時鐘發(fā)生器

Microchip基于MEMS的時鐘發(fā)生器
2018-06-07 13:46:004534

介紹MEMS時鐘發(fā)生器的特點及應(yīng)用介紹

Microchip基于MEMS的時鐘發(fā)生器
2018-07-08 01:23:003933

Microchip新推小尺寸MEMS時鐘發(fā)生器

據(jù)麥姆斯咨詢報道,Microchip推出了業(yè)界尺寸最小的MEMS時鐘發(fā)生器DSC613。這款新器件可在電路板上最多替換掉三個晶振和振蕩器,從而減少高達(dá)80%的時鐘元件布板空間。
2018-11-15 16:38:263910

AD9523時鐘發(fā)生器的性能特點及應(yīng)用分析

AD9523:14路LVPECL/LVDS/HSTL輸出 或29路LVCMOS輸出 低抖動時鐘發(fā)生器
2019-07-04 06:18:003603

SSDCI1108AF擴(kuò)頻時鐘發(fā)生器的數(shù)據(jù)手冊免費下載

SSDCI1108AF是減少電磁干擾(EMI)的時鐘發(fā)生器。利用內(nèi)調(diào)制器對振蕩頻率進(jìn)行周期性的微調(diào),可以使不必要的電磁干擾(EMI)峰值衰減。SSDCI1108AF接收來自基本晶體或外部基準(zhǔn)的輸入時鐘,并鎖定到該輸入時鐘,以傳遞1x調(diào)制時鐘輸出。
2020-04-17 08:00:0010

SSDOI24B1AT擴(kuò)頻時鐘發(fā)生器超移動式電磁干擾抑制振蕩器的數(shù)據(jù)手冊

SSDOI24B1AT擴(kuò)頻時鐘發(fā)生器超低功耗移動式電磁干擾抑制振蕩器的數(shù)據(jù)手冊免費下載。
2020-04-17 08:00:001

SSDOI27B1AT電磁干擾抑制振蕩器的數(shù)據(jù)手冊免費下載

本文檔的主要內(nèi)容詳細(xì)介紹的是SSDOI27B1AT擴(kuò)頻時鐘發(fā)生器超低功耗移動式電磁干擾抑制振蕩器的數(shù)據(jù)手冊免費下載。
2020-04-17 08:00:008

SSDOI37B1AT擴(kuò)頻時鐘發(fā)生器電磁干擾抑制振蕩器的數(shù)據(jù)手冊免費下載

本文檔的主要內(nèi)容詳細(xì)介紹的是SSDOI37B1AT擴(kuò)頻時鐘發(fā)生器超低功耗移動式電磁干擾抑制振蕩器的數(shù)據(jù)手冊免費下載。
2020-04-16 08:00:002

如何選擇合適的時鐘發(fā)生器

系統(tǒng)設(shè)計師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換器,在向數(shù)據(jù)轉(zhuǎn)換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換器動態(tài)范圍和線性度性能可能受到嚴(yán)重的影響。
2020-11-22 11:34:382666

AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器

AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器
2021-03-21 15:00:200

AD9518-1:6輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表

AD9518-1:6輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表
2021-03-22 19:55:031

AD9518-3:6輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩器數(shù)據(jù)表

AD9518-3:6輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩器數(shù)據(jù)表
2021-04-13 11:13:252

AD9517-2:12輸出時鐘發(fā)生器,集成2.2 GHz壓控振蕩器數(shù)據(jù)表

AD9517-2:12輸出時鐘發(fā)生器,集成2.2 GHz壓控振蕩器數(shù)據(jù)表
2021-04-13 11:57:480

AD9517-1:12輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表

AD9517-1:12輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表
2021-04-13 12:02:551

AD9517-0:12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表

AD9517-0:12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表
2021-04-13 12:10:210

ADF4360-9:集成壓控振蕩器數(shù)據(jù)表的時鐘發(fā)生器PLL

ADF4360-9:集成壓控振蕩器數(shù)據(jù)表的時鐘發(fā)生器PLL
2021-04-14 14:10:440

AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出

AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出
2021-04-16 10:21:563

AD9520-3:12集成2 GHz壓控振蕩器數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器

AD9520-3:12集成2 GHz壓控振蕩器數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器
2021-04-16 18:38:033

AD9522-1:12 LVDS/24 CMOS輸出時鐘發(fā)生器,集成2.4 GHz壓控振蕩器數(shù)據(jù)表

AD9522-1:12 LVDS/24 CMOS輸出時鐘發(fā)生器,集成2.4 GHz壓控振蕩器數(shù)據(jù)表
2021-04-16 20:21:521

AD9522-0:12集成2.8 GHz壓控振蕩器數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器

AD9522-0:12集成2.8 GHz壓控振蕩器數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器
2021-04-17 20:08:520

AD9516-4:14-集成1.6 GHz壓控振蕩器數(shù)據(jù)表的輸出時鐘發(fā)生器

AD9516-4:14-集成1.6 GHz壓控振蕩器數(shù)據(jù)表的輸出時鐘發(fā)生器
2021-04-17 20:23:0010

AD9520-1:12集成2.5 GHz壓控振蕩器數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器

AD9520-1:12集成2.5 GHz壓控振蕩器數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器
2021-04-18 11:48:208

AD9516-1:14-集成2.5 GHz壓控振蕩器數(shù)據(jù)表的輸出時鐘發(fā)生器

AD9516-1:14-集成2.5 GHz壓控振蕩器數(shù)據(jù)表的輸出時鐘發(fā)生器
2021-04-18 12:00:332

AD9520-2:12集成2.2 GHz壓控振蕩器數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器

AD9520-2:12集成2.2 GHz壓控振蕩器數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器
2021-04-18 16:07:526

AD9530:4 CML輸出、低抖動時鐘發(fā)生器,集成5.4 GHz壓控振蕩器數(shù)據(jù)表

AD9530:4 CML輸出、低抖動時鐘發(fā)生器,集成5.4 GHz壓控振蕩器數(shù)據(jù)表
2021-04-24 12:02:380

AD9551:多業(yè)務(wù)時鐘發(fā)生器數(shù)據(jù)表

AD9551:多業(yè)務(wù)時鐘發(fā)生器數(shù)據(jù)表
2021-04-28 10:30:520

AD9522-3:12集成2 GHz壓控振蕩器數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器

AD9522-3:12集成2 GHz壓控振蕩器數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器
2021-04-28 10:38:367

AD9516-2:14-集成2.2 GHz壓控振蕩器數(shù)據(jù)表的輸出時鐘發(fā)生器

AD9516-2:14-集成2.2 GHz壓控振蕩器數(shù)據(jù)表的輸出時鐘發(fā)生器
2021-04-28 19:52:580

AD9522-4:12集成1.6 GHz壓控振蕩器數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器

AD9522-4:12集成1.6 GHz壓控振蕩器數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器
2021-04-29 19:06:061

AD9577:帶雙鎖相環(huán)、擴(kuò)頻和余量的時鐘發(fā)生器數(shù)據(jù)表

AD9577:帶雙鎖相環(huán)、擴(kuò)頻和余量的時鐘發(fā)生器數(shù)據(jù)表
2021-04-29 20:06:508

AD9517-4:12輸出時鐘發(fā)生器,集成1.6 GHz壓控振蕩器數(shù)據(jù)表

AD9517-4:12輸出時鐘發(fā)生器,集成1.6 GHz壓控振蕩器數(shù)據(jù)表
2021-04-30 15:51:4210

AD9520-4:12集成1.6 GHz壓控振蕩器數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器

AD9520-4:12集成1.6 GHz壓控振蕩器數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器
2021-05-07 09:37:399

AD9575:網(wǎng)絡(luò)時鐘發(fā)生器,雙輸出數(shù)據(jù)表

AD9575:網(wǎng)絡(luò)時鐘發(fā)生器,雙輸出數(shù)據(jù)表
2021-05-09 11:06:441

AD9516-0:14-集成2.8 GHz壓控振蕩器數(shù)據(jù)表的輸出時鐘發(fā)生器

AD9516-0:14-集成2.8 GHz壓控振蕩器數(shù)據(jù)表的輸出時鐘發(fā)生器
2021-05-24 15:33:398

AD9516-3:14輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩器數(shù)據(jù)表

AD9516-3:14輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩器數(shù)據(jù)表
2021-05-25 12:00:102

AD9517-0 12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表

AD9517-0 12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表
2021-06-16 12:14:494

集成2.2 GHz壓控振蕩器數(shù)據(jù)表的AD9517-2 12輸出時鐘發(fā)生器

集成2.2 GHz壓控振蕩器數(shù)據(jù)表的AD9517-2 12輸出時鐘發(fā)生器
2021-06-17 12:31:303

集成2.0 GHz壓控振蕩器數(shù)據(jù)表的AD9518-3 6輸出時鐘發(fā)生器

集成2.0 GHz壓控振蕩器數(shù)據(jù)表的AD9518-3 6輸出時鐘發(fā)生器
2021-06-17 15:38:273

集成2.5 GHz壓控振蕩器數(shù)據(jù)表的AD9517-1 12輸出時鐘發(fā)生器

集成2.5 GHz壓控振蕩器數(shù)據(jù)表的AD9517-1 12輸出時鐘發(fā)生器
2021-06-17 15:57:386

時鐘發(fā)生器AD9516-0技術(shù)手冊

時鐘發(fā)生器AD9516-0技術(shù)手冊
2022-01-25 15:59:427

Cypress時鐘發(fā)生器的分類,它有哪些應(yīng)用

。Cypress時鐘發(fā)生器兼容大量增值性能,如VCXO,擴(kuò)頻和輸出相位校準(zhǔn),及其兼容流行接口標(biāo)準(zhǔn)的參考時鐘/3.0,如PCIe1.0/2.0/3.0、10GbE、SATA1.0/2.0和USB1.0
2022-04-22 09:02:09806

CY25200可編程時鐘發(fā)生器英文手冊

CY25200是一種具有擴(kuò)頻功能的可編程時鐘發(fā)生器。擴(kuò)頻在小范圍內(nèi)調(diào)制輸出時鐘頻率,擴(kuò)展能量并降低能量峰值。這是一種在各種應(yīng)用中降低EMI的強(qiáng)大技術(shù)。它使用外部參考時鐘或晶體作為輸入。它還使用PLL生成擴(kuò)展頻譜輸出時鐘,該時鐘可以與輸入頻率不同。最多有六個輸出時鐘可用,其中兩個可以是REFCLK。
2023-02-14 16:19:040

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制

采用PLL的時鐘發(fā)生器廣泛用于網(wǎng)絡(luò)設(shè)備中,用于生成高精度和低抖動參考時鐘或保持同步網(wǎng)絡(luò)操作。大多數(shù)時鐘振蕩器使用理想、干凈的電源給出其抖動或相位噪聲規(guī)格。然而,在實際的系統(tǒng)環(huán)境中,電源可能會因板載開關(guān)電源或嘈雜的數(shù)字ASIC而受到干擾。為了在系統(tǒng)設(shè)計中實現(xiàn)最佳性能,了解這種干擾的影響非常重要。
2023-03-08 15:33:00895

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制

本文討論電源噪聲干擾對基于PLL的時鐘發(fā)生器的影響,并介紹幾種用于評估由此產(chǎn)生的確定性抖動(DJ)的測量技術(shù)。派生關(guān)系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結(jié)果用于比較測量技術(shù),并演示如何可靠地評估參考時鐘發(fā)生器的電源噪聲抑制(PSNR)性能。
2023-04-11 11:06:39811

極景微發(fā)布超小封裝PCIe5.0時鐘發(fā)生器

極景微發(fā)布超小封裝PCIe5.0時鐘發(fā)生器日前,極景微(UltraSilicon)宣布,推出兩款支持PCIe5.0接口標(biāo)準(zhǔn)的1輸出及2輸出時鐘發(fā)生器,分別為US6D101和US6D102。該芯片具有
2023-02-02 15:25:54999

時鐘合成器和時鐘發(fā)生器的區(qū)別

時鐘合成器和時鐘發(fā)生器是兩種用于產(chǎn)生時鐘信號的電子器件,它們在功能和應(yīng)用上有一些區(qū)別。
2023-11-09 10:26:56298

晶力源JLY晶體管振蕩器有哪些類型?

,具有高精度和高穩(wěn)定性的特點。根據(jù)使用目的和頻率不同,石英晶體振蕩器可分為基準(zhǔn)振蕩器、信號發(fā)生器、時鐘發(fā)生器和定時器等。 電壓控制晶體振蕩器(VCXO):VCXO是一種通過電壓控制頻率的晶體振蕩器。通過改變控制電壓,VCXO可以改
2023-12-20 10:18:25157

已全部加載完成