間接式頻率合成器(IS)的定義和原理是什么?
間接式頻率合成器(IS)的定義和原理是什么?
頻率合成的歷史
頻率合成器被人們喻為眾多電子系統(tǒng)的“心臟”?,F(xiàn)代戰(zhàn)爭是爭奪電子頻譜控制權(quán)的戰(zhàn)爭。頻率合成器產(chǎn)生電子頻譜。在空間通信、雷達(dá)測量、遙測遙控、射電天文、無線電定位、衛(wèi)星導(dǎo)航和數(shù)字通信等先進(jìn)的電子系統(tǒng)中都需要有一個頻率高度穩(wěn)定的頻率合成器。電子干擾使雷達(dá)、通信面臨著新的挑戰(zhàn)。通信在電子戰(zhàn)中跳頻體制成為一種重要的軍事通信手段。跳頻通信系統(tǒng)必須裝備與跳頻速度相適應(yīng)的頻率合成器。一個性能優(yōu)良的頻率合成器應(yīng)同時具備輸出相位噪聲低、頻率捷變速度快、輸出頻率范圍寬和捷變頻率點(diǎn)數(shù)多等特點(diǎn)。
率合成器一般可分為直接式、間接式(鎖相式)、直接數(shù)字式和混合式。 頻率合成理論大約是在30年代中期提出來。最初產(chǎn)生并進(jìn)入實(shí)際應(yīng)用的是直接頻率合成技術(shù)。
六十年代末七十年代初,相位反饋控制理論和模擬鎖相技術(shù)的在頻率合成領(lǐng)域里的應(yīng)用,引發(fā)了頻率合成技術(shù)發(fā)展史上的一次革命,相干間接合成理論就是這場革命的直接產(chǎn)物。隨后數(shù)字化的鎖相環(huán)路部件如數(shù)字鑒相器、數(shù)字可編程分頻器等的出現(xiàn)及其在鎖相頻率合成技術(shù)中的應(yīng)用標(biāo)志著數(shù)字鎖相頻率合成技術(shù)得以形成。由于不斷吸引和利用如吞脈沖計數(shù)器、小數(shù)分頻器、多模分頻器等數(shù)字技術(shù)發(fā)展的新成果,數(shù)字鎖相頻率合成技術(shù)已日益成熟。直接數(shù)字頻率合成(DDS)的出現(xiàn)導(dǎo)致了頻率合成領(lǐng)域的第二次革命。七十年代初,J.Tierney等人發(fā)表了關(guān)于直接數(shù)字頻率合成的研究成果,第一次提出了DDS的概念。由于直接數(shù)字頻率合成器(DDFS)具有相對帶寬很寬、頻率捷變速度很快、頻率分辨率很高、輸出相位連續(xù)、可輸出寬帶的正交信號、可編程和全數(shù)字化便于集成等優(yōu)越性能,因此在短短的二十多年時間里得到了飛速的發(fā)展,DDS的應(yīng)用也越來越廣泛。
頻率合成的基本概念
頻率合成(Frequeney Synthesis)是指以一個或數(shù)個參考頻率為基準(zhǔn),在某一頻段內(nèi),綜合產(chǎn)生并輸出多個工作頻率點(diǎn)的過程。基于這個原理制成的頻率源稱為頻率合成器(Frequeney Synthesizer)。頻率合成器按頻率綜合方法可分為直接合成式(Direct Synthesizer)和間接合成式(IndirectSynthesizer);從輸出信號間的相位關(guān)系可分為相干源和非相干源。
間接式頻率合成器(IS)的概念與原理
間接式頻率合成器有模擬和數(shù)字兩種,分別為模擬間接式頻率合器和數(shù)字間接式頻率合成器。
1. 模擬間接式頻率合成
模擬間接式頻率合成具有多種技術(shù)途徑,分述如下:
a.注入鎖相振蕩源
將一個外來基準(zhǔn)信號源注入到被鎖振蕩器時,被鎖振蕩器所產(chǎn)生振蕩的相位和外來基準(zhǔn)信號的相位之差保持恒定,稱為注入鎖相,它由五部分組成:1. 400MHz晶振倍頻參考源。包括一級100MHz晶體振蕩器,一級放大器,一級四倍器倍頻器;2. 400MHz被鎖振蕩器;3. 400MHz四端環(huán)行器;4. 400MHz十倍頻器。5. 400MHz鎖定指示與失鎖告警電路。
注入鎖相是在400MHz振蕩器上實(shí)現(xiàn)的。晶振倍頻給出400MHz 30mW的注入功率。相位鎖定時,振蕩器輸出600mW功,經(jīng)十倍頻器,得到4GHz30mW的微波功率輸出。
注入鎖相的原理是這樣的:當(dāng)頻率為ωi參考源信號經(jīng)環(huán)行器Ⅰ的1,2端注入到被鎖振蕩器時,調(diào)節(jié)振蕩器的自由振蕩頻率ω0,使ω0趨近于ωi,從而使起始頻差減小,當(dāng)(鎖定帶寬)時,則振蕩器的相位立即被參考源鎖定。相位鎖定后,振蕩器的頻率,這時振蕩器具有和晶振級一樣高的頻穩(wěn)度,并輸出功率,經(jīng)由環(huán)行器Ⅰ的2臂至環(huán)行器Ⅱ及十倍頻器,得到高頻率穩(wěn)定度的微波功率輸出。
注入鎖相振蕩源,實(shí)質(zhì)上是用頻率穩(wěn)定度高的小功率晶振倍頻參考源去穩(wěn)定高頻大功率振蕩器的頻率。注入鎖相的方案在很大程度上受到直接頻率合成方案的影響,噪聲抑制性能差及不能可靠入鎖是其缺點(diǎn)。
b. 模擬環(huán)路鎖相源
如一4GHz模擬鎖相環(huán)振蕩源。該振蕩源在400MHz構(gòu)成鎖相環(huán)路,環(huán)路包含400MHz鑒相器,無源比例積分濾波器和400MHz壓控振蕩器。
400MHz壓控振蕩器輸出400mW功率。經(jīng)十倍頻后得到4GHz 30mW輸出。
c. 取樣鎖相振蕩源
取樣鎖相振蕩源是模擬間接頻率合成的一種。如一6GHz取樣鎖相振蕩源其工作原理為:由100MHz晶振來的正弦信號,經(jīng)脈沖形成電路,變成重復(fù)頻率為100MHz的窄脈沖。100MHz窄脈沖作為參考信號,和1GHz的壓控振蕩器信號一起加到取樣鑒相器,取樣鑒相器輸出的誤差電壓控制壓控振蕩器的輸出頻率,當(dāng)壓控振蕩器的頻率為100MHz的整數(shù)倍(這里為10倍)時,取樣鑒相器輸出直流誤差電壓,環(huán)路趨于穩(wěn)定,達(dá)到相位鎖定狀態(tài),壓控振蕩器輸出和晶振參考源一樣穩(wěn)定的1GHz信號。該信號經(jīng)六倍頻后輸出6GHz頻率。比較器、積分器及直放構(gòu)成擴(kuò)捕電路。
2. 鎖頻環(huán)頻率合成器
鎖頻環(huán)(FLL)提供了另一種間接頻率合成方法。與PLL不同,F(xiàn)LL頻率穩(wěn)定度取決于鑒頻器中的無源色散元件如諧振子或延遲線的相位穩(wěn)定度。VCO的一部分輸出加到鑒頻器的輸入端,VCO輸出頻率的變化被轉(zhuǎn)換為電壓的變化,該電壓經(jīng)放大、濾波送到VCO的壓控端,從而使VCO的頻率變化減小。FLL帶內(nèi)相噪取決于VCO的相噪、開環(huán)增益及環(huán)路部件的附加相噪。同模擬PLL類似,F(xiàn)LL的頻率切換也是靠VCO的粗調(diào)電壓使頻率落入相位的捕捉帶內(nèi)來實(shí)現(xiàn)。
3. 數(shù)字鎖相頻率合成器
數(shù)字鎖相頻率合成器是以數(shù)字鎖相環(huán)為基礎(chǔ)構(gòu)成的鎖相頻率合成器。應(yīng)用數(shù)字鑒相器和可編程數(shù)字分頻器是數(shù)字鎖相頻率合成器有別于模擬鎖相頻率合成器的主要特征。其中VCO頻率鎖相到參考源的諧波頻率上,諧波次數(shù)等于數(shù)字分頻器的分頻比。
利用可編程分頻器,使被合成的頻率都有合適的分頻比,可得到頻率間隔相等的頻率。除了鑒相是在參考頻率及VCO的分諧波頻率下完成外,這一鎖相環(huán)的工作原理與模擬環(huán)路鎖相振蕩源的工作原理類似。用數(shù)字指令改變分頻比以完成頻率切換。具有鑒頻功能的數(shù)字鑒相器輸出與頻率有關(guān)的誤差電壓經(jīng)放大、濾波,使VCO的頻率達(dá)到鎖定。有些情況下,為了縮短頻率切換時間,需要外加輔助擴(kuò)捕電路。
由于使用了數(shù)字器件,數(shù)字鎖相頻率合成器的帶內(nèi)相位噪聲受鑒頻/鑒相器、數(shù)字分頻器、參考源、環(huán)路放大器等多項(xiàng)累積噪聲的限制,所以數(shù)字鎖相頻率合成器的相噪性能比模擬頻率合成器的要差,一般被認(rèn)為應(yīng)用于對相噪要求不很高的場合。事實(shí)上,只要合理優(yōu)化設(shè)計合成器方案,有效控制數(shù)字器件引入的噪聲,數(shù)字鎖相頻率合成器的相位噪聲完全可以做得很低。
非常好我支持^.^
(0) 0%
不好我反對
(3) 100%
相關(guān)閱讀:
- [處理器/DSP] Codasip發(fā)布適用于定制計算的新一代RISC-V處理器系列產(chǎn)品 2023-10-24
- [電子說] 環(huán)旭電子推出Pisces企業(yè)級無線路由器助力企業(yè)應(yīng)對高密度數(shù)據(jù)挑戰(zhàn) 2023-10-24
- [電子說] 思爾芯原型驗(yàn)證助力香山RISC-V處理器迭代加速 2023-10-24
- [電子說] 開關(guān)頻率對直流母線電容器的影響 2023-10-24
- [電子說] 什么是Logic Synthesis?Synthesis的流程 2023-10-24
- [電子說] iTR機(jī)器人iScrubbot系列清潔機(jī)器人實(shí)現(xiàn)數(shù)字化管理 2023-10-24
- [電子說] STM32H7時鐘I/O響應(yīng)頻率和定時器最高頻率的測試方法 2023-10-24
- [處理器/DSP] 國內(nèi)外龍頭RISC-V布局情況分析 2023-10-24
( 發(fā)表人:admin )