網(wǎng)絡(luò)處理器,什么是網(wǎng)絡(luò)處理器
網(wǎng)絡(luò)處理器,什么是網(wǎng)絡(luò)處理器
網(wǎng)絡(luò)處理器是將ASIC (專用集成電路)的速度和一個(gè)CPU結(jié)合起來(lái)以提供高性能聯(lián)網(wǎng)解決方案的集成電路設(shè)備。ASIC技術(shù)廣泛用于分類、篩選和轉(zhuǎn)發(fā)IP通信。不過(guò),ASIC的問(wèn)題是,它們是通過(guò)硬接線而具有某一特定功能集合的。如果功能集合改變或升級(jí),ASIC必須被更換。當(dāng)新標(biāo)準(zhǔn)(MPLS和Diff-Serv是最近標(biāo)準(zhǔn)發(fā)展的例子)出現(xiàn)時(shí),ASIC必須被更換,而網(wǎng)絡(luò)處理器能夠通過(guò)靈活的軟件體系提供硬件級(jí)的處理性能,基于NP(Network Processor)的網(wǎng)絡(luò)設(shè)備具有高性能和靈活性。
網(wǎng)絡(luò)處理器解決這個(gè)問(wèn)題并提供增強(qiáng)性能。網(wǎng)絡(luò)處理器是一種高性能、可編程的I/O設(shè)備。它特定地應(yīng)用于通信領(lǐng)域的各種任務(wù),比如包處理、協(xié)議分析、路由查找、聲音/數(shù)據(jù)的匯聚、防火墻、QoS等。可編程性是區(qū)分網(wǎng)絡(luò)處理器和ASIC的標(biāo)準(zhǔn)。與創(chuàng)建一次性ASIC相反,網(wǎng)絡(luò)處理器允許創(chuàng)建網(wǎng)絡(luò)設(shè)備的供應(yīng)商給通信處理器編寫代碼來(lái)減少產(chǎn)品上市的時(shí)間。通過(guò)允許讓供應(yīng)商給設(shè)備添加新功能,這個(gè)策略也延長(zhǎng)了設(shè)備的使用壽命。
網(wǎng)絡(luò)處理器器件內(nèi)部通常由若干個(gè)微碼處理器和若干硬件協(xié)處理器組成,多個(gè)微碼處理器在網(wǎng)絡(luò)處理器內(nèi)部并行處理,通過(guò)預(yù)先編制的微碼來(lái)控制處理流程。可以對(duì)網(wǎng)絡(luò)處理器編程以支持自定義算法。處理器被優(yōu)化以執(zhí)行網(wǎng)絡(luò)設(shè)備的多種功能,包括幀分類、篩選、轉(zhuǎn)發(fā)、標(biāo)記、策略管理、業(yè)務(wù)流量調(diào)整以及Diff-Serv路由選擇。這些功能與提供QoS、通信優(yōu)先級(jí)、業(yè)務(wù)流量管理的交換機(jī)相關(guān)聯(lián)??刂茦I(yè)務(wù)流的策略由軟件實(shí)現(xiàn),所以這些策略很容易升級(jí)。對(duì)于一些復(fù)雜的標(biāo)準(zhǔn)的操作(如內(nèi)存操作、路由表查找算法、QoS的擁塞控制算法、流量調(diào)度算法等)則采用硬件協(xié)處理器來(lái)進(jìn)一步提高處理性能。從而實(shí)現(xiàn)了業(yè)務(wù)靈活性和高性能的有機(jī)結(jié)合。網(wǎng)絡(luò)處理器的使用方法與ASIC相同。它們位于網(wǎng)絡(luò)交換設(shè)備的數(shù)據(jù)路徑中,與物理接口直接相連。處理機(jī)也可以執(zhí)行組幀、分段和重組,以及其他功能?!?EZchip的TOPcore網(wǎng)絡(luò)處理器技術(shù)集成了許多小而快的處理器,每個(gè)處理器都被優(yōu)化以執(zhí)行特定任務(wù),并在性能上能夠比其他基于普通RISC處理器的網(wǎng)絡(luò)處理機(jī)體系結(jié)構(gòu)有10倍的改進(jìn)。四個(gè)TOP(任務(wù)優(yōu)化處理器)是TOPparse(數(shù)據(jù)分組分析與分類)、TOPsearch(搜索與查找)、TOPresolve (轉(zhuǎn)發(fā)與QoS決策)和TOPmodify(數(shù)據(jù)分組修改)。TOPparse負(fù)責(zé)從數(shù)據(jù)流中鑒別和抽取各種包頭、標(biāo)記、地址、端口、協(xié)議、域、模板和關(guān)鍵詞,它可以解析任何格式的包、封裝方法、專有標(biāo)記等。TOPsearch用解析后的域作為關(guān)鍵詞,完成在相關(guān)的路由、分類和策略表中的查找。TOPresolve進(jìn)行轉(zhuǎn)發(fā)、QoS決策、升級(jí)查找表和進(jìn)程狀態(tài)信息。TOPmodify負(fù)責(zé)修改包內(nèi)容,并完成在包中的重寫、增加或插入操作。圖2顯示了TOPcore的體系結(jié)構(gòu)。系統(tǒng)能以lOGbit/s/OC-192(可升級(jí)至40Gbit/s/OC-768)的速率執(zhí)行復(fù)雜的數(shù)據(jù)分組操作和七層數(shù)據(jù)分組處理。
非常好我支持^.^
(0) 0%
不好我反對(duì)
(0) 0%
相關(guān)閱讀:
- [電子說(shuō)] 西南交通大學(xué)攜手華為部署四川首例Wi-Fi 7,打造高品質(zhì)萬(wàn)兆校園網(wǎng)絡(luò)底座 2023-10-24
- [電子說(shuō)] 深層云時(shí)代,重新思考業(yè)務(wù)轉(zhuǎn)型的網(wǎng)絡(luò)風(fēng)險(xiǎn) 2023-10-24
- [處理器/DSP] Codasip發(fā)布適用于定制計(jì)算的新一代RISC-V處理器系列產(chǎn)品 2023-10-24
- [電子說(shuō)] Andes旗下高性能多核矢量處理器IP的AX45MPV正式上市 2023-10-24
- [控制/MCU] 單片機(jī)的三大功能 2023-10-24
- [電子說(shuō)] 思爾芯原型驗(yàn)證助力香山RISC-V處理器迭代加速 2023-10-24
- [電子說(shuō)] 三星電子進(jìn)行12.7GHz—13.25GHz頻段的6G網(wǎng)絡(luò)測(cè)試 2023-10-24
- [移動(dòng)通信] 5G網(wǎng)絡(luò)特性對(duì)車聯(lián)網(wǎng)應(yīng)用發(fā)展的影響 2023-10-24
( 發(fā)表人:admin )