電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>EDA/IC設(shè)計(jì)>應(yīng)對復(fù)雜SoC設(shè)計(jì),Cadence發(fā)布Tempus時(shí)序Signoff解決方案

應(yīng)對復(fù)雜SoC設(shè)計(jì),Cadence發(fā)布Tempus時(shí)序Signoff解決方案

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴

評論

查看更多

相關(guān)推薦

Cadence推出Tempus時(shí)序簽收解決方案

為簡化和加速復(fù)雜IC的開發(fā),Cadence 設(shè)計(jì)系統(tǒng)公司 (NASDAQ:CDNS) 今天推出Tempus? 時(shí)序簽收解決方案。這是一款新的靜態(tài)時(shí)序分析與收斂工具,旨在幫助系統(tǒng)級芯片 (SoC) 開發(fā)者加速時(shí)序收斂,將芯片設(shè)計(jì)快速轉(zhuǎn)化為可制造的產(chǎn)品。
2013-05-21 15:37:372929

臺積電認(rèn)可Cadence Tempus時(shí)序簽收工具用于20納米設(shè)計(jì)

全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ:CDNS) 今天宣布,臺積電(TSMC)在20納米制程對全新的Cadence? Tempus?時(shí)序簽收解決方案提供了認(rèn)證。該認(rèn)證
2013-05-24 11:31:171345

Cadence Innovus助力Realtek成功開發(fā)DTV SoC解決方案

。除了改善結(jié)果質(zhì)量(QoR)之外,Innovus 設(shè)計(jì)實(shí)現(xiàn)系統(tǒng)容量更高,可支持實(shí)現(xiàn)更大的頂層模塊,降低 SoC 頂層設(shè)計(jì)的分割區(qū)塊和復(fù)雜度。
2018-05-07 13:11:284035

楷登電子發(fā)布增強(qiáng)型 Cadence? Voltus?IC 電源完整性解決方案

楷登電子(NASDAQ:CDNS)今日宣布,發(fā)布增強(qiáng)型 Cadence? Voltus?IC 電源完整性解決方案,其面向先進(jìn)工藝節(jié)點(diǎn)的電網(wǎng)簽核,其大規(guī)模并行(XP)算法選項(xiàng)采用了分布式處理技術(shù)。
2018-07-26 15:59:226981

基于高性能模擬器件的精密電源時(shí)序控制實(shí)現(xiàn)

本文通過介紹多種電源時(shí)序控制的實(shí)現(xiàn),簡述應(yīng)對多領(lǐng)域應(yīng)用的電源時(shí)序控制挑戰(zhàn)ADI是如何提供易于使用解決方案的。
2022-08-01 09:10:15552

汽車SoC核心軌道的電源解決方案

兩級轉(zhuǎn)換需要額外的半導(dǎo)體器件,但與單級解決方案相比,對于低至中功率SoC核心軌道來說,總體SoC電源解決方案可能更小、更便宜。系統(tǒng)設(shè)計(jì)師必須權(quán)衡所有因素,例如12V電池化學(xué)成分和SoC核心軌道功率規(guī)格,以選擇設(shè)計(jì)的最佳電源架構(gòu)。
2023-10-07 10:43:23228

Cadence PCB設(shè)計(jì)解決方案

CADENCE PCB設(shè)計(jì)解決方案能為解決與實(shí)現(xiàn)高難度的與制造密切相關(guān)的設(shè)計(jì)提供完整的設(shè)計(jì)環(huán)境,該設(shè)計(jì)解決方案集成了從設(shè)計(jì)構(gòu)想至最終產(chǎn)品所需要的一切設(shè)計(jì)流程,
2011-12-15 14:14:322074

CADENCE PCB設(shè)計(jì)解決方案提供完整的設(shè)計(jì)環(huán)境

特性  PCB編輯器技術(shù)  PCB編輯環(huán)境  Cadence PCB設(shè)計(jì)解決方案的核心是PCB編輯器,這是一種直觀的、易于使用的、約束導(dǎo)向型的環(huán)境,方便用戶創(chuàng)建和編輯從簡單到復(fù)雜的PCB。它廣泛的功能
2018-08-30 10:49:16

Cadence 憑借突破性的 Integrity 3D-IC 平臺加速系統(tǒng)創(chuàng)新

和靜態(tài)時(shí)序分析功能實(shí)現(xiàn)系統(tǒng)驅(qū)動(dòng)的功耗,性能和芯片面積(PPA,Power, Performance and Area)要求。Cadence 的第三代 三位3D-IC 解決方案支持廣泛的應(yīng)用領(lǐng)域,包括
2021-10-14 11:19:57

Cadence/OrCAD PSpice 16.6新功能

cadence公司于2012年9月25日發(fā)布了具有一系列新功能的Cadence® OrCAD® 16.6 PCB設(shè)計(jì)解決方案,用戶定制功能增強(qiáng),模擬性能提高20
2012-12-18 10:18:07

Cadence發(fā)布推動(dòng)SiP IC設(shè)計(jì)主流化的EDA產(chǎn)品

解決方案形成強(qiáng)烈的對比?!?  Cadence在開發(fā)套件方面的目標(biāo)是為了推動(dòng)不同領(lǐng)域產(chǎn)品開發(fā)的步伐。Cadence的套件通過將驗(yàn)證方式和流程與IP相結(jié)合的方式更好的應(yīng)對無線、網(wǎng)絡(luò)和消費(fèi)電子等不同領(lǐng)域在設(shè)計(jì)方面的挑戰(zhàn)。通過采用Cadence的套件,顧客可以將其寶貴的資源投入在差異化設(shè)計(jì)而不是基礎(chǔ)設(shè)計(jì)方面。
2008-06-27 10:24:12

SoC FPGA的DSP能力應(yīng)對新興的小型基站需求是什么?

SoC FPGA的DSP能力應(yīng)對新興的***需求是什么?
2021-05-24 07:05:13

復(fù)雜電源的時(shí)序控制解決方案

  簡介  電源時(shí)序控制是微控制器、FPGA、DSP、ADC和其他需要多個(gè)電壓軌供電的器件所必需的一項(xiàng)功能。這些應(yīng)用通常需要在數(shù)字I/O軌上電前對內(nèi)核和模擬模塊上電,但有些設(shè)計(jì)可能需要采用其他序列
2018-09-30 16:01:35

Altera Cyclone V SoC器件的完整電源解決方案

描述 PMP9353 參考設(shè)計(jì)是 Altera Cyclone V SoC 器件的完整電源解決方案。此設(shè)計(jì)使用多個(gè) LMZ3 系列模塊、兩個(gè) LDO 和一個(gè) DDR 終端穩(wěn)壓器提供為 SoC 芯片
2022-09-26 07:58:34

Altera Cyclone V SoC完整電源解決方案包括BOM及原理圖

描述PMP9353 參考設(shè)計(jì)是 Altera Cyclone V SoC 器件的完整電源解決方案。此設(shè)計(jì)使用多個(gè) LMZ3 系列模塊、兩個(gè) LDO 和一個(gè) DDR 終端穩(wěn)壓器提供為 SoC 芯片供電
2018-09-06 09:07:37

Altera? Cyclone? V SoC FPGA 電源解決方案

描述PMP9353 參考設(shè)計(jì)是 Altera Cyclone V SoC 器件的完整電源解決方案。此設(shè)計(jì)使用多個(gè) LMZ3 系列模塊、兩個(gè) LDO 和一個(gè) DDR 終端穩(wěn)壓器提供為 SoC 芯片供電
2015-05-11 16:45:44

AnDAPT為Xilinx Zynq平臺FPGA和SoC設(shè)備推出完整電源解決方案

聯(lián)網(wǎng)(IoT)、醫(yī)療、網(wǎng)絡(luò)和數(shù)據(jù)中心設(shè)備在內(nèi)的一系列工業(yè)和計(jì)算應(yīng)用的供電技術(shù)開發(fā)。這些即用型參考設(shè)計(jì)提供了簡單可靠的解決方案,在滿足所有相關(guān)復(fù)雜性要求的同時(shí),為整個(gè)Xilinx Zynq系列的FPGA
2021-06-01 07:30:00

Voltus-Fi定制型電源完整性解決方案

仿真,提供業(yè)界一流的晶體管級精度,以滿足在先進(jìn)制程上復(fù)雜的生產(chǎn)工藝要求,它補(bǔ)充了Cadence Voltus IC電源完整性解決方案中全芯片、模塊級電源簽收工具,完善了公司電源簽收的技術(shù)方案
2018-09-30 16:11:32

介紹一種基于融合SoC處理器的平臺軟件解決方案

本文介紹一種面向基站平臺處理單板的基于融合SoC處理器的平臺軟件解決方案
2021-05-17 06:36:12

分享一款不錯(cuò)的Dialog DA145080藍(lán)牙智能SoC解決方案

分享一款不錯(cuò)的Dialog DA145080藍(lán)牙智能SoC解決方案
2021-05-24 06:33:51

分享一種不錯(cuò)的應(yīng)對汽車電子控制裝置開發(fā)的最新汽車電子測試解決方案

本文介紹應(yīng)對汽車電子控制裝置(ECU)開發(fā)的最新汽車電子測試解決方案。
2021-05-13 06:18:52

基于signoff驅(qū)動(dòng)的PrimeECO解決方案

業(yè)內(nèi)首個(gè)signoff驅(qū)動(dòng)的PrimeECO解決方案發(fā)布
2020-11-23 14:28:15

基于內(nèi)核的FPGA測試解決方案

安捷倫公司數(shù)字測試資深技術(shù)/市場工程師 冀衛(wèi)東為滿足日益復(fù)雜的數(shù)字化系統(tǒng)的設(shè)計(jì)要求,F(xiàn)PGA的密度及復(fù)雜性也在急速增長,越來越多的系統(tǒng)或子系統(tǒng)功能在FPGA內(nèi)部實(shí)現(xiàn),其先進(jìn)的功能和高集成度使FPGA成為極具吸引力的解決方案,進(jìn)而也使得基于內(nèi)核的FPGA測試方案浮出水面。
2019-07-11 06:15:12

如何設(shè)計(jì)基于SoC FPGA的工業(yè)和馬達(dá)控制方案

工業(yè)系統(tǒng)通常由微控制器和FPGA器件等組成,美高森美(Microsemi? )基于 SmartFusion?2 SoC FPGA的馬達(dá)控制解決方案是使用高集成度器件為工業(yè)設(shè)計(jì)帶來更多優(yōu)勢的一個(gè)范例。
2019-10-10 07:15:34

探討由于5納米技術(shù)以及SoC中新的額外功能而帶來的新挑戰(zhàn)

篇文章中,我們將探討由于5納米技術(shù)以及SoC中新的額外功能而帶來的新挑戰(zhàn)。我們將展示解決floor planning和時(shí)序問題的方法,以減少物理實(shí)施的迭代。方法大型、復(fù)雜的IP集成的實(shí)施需要一種
2022-11-16 14:57:43

模擬時(shí)序控制解決方案:可靠的上電和關(guān)斷時(shí)序

進(jìn)行監(jiān)控。當(dāng)所有電壓建立之后,時(shí)序控制器電路產(chǎn)生電源良好信號。模擬時(shí)序控制解決方案(如ADM1186-1)很容易使用。它們具備多電壓系統(tǒng)所需的全部功能。模擬時(shí)序控制器與數(shù)字時(shí)序控制器的不同之處在于,前者
2021-04-12 07:00:00

求AMD R系列與AMD SOC系列嵌入式高效能解決方案

尋求AMD R系列與AMD SOC系列嵌入式高效能解決方案
2021-05-10 06:05:01

求一款Cadence的高級可制造性設(shè)計(jì)解決方案

求一款Cadence的高級可制造性設(shè)計(jì)解決方案
2021-04-26 06:25:07

求一種應(yīng)對壓電效應(yīng)失效的電容器解決方案

求一種應(yīng)對壓電效應(yīng)失效的電容器解決方案
2021-06-08 06:39:35

求助,請問如何發(fā)布我的HarmonyOS組件或解決方案?

我要如何發(fā)布我的HarmonyOS組件或解決方案?
2022-06-02 15:55:36

求大佬分享一款應(yīng)對壓電效應(yīng)失效的電容器解決方案

求大佬分享一款應(yīng)對壓電效應(yīng)失效的電容器解決方案
2021-06-08 06:38:38

求適合SoC的20V輸入至1V、15A輸出的解決方案?

適合SoC的20V輸入至1V、15A輸出解決方案LTC7151S的主要參數(shù)
2021-03-11 06:22:28

用于SoC的20V輸入的20A解決方案

用于工業(yè)和汽車系統(tǒng)的先進(jìn)SoC(片上系統(tǒng))解決方案的功率預(yù)算不斷增加。每個(gè)連續(xù)的SoC產(chǎn)品都增加了耗電設(shè)備并提高了數(shù)據(jù)處理速度。這些器件需要可靠的電源,包括0.8V的內(nèi)核,1.2V和1.1V
2018-12-26 09:17:59

電源時(shí)序控制或電源定序

啟動(dòng)和關(guān)斷這些電源軌。此過程稱為電源時(shí)序控制或電源定序,目前有許多解決方案可以有效實(shí)現(xiàn)定序。對于需要電壓定序的復(fù)雜器件,其內(nèi)核和模擬模塊的電壓軌可能需要在數(shù)字 I/O 電壓軌之前上電。有些設(shè)計(jì)可能會(huì)要求...
2021-11-12 06:01:50

飛思卡爾多款小基站解決方案

應(yīng)對日益復(fù)雜的網(wǎng)絡(luò)容量挑戰(zhàn)方面發(fā)揮著關(guān)鍵作用。小型化的基站主要有城域基站、微微蜂窩基站(Picocell)以及更小一點(diǎn)的毫微微蜂窩基站(Femtocell,又稱飛蜂窩基站或家庭基站,相當(dāng)于在一個(gè)公司
2019-07-09 07:25:59

Cadence高速PCB的時(shí)序分析

Cadence高速PCB的時(shí)序分析:列位看觀,在上一次的連載中,我們介紹了什么是時(shí)序電路,時(shí)序分析的兩種分類(同步和異步),并講述了一些關(guān)于SDRAM 的基本概念。這一次的連載中,
2009-07-01 17:23:270

時(shí)序計(jì)算和Cadence仿真結(jié)果的運(yùn)用

時(shí)序計(jì)算和Cadence 仿真結(jié)果的運(yùn)用中興通訊康訊研究所 EDA 設(shè)計(jì)部 余昌盛 劉忠亮摘要:本文通過對源同步時(shí)序公式的推導(dǎo),結(jié)合對SPECCTRAQuest 時(shí)序仿真方法的分析,推導(dǎo)出了使
2009-12-21 09:05:39172

Cadence高速PCB的時(shí)序分析

Cadence 高速 PCB 的時(shí)序分析 1.引言 時(shí)序分析,也許是 SI 分析中難度最大的一部分。我懷著滿腔的期許給 Cadence 的資深工程師發(fā)了一封 e-mail,希望能夠得到一份時(shí)序分析的案
2010-04-05 06:37:130

Intel Enpirion?電源解決方案

Intel Enpirion?電源解決方案Intel? Enpirion?電源解決方案是高頻、高效電源管理器件,用于FPGA(現(xiàn)場可編程門陣列)、SoC(片上系統(tǒng))、 CPU(中央處理單元
2024-02-27 11:50:19

Cadence生物指紋安全解決方案為UPEK整合芯片設(shè)計(jì)流程

    2009年3月4日,Cadence設(shè)計(jì)系統(tǒng)公司今天宣布生物指紋安全解決方案領(lǐng)先廠商UPEK®, Inc.已經(jīng)整合其設(shè)計(jì)流程,并選擇Cadence®作為其全芯片數(shù)字、模擬與混合信號設(shè)計(jì)的
2009-03-05 12:14:18519

立體智慧倉儲(chǔ)解決方案.#云計(jì)算

解決方案智能設(shè)備
學(xué)習(xí)電子知識發(fā)布于 2022-10-06 19:45:47

Cadence推出首個(gè)TLM驅(qū)動(dòng)式設(shè)計(jì)與驗(yàn)證解決方案

Cadence推出首個(gè)TLM驅(qū)動(dòng)式設(shè)計(jì)與驗(yàn)證解決方案 Cadence設(shè)計(jì)系統(tǒng)公司今天推出首個(gè)TLM驅(qū)動(dòng)式協(xié)同設(shè)計(jì)與驗(yàn)證解決方案和方法學(xué),使SoC設(shè)計(jì)師們可以盡享事務(wù)級建模(TLM)的好處。
2009-08-07 07:32:00674

Cadence推出首個(gè)TLM驅(qū)動(dòng)式設(shè)計(jì)與驗(yàn)證解決方案提升基于

Cadence推出首個(gè)TLM驅(qū)動(dòng)式設(shè)計(jì)與驗(yàn)證解決方案提升基于RTL流程的開發(fā)效率 Cadence設(shè)計(jì)系統(tǒng)公司推出首個(gè)TLM驅(qū)動(dòng)式協(xié)同設(shè)計(jì)與驗(yàn)證解決方案和方法學(xué),使SoC設(shè)計(jì)師們可以盡
2009-08-11 09:12:18499

中芯國際采用Cadence DFM解決方案用于65和45納米

中芯國際采用Cadence DFM解決方案用于65和45納米 IP/庫開發(fā)和全芯片生產(chǎn) Cadence 模型化的 Litho Physical 和 Litho Electrical
2009-10-19 17:48:11461

中芯國際采用 Cadence DFM 解決方案用于65和45

Cadence 模型化的 Litho Physical 和 Litho Electrical AnalyzerLitho Physical 與 Litho Electrical Analyzer 解決方案提供了快速、精確硅認(rèn)證的全芯片電氣 DFM 驗(yàn)證流程
2009-10-20 09:54:02990

Magma推出面向大型SoC的增強(qiáng)版層次化設(shè)計(jì)規(guī)劃解決方案

Magma推出面向大型SoC的增強(qiáng)版層次化設(shè)計(jì)規(guī)劃解決方案 微捷碼(Magma)日前發(fā)布了面向大型片上系統(tǒng)(SoC)的增強(qiáng)版層次化設(shè)計(jì)規(guī)劃解決方案Hydra 1.1。新版產(chǎn)品提供了通道
2009-12-09 08:31:53888

CADENCE PCB設(shè)計(jì)技術(shù)方案

CADENCE PCB設(shè)計(jì)技術(shù)方案 CADENCE PCB設(shè)計(jì)解決方案能為解決與實(shí)現(xiàn)高難度的與制造密切相關(guān)的設(shè)計(jì)提供完整的設(shè)計(jì)環(huán)境,該設(shè)計(jì)解決方案集成了從設(shè)計(jì)構(gòu)
2010-04-29 08:53:193756

ARM推出調(diào)試和追蹤解決方案 CoreSight SoC-400

ARM公司近日宣布針對復(fù)雜片上系統(tǒng)(SoC)設(shè)計(jì)推出高度可配置的調(diào)試和追蹤解決方案ARM CoreSight SoC-400
2011-05-09 09:15:11965

基于Cadence的源同步時(shí)序仿真

根據(jù)源同步的一些基本問題,在Cadence仿真環(huán)境下,對源同步時(shí)序進(jìn)行仿真,仿真結(jié)果表明,設(shè)計(jì)能滿足噪聲容限和過沖,仿真后的可知數(shù)據(jù)線和時(shí)間的延時(shí)約為0.3ns,滿足源同步系統(tǒng)設(shè)
2012-05-29 15:26:260

Cadence最新PCB解決方案:模擬性能提高20%

電子發(fā)燒友網(wǎng)核心提示 :全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司于日前發(fā)布了具有一系列新功能的Cadence OrCAD 16.6 PCB設(shè)計(jì)解決方案,用戶定制功能增強(qiáng),模擬性能提高20%, 使用戶
2012-10-16 08:44:251192

TSMC 20納米的設(shè)計(jì)架構(gòu)選擇Cadence解決方案

全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司日前宣布TSMC已選擇Cadence解決方案作為其20納米的設(shè)計(jì)架構(gòu)。Cadence解決方案包括Virtuoso定制/模擬以及Encounter RTL-to-Signoff平臺。
2012-10-22 16:48:03909

EDA廠商聚談“克服SoC設(shè)計(jì)的復(fù)雜性”

全球電子軟硬件設(shè)計(jì)解決方案提供商Mentor Graphics日前先后在上海和北京成功舉辦了Mentor Forum 2012設(shè)計(jì)技術(shù)論壇。此次論壇主旨為突破十億邏輯門設(shè)計(jì)藩籬克服SoC設(shè)計(jì)的復(fù)雜性(Break the
2012-11-19 09:04:04680

Cadence解決方案助力創(chuàng)意電子20納米SoC測試芯片成功流片

光刻物理分析器成功完成20納米系統(tǒng)級芯片(SoC)測試芯片流片。雙方工程師通過緊密合作,運(yùn)用Cadence解決方案克服實(shí)施和可制造性設(shè)計(jì)(DFM)驗(yàn)證挑戰(zhàn),并最終完成設(shè)計(jì)。
2013-07-09 15:53:24769

中芯國際采用Cadence數(shù)字流程 提升40納米芯片設(shè)計(jì)能力

中芯國際新款40納米 Reference Flow5.1結(jié)合了最先進(jìn)的Cadence CCOpt和GigaOpt工藝以及Tempus 時(shí)序簽收解決方案, 新款RTL-to-GDSII數(shù)字流程支持Cadence的分層低功耗流程和最新版本的通用功率格式(CPF).
2013-09-05 10:45:031839

智原科技采用Cadence數(shù)字實(shí)現(xiàn)與驗(yàn)證解決方案,提升最大型SoC設(shè)計(jì)的性能

Cadence Encounter? 數(shù)字設(shè)計(jì)工具,智原科技的設(shè)計(jì)團(tuán)隊(duì)在短短的七個(gè)月內(nèi),就完成了這個(gè)復(fù)雜SoC從輸入數(shù)據(jù)到流片的工作。
2013-11-19 10:30:13886

臺積電采用Cadence的FinFET單元庫特性分析解決方案

全球知名電子設(shè)計(jì)創(chuàng)新領(lǐng)先公司Cadence設(shè)計(jì)系統(tǒng)公司 (NASDAQ: CDNS),今日宣布臺積電采用了Cadence?16納米FinFET單元庫特性分析解決方案
2014-10-08 19:03:221594

泰克應(yīng)對電源測試種種挑戰(zhàn)解決方案

泰克應(yīng)對電源測試種種挑戰(zhàn)解決方案
2016-12-25 00:38:410

Cadence發(fā)布大規(guī)模并行物理簽核解決方案Pegasus驗(yàn)證系統(tǒng)

2017年4月14日,中國上海 - 楷登電子(美國 Cadence 公司,NASDAQ: CDNS)今日正式發(fā)布Pegasus?驗(yàn)證系統(tǒng),該云計(jì)算(cloud-ready)大規(guī)模并行物理簽核解決方案
2017-04-14 15:42:441294

加速時(shí)序簽收步伐,應(yīng)對復(fù)雜設(shè)計(jì)挑戰(zhàn)

之簽收與驗(yàn)證部門,公司副總裁Anirudh Devgan看來,傳統(tǒng)的簽收流程卻沒能跟上這種需求的步伐。為幫助系統(tǒng)級芯片(SoC)開發(fā)者加速時(shí)序收斂,將芯片設(shè)計(jì)快速轉(zhuǎn)化為可制造的產(chǎn)品,Cadence于近期宣布推出劃時(shí)代時(shí)序簽收解決方案Tempus。它有何過人之處?讓我們一睹為快。 時(shí)序簽收目前在整個(gè)
2017-12-04 10:30:450

SoC設(shè)計(jì)的可擴(kuò)展驗(yàn)證解決方案

為了充分利用系統(tǒng)級芯片(SoC)設(shè)計(jì)帶來的優(yōu)點(diǎn),業(yè)界需要一種可以擴(kuò)展的驗(yàn)證解決方案,解決設(shè)計(jì)周期中各個(gè)階段的問題,縮短驗(yàn)證鴻溝。本文將探討可擴(kuò)展驗(yàn)證解決方案為何能夠以及如何解決SoC設(shè)計(jì)目前面臨的功能方面的嚴(yán)峻挑戰(zhàn),以達(dá)到提高設(shè)計(jì)生產(chǎn)力、保證設(shè)計(jì)質(zhì)量、縮短產(chǎn)品上市時(shí)間以及提高投資回報(bào)率的目的。
2018-06-04 03:13:00743

關(guān)于 SoC FPGA 解決方案的演講

Fujisoft公司在Altera SoC合作伙伴研討會(huì)上演講的主題:Fujisoft Android SoC FPGA解決方案
2018-06-26 11:57:002643

SOC片上系統(tǒng)的解決方案

CC2431.cc2430及Zigbee應(yīng)用的片上系統(tǒng)(SOC)解決方案
2018-06-26 15:25:005460

華為云發(fā)布Multi cloud混合云災(zāi)備解決方案

7月24號,華為云中國行第三站北京站,華為云發(fā)布國內(nèi)首個(gè)完整的公有云容災(zāi)備份解決方案——華為云Multi cloud混合云災(zāi)備解決方案。 華為云EI產(chǎn)品部總經(jīng)理賈永利現(xiàn)場發(fā)布華為云Multi
2018-07-29 09:31:008095

新思科技應(yīng)對人工智能(AI)系統(tǒng)級芯片提出下一代架構(gòu)探索解決方案

新思科技宣布,推出適用于下一代架構(gòu)探索、分析和設(shè)計(jì)的解決方案Platform Architect?Ultra,以應(yīng)對人工智能(AI)系統(tǒng)級芯片(SoC)的系統(tǒng)挑戰(zhàn)。
2018-11-01 11:51:386809

如何應(yīng)對日益復(fù)雜的物理和網(wǎng)絡(luò)攻擊,有什么網(wǎng)絡(luò)安全解決方案

可見,我們的物理解決方案比以往任何時(shí)候都面臨更高的風(fēng)險(xiǎn)。隨著當(dāng)今數(shù)字環(huán)境的不斷發(fā)展以及物理和網(wǎng)絡(luò)攻擊的日益復(fù)雜,我們必須采取特殊的預(yù)防措施來應(yīng)對這些威脅。
2020-09-22 10:54:181353

Cadence推出下一代Palladium Z2和Protium X2系統(tǒng),革命性提升硅前硬件糾錯(cuò)及軟件驗(yàn)證速度

Cadence擁有最完整的IP與SoC驗(yàn)證、硬件與軟件回歸測試及早期軟件開發(fā)的全系列解決方案。
2021-04-06 13:48:532431

復(fù)雜電源時(shí)序控制如何輕易實(shí)現(xiàn)?資料下載

電子發(fā)燒友網(wǎng)為你提供復(fù)雜電源時(shí)序控制如何輕易實(shí)現(xiàn)?資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計(jì)、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
2021-04-25 08:47:527

Cadence演示面向PCI Express 5.0系統(tǒng)的SoC硅芯片

俗話說,一畫勝千言;由此推算,一段視頻足以洞若觀火。 Cadence 發(fā)布了面向 PCI Express (PCIe) 5.0 系統(tǒng)的 SoC 硅芯片演示視頻,這個(gè)視頻將向您介紹我們?nèi)绾伟炎钋?/div>
2021-05-14 10:33:551787

調(diào)試中常見復(fù)雜問題和TRACE32相應(yīng)的解決方案

調(diào)試中常見復(fù)雜問題和TRACE32相應(yīng)的解決方案(13005開關(guān)電源啟動(dòng)電阻)-調(diào)試中常見復(fù)雜問題和TRACE32?相應(yīng)的解決方案
2021-07-26 10:44:2815

Tempus-PI仿真和實(shí)測關(guān)鍵時(shí)序路徑的一致性研究

Paper”的殊榮。 此外,在今天下午舉行的各個(gè)技術(shù)分論壇上,燧原科技分別在“數(shù)字設(shè)計(jì)與Signoff”和“PCB、封裝和系統(tǒng)分析”會(huì)議上發(fā)表了演講。 Tempus-PI 仿真和實(shí)測關(guān)鍵時(shí)序路徑的一致性
2021-10-19 14:17:231387

Cadence宣布推出Cadence Safety Solution安全方案

Cadence Safety Solution 包括新的 Midas Safety Platform,為模擬和數(shù)字流程提供基于 FMEDA 功能安全設(shè)計(jì)和驗(yàn)證的統(tǒng)一方案 該安全流程方案為汽車、工業(yè)
2021-10-26 14:24:344050

Samsung Foundry成功部署全新Cadence解決方案

Liberate Characterization 和 Tempus 解決方案已經(jīng)通過 Samsung Foundry 老化模型驗(yàn)證,使客戶能夠快速、安心地完成高可靠性的設(shè)計(jì)簽核 Tempus 解決方案的全新
2021-11-19 11:00:132967

GlobalFoundries在AWS上完成對Cadence數(shù)字解決方案的認(rèn)證

GlobalFoundries 在 AWS 上完成了對 Cadence 數(shù)字解決方案的認(rèn)證,可用于其專有的差異化 22FDX 平臺。
2022-03-28 11:17:461812

Cadence Stylus Common UI的簡單介紹

Cadence Stylus Common UI 可在 Genus Synthesis、Innovus Implementation 和 Tempus Signoff 工具之間實(shí)現(xiàn)連續(xù)且易于
2022-04-08 09:26:033162

一場關(guān)于自動(dòng)化ECO解決方案的在線研討會(huì)

Cadence Conformal ECO Designer 使用形式驗(yàn)證引擎提供經(jīng)過硅驗(yàn)證的自動(dòng)化 ECO 解決方案。它利用 Cadence 的物理邏輯綜合技術(shù)來映射和優(yōu)化 ECO 邏輯,從而支持考慮時(shí)序和擁塞的 pre-mask 和 post-mask 流程。
2022-04-12 09:59:49912

楷登電子推完整以太網(wǎng)子系統(tǒng)解決方案

High-Speed Ethernet Controller IP 系列和集成子系統(tǒng)解決方案擴(kuò)展了 Cadence 的以太網(wǎng) IP 組合,支持 Cadence 的智能系統(tǒng)設(shè)計(jì)? (Intelligent System Design?) 戰(zhàn)略,旨在實(shí)現(xiàn) SoC 的卓越設(shè)計(jì)。
2022-04-13 15:28:461209

Cadence推出15種新驗(yàn)證 IP(VIP)解決方案

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布推出 15 種新的驗(yàn)證 IP(VIP)解決方案,助力工程師迅速有效地驗(yàn)證設(shè)計(jì),以滿足最新標(biāo)準(zhǔn)協(xié)議的要求。
2022-06-06 11:18:212665

美光推出一系列優(yōu)化解決方案應(yīng)對智能邊緣復(fù)雜內(nèi)存與存儲(chǔ)需求

內(nèi)存和存儲(chǔ)解決方案領(lǐng)先供應(yīng)商 Micron Technology, Inc.(美光科技股份有限公司,納斯達(dá)克代碼:MU)近日宣布擴(kuò)展旗下嵌入式產(chǎn)品組合與生態(tài)系統(tǒng)合作伙伴陣容,推出一系列功能強(qiáng)大的優(yōu)化解決方案,以應(yīng)對智能邊緣復(fù)雜的內(nèi)存與存儲(chǔ)需求。
2022-06-27 15:31:161055

Altera Cyclone V SoC電源解決方案

電子發(fā)燒友網(wǎng)站提供《Altera Cyclone V SoC電源解決方案.zip》資料免費(fèi)下載
2022-09-07 11:14:482

Cadence推出新的Certus Closure Solution 面對芯片級設(shè)計(jì)尺寸等挑戰(zhàn)

因此,通過與 Cadence Innovus Implementation System 和 Tempus Timing Signoff Solution 共享同一個(gè)引擎,并行全芯片優(yōu)化得以實(shí)現(xiàn),模塊所有者無需進(jìn)行反復(fù)迭代,設(shè)計(jì)師也可以快速做出優(yōu)化和簽核決定。
2022-10-12 15:59:04672

Certus Closure Solution可發(fā)揮時(shí)序簽核和ECO技術(shù)上的優(yōu)勢

上述流程會(huì)用到兩個(gè)主要工具,分別是用于模塊層次優(yōu)化的 Tempus ECO,以及用于 SoC 層面靜態(tài)時(shí)序分析的 Tempus STA。這里缺失了全芯片(或子系統(tǒng))優(yōu)化與簽核。至于分區(qū)間功耗恢復(fù)等則只能忽略,因?yàn)閷?shí)在沒時(shí)間處理。
2022-11-01 14:18:14698

Cadence新支持臺積電的N16RF設(shè)計(jì)參考流程和制程設(shè)計(jì)套件

Cadence 射頻集成電路解決方案支持 Cadence 智能系統(tǒng)設(shè)計(jì)(Intelligent System Design)戰(zhàn)略,助力實(shí)現(xiàn)系統(tǒng)級芯片(SoC)的卓越設(shè)計(jì)。
2022-11-03 14:18:50835

數(shù)字全流程方案應(yīng)對先進(jìn)工藝設(shè)計(jì)“攔路虎”

本文介紹Cadence Tempus電源完整性解決方案如何為燧原科技(Enflame)面向數(shù)據(jù)中心而開發(fā)的先進(jìn)節(jié)點(diǎn)人工智能(AI)芯片提供電源完整性(Power Integrity, PI)和信號完整性(Signal Integrity, SI)保障。
2023-07-12 11:12:16208

Cadence 與 Arm Total Design 合作,加速開發(fā)基于 Arm 的定制 SoC

雙方的共同客戶可獲取 Cadence 的全流程系統(tǒng)級設(shè)計(jì)驗(yàn)證和實(shí)現(xiàn)解決方案以及接口 IP,依托 Neoverse CSS 加速開發(fā)基于 Arm 的定制 SoC 中國上海,2023 年 10 月 25
2023-10-25 10:40:02197

Tempus DRA 套件:使用先進(jìn)的芯片建模實(shí)現(xiàn)高達(dá) 10% 的 PPA 提升

Innovus 設(shè)計(jì)實(shí)現(xiàn)系統(tǒng)中的 Tempus ECO 選項(xiàng)進(jìn)行模塊級的收斂,并使用 Cadence ?Certus 收斂解決方案進(jìn)
2023-11-01 14:50:03210

Realtek 有效利用 Cadence Tempus Timing Solution 成功完成 12 納米設(shè)計(jì)的硅片交付

公司,NASDAQ:CDNS )近日宣布,Realtek 成功使用 Cadence Tempus ?Timing Solution 簽核 N12 高性能 CPU 內(nèi)核,同時(shí)顯著改善了功率、性能和面
2023-11-06 10:10:01206

Cadence 簽核解決方案助力 Samsung Foundry 的 5G 網(wǎng)絡(luò) SoC 設(shè)計(jì)取得新突破

設(shè)計(jì)簽核,并取得了更好的 PPA 結(jié)果 2 首次部署 Cadence 簽核解決方案后,Samsung Foundry 實(shí)現(xiàn)了兩倍的生產(chǎn)力提升,加速了設(shè)計(jì)收斂 中國上海,2023 年 12
2023-12-04 10:15:01244

芯片后端signoff的RC corner指什么?

今天想聊一聊STA相關(guān)的RC corner的問題。我先簡單介紹一些什么是signoff的corner,然后重點(diǎn)聊一聊RC corner。
2023-12-05 14:11:12379

Tempus DRA 套件加速先進(jìn)節(jié)點(diǎn)技術(shù)

及其影響的分析,客戶才能實(shí)現(xiàn)較現(xiàn)行設(shè)計(jì)方法更優(yōu)秀的 PPA 目標(biāo)。例如,全局額定值或全局的裕度會(huì)造成性能和功耗的顯著浪費(fèi)。 為了應(yīng)對類似挑戰(zhàn),Cadence 持續(xù)創(chuàng)新并開發(fā)了 Cadence Tempus 設(shè)計(jì)穩(wěn)健性分析(DRA)套件,提供解決上述問題所需要的分析能力。該套
2023-12-12 10:10:02215

惡劣環(huán)境對互連解決方案的影響及應(yīng)對思路

應(yīng)對惡劣環(huán)境,工程師必須仔細(xì)評估應(yīng)對不同惡劣環(huán)境的不同要求,兼顧材料選擇、設(shè)計(jì)考量和測試協(xié)議等,并定制相應(yīng)的互連解決方案,以確保連接器在延長使用壽命的同時(shí)具有強(qiáng)大而可靠的性能。
2024-01-25 11:21:36166

已全部加載完成