0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA系統(tǒng)對電源系統(tǒng)進(jìn)行測試發(fā)現(xiàn)有一塊板相對其它的板功耗總偏“大”

3qRk_Pow ? 來源:陳年麗 ? 2019-07-27 09:19 ? 次閱讀

在某FPGA系統(tǒng)中,對電源系統(tǒng)進(jìn)行調(diào)試,在同樣的測試條件下,發(fā)現(xiàn)其中有一塊板相對其它的板功耗總偏大,進(jìn)而對其進(jìn)行調(diào)試分析。在該系統(tǒng)中,輸入電壓為DC12V,輸出電壓有:5V、3.3V、2.5V和1.2V,綜合考慮電源紋波和轉(zhuǎn)換效率,在該系統(tǒng)中采用了DC-DC和LDO,基本框圖如下所示:

該DC-DC為雙路輸出(5V和3.3V)。這里,功率電感的大小選擇為10uH。以下是對各輸出電壓所進(jìn)行的紋波測試,波形如下:

圖1、5V電壓紋波

圖2、3.3V電壓紋波

圖3、2.5V電壓紋波

圖4、1.2V電壓紋波

由以上可以看出,各電壓的紋波相當(dāng)大,再次測試5V一側(cè)的斬波波形,如下圖。

圖5、5V一側(cè)斬波波形

從圖中可以看出,該斬波波形是較差的。在FPGA系統(tǒng)中則會表現(xiàn)為:整個系統(tǒng)電流偏大,進(jìn)而影響功耗偏大。因此,這里重點(diǎn)考慮DC-DC外圍元件的參數(shù)選擇不合理。首先從功率電感入手,將其由10uH加大到15uH,再次進(jìn)行測試。更換功率電感后的斬波波形如下,得到了較大改善。

圖6、更換L后5V一側(cè)斬波波形

再次測量各電壓紋波如下:

圖7、更換L后5V電壓紋波

圖8、更換L后3.3V電壓紋波

圖9、更換L后2.5V電壓紋波

圖10、更換L后1.2V電壓紋波

更換L前各電壓的紋波分別為:126mV,65.6mV,49.6mV,39.2mV;更換L后各電壓的紋波又分別為:32mV,16.8mV,5.6mV,4.8mV。從以上可以看出,各電壓紋波對得到了較大的改善。繼續(xù)對電路進(jìn)行改進(jìn),加大去耦電容,經(jīng)測試,紋波再一次得到了減小,不過作用并不是太明顯。分析:若DC-DC的紋波較大,則會直接影響其轉(zhuǎn)換效率,進(jìn)而造成一些不必要的能量浪費(fèi),使整個系統(tǒng)的功耗偏大。紋波偏大的影響:紋波過大會引起系統(tǒng)工作不穩(wěn)定,發(fā)熱量偏高等。長期的工作不穩(wěn)定還可能造成芯片功能下降或損壞總 結(jié):功率電感對于DC-DC的影響是極大的,在實(shí)際的DC-DC電源調(diào)試過程中,如果發(fā)現(xiàn)輸出紋波較大,可以先測試一下其斬波波形,并首先嘗試改變一下功 率電感的參數(shù)(應(yīng)盡量滿足芯片手冊給出的要求),增大電源濾波電容等;紋波大還有可能是PCB走線不合理造成,所以在PCB的設(shè)計(jì)過程中也要引起重視(一 般在芯片手冊中都有Layout指導(dǎo),可參考)。一般來說,Buck型DC-DC的輸出紋波應(yīng)該控制在20-30mV以下,而LDO的紋 波則應(yīng)該控制在10mV以下。如果紋波是50Hz或者100Hz有效值波形,則很可能是輸入濾波電容小了;如果紋波是開關(guān)頻率的有效值波形,則可能是輸出 電感或電解電容小了;如果紋波是高頻波形,則可能是反饋電路的元器件參數(shù)不當(dāng),或者是PCB走線不好等造成。在某些場合,若對紋波要求較高,而輸入輸出壓差又較大,還可以考慮采用DC-DC加LDO的方式供電。當(dāng)然,以上這些都是針對一般的應(yīng)用而言,如果是更高要求的系統(tǒng),則應(yīng)進(jìn)行更加全面、深入的考慮和測試。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 轉(zhuǎn)換效率
    +關(guān)注

    關(guān)注

    0

    文章

    20

    瀏覽量

    10243
  • 電源系統(tǒng)
    +關(guān)注

    關(guān)注

    3

    文章

    596

    瀏覽量

    37665

原文標(biāo)題:干貨:電源紋波調(diào)試全紀(jì)實(shí)

文章出處:【微信號:Power_Fan_,微信公眾號:電源Fan】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    Buck型DC-DC電源紋波調(diào)試分析

    在某FPGA系統(tǒng)中,對電源系統(tǒng)進(jìn)行調(diào)試,在同樣的測試條件下,
    發(fā)表于 10-20 09:13 ?2800次閱讀

    FPGA要做個硬件測試時,發(fā)現(xiàn)FPGA上不夠引腳編輯,該怎么辦?

    我自己買了一塊FPGA,當(dāng)要做個硬件測試時,發(fā)現(xiàn)FPGA
    發(fā)表于 05-29 12:25

    麻煩大家推薦一塊FPGA開發(fā)

    最近在學(xué)習(xí)FPGA與PC的進(jìn)行PCI-e通訊,不知道買哪板子好,有人推薦一塊嗎?開發(fā)上最好自帶DA和AD模塊,方便使用。我在Xilinx
    發(fā)表于 08-30 15:04

    TestConnection測試發(fā)現(xiàn)有如下錯誤

    本人剛剛?cè)胧謩?chuàng)龍的OMAPL138開發(fā),按照開發(fā)例程手冊進(jìn)行工程文件配置,測試時TestConnection發(fā)現(xiàn)有如下錯誤:但是在串口調(diào)試終端看到 BOOTME 信息,說明開發(fā)
    發(fā)表于 05-16 12:26

    怎樣做一塊好的PCB

    的延遲量)帶來延遲時間的增加,可使系統(tǒng)速度大為降低。象移位寄存器,同步計(jì)數(shù)器這種同步工作部件最好放在同一塊插件上,因?yàn)榈讲煌寮?b class='flag-5'>板上的時鐘信號的傳輸延遲時間不相等,可能使移位寄存器產(chǎn)
    發(fā)表于 07-14 17:54

    如何做一塊好的PCB

    如何做一塊好的PCB    大家都知道理做PCB就是把設(shè)計(jì)好的原理圖變成一塊實(shí)實(shí)在在的PCB電路,請別小
    發(fā)表于 01-18 13:16 ?2532次閱讀

    怎樣做一塊好的PCB

    怎樣做一塊好的PCB
    發(fā)表于 01-28 21:32 ?0次下載

    做好一塊PCB的4大步驟解析

    我們說做PCB就是把設(shè)計(jì)好的原理圖變成一塊實(shí)實(shí)在在的PCB電路,請別小看這過程,有很多原理上行得通的東西在工程中卻難以實(shí)現(xiàn),或是別人能實(shí)現(xiàn)的東西另
    的頭像 發(fā)表于 01-13 11:39 ?1.1w次閱讀
    做好<b class='flag-5'>一塊</b>PCB<b class='flag-5'>板</b>的4大步驟解析

    Spansion公司將借助一塊FPGA參考展示新款PMIC

    領(lǐng)域的理想選擇。Spansion MP39C50xPMIC系列可大幅降低系統(tǒng)功耗,并提高設(shè)計(jì)效率。Spansion將在Avnet X-fest研討會上借助一塊Spansion FPGA
    發(fā)表于 09-08 10:03 ?869次閱讀

    如何做出一塊完美的pcb

    大家都知道做PCB就是把設(shè)計(jì)好的原理圖變成一塊實(shí)實(shí)在在的PCB電路,請 別小看這過程,有很多原理上行得通的東西在工程中卻難以實(shí)現(xiàn),或是別人能實(shí)現(xiàn)的東西另
    的頭像 發(fā)表于 07-31 17:55 ?4079次閱讀
    如何做出<b class='flag-5'>一塊</b>完美的pcb<b class='flag-5'>板</b>

    如何才能怎樣做一塊好的PCB

    大家都知道理做PCB就是把設(shè)計(jì)好的原理圖變成一塊實(shí)實(shí)在在的PCB電路,請別小看這過程,有很多原理上行得通的東西在工程中卻難以實(shí)現(xiàn),或是別人能實(shí)現(xiàn)的東西另
    的頭像 發(fā)表于 06-27 11:44 ?2485次閱讀

    詳解DC-DC電源波紋的調(diào)試方法

    在某FPGA系統(tǒng)中,對電源系統(tǒng)進(jìn)行調(diào)試,在同樣的測試條件下,
    的頭像 發(fā)表于 04-26 13:45 ?5295次閱讀

    怎樣做一塊好的PCB.zip

    怎樣做一塊好的PCB
    發(fā)表于 12-30 09:21 ?2次下載

    怎樣做一塊好的PCB.zip

    怎樣做一塊好的PCB
    發(fā)表于 03-01 15:37 ?2次下載

    一塊pcb難嗎?

    一塊pcb難嗎?
    的頭像 發(fā)表于 11-23 14:23 ?528次閱讀