0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB多層板設(shè)計時的EMI的怎樣規(guī)避

PCB線路板打樣 ? 來源:ct ? 2019-08-15 06:36 ? 次閱讀

解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設(shè)計等。本文從最基本的PCB布板出發(fā),討論PCB分層堆疊在控制EMI輻射中的作用和設(shè)計技巧。

電源匯流排

IC的電源引腳附近合理地安置適當容量的電容,可使IC輸出電壓的跳變來得更快。由于電容呈有限頻率響應(yīng)的特性,這使得電容無法在全頻帶上生成干凈地驅(qū)動IC輸出所需要的諧波功率。除此之外,電源匯流排上形成的瞬態(tài)電壓在去耦路徑的電感兩端會形成電壓降,這些瞬態(tài)電壓就是主要的共模EMI干擾源。

就電路板上的IC而言,IC周圍的電源層可以看成是優(yōu)良的高頻電容器,它可以收集為干凈輸出提供高頻能量的分立電容器所泄漏的那部份能量。此外,優(yōu)良的電源層的電感要小,從而電感所合成的瞬態(tài)信號也小,進而降低共模EMI。

電源層到IC電源引腳的連線必須盡可能短,因為數(shù)位信號的上升沿越來越快,最好是直接連到IC電源引腳所在的焊盤上。

為了控制共模EMI,電源層要有助于去耦和具有足夠低的電感,這個電源層必須是一個設(shè)計相當好的電源層的配對。那么,什么樣的程度才算好?答案取決于電源的分層、層間的材料以及工作頻率(即IC上升時間的函數(shù))。通常,電源分層的間距是6mil,夾層是FR4材料,則每平方英寸電源層的等效電容約為75pF。顯然,層間距越小電容越大。

按照目前IC的發(fā)展速度,上升時間在100到300ps范圍的器件將占有很高的比例。對于100到300ps上升時間的電路,3mil層間距對大多數(shù)應(yīng)用將不再適用。那時,有必要采用層間距小于1mil的分層技術(shù),并用介電常數(shù)很高的材料代替FR4介電材料?,F(xiàn)在,陶瓷和加陶塑料可以滿足100到300ps上升時間電路的設(shè)計要求。

對于今天常見的1到3ns上升時間電路、3到6mil層間距和FR4介電材料,通常能夠處理高端諧波并使瞬態(tài)信號足夠低,也就是說,共模EMI可以降得很低。本文給出的PCB分層堆疊設(shè)計實例將假定層間距為3到6mil。

電磁屏蔽

從信號走線來看,好的分層策略應(yīng)該是把所有的信號走線放在一層或若干層,這些層緊挨著電源層或接地層。對于電源,好的分層策略應(yīng)該是電源層與接地層相鄰,且電源層與接地層的距離盡可能小。

PCB堆疊

什麼樣的堆疊策略有助于屏蔽和抑制EMI?以下分層堆疊方案假定電源電流在單一層上流動,單電壓或多電壓分布在同一層的不同部份。

4層板

4層板設(shè)計存在若干潛在問題。首先,傳統(tǒng)的厚度為62mil的四層板,即使信號層在外層,電源和接地層在內(nèi)層,電源層與接地層的間距仍然過大。

如果成本要求是第一位的,可以考慮以下兩種傳統(tǒng)4層板的替代方案。這兩個方案都能改善EMI抑制的性能,但只適用于板上元件密度足夠低和元件周圍有足夠面積(放置所要求的電源覆銅層)的場合。

第一種為首選方案,PCB的外層均為地層,中間兩層均為信號/電源層。信號層上的電源用寬線走線,這可使電源電流的路徑阻抗低,且信號微帶路徑的阻抗也低。從EMI控制的角度看,這是現(xiàn)有的最佳4層PCB結(jié)構(gòu)。

第二種方案的外層走電源和地,中間兩層走信號。該方案相對傳統(tǒng)4層板來說,改進要小一些,層間阻抗和傳統(tǒng)的4層板一樣欠佳。

如果要控制走線阻抗,上述堆疊方案都要非常小心地將走線布置在電源和接地鋪銅島的下邊。另外,電源或地層上的鋪銅島之間應(yīng)盡可能地互連在一起,以確保DC和低頻的連接性。

6層板

如果4層板上的元件密度比較大,則最好采用6層板。但是,6層板設(shè)計中某些疊層方案對電磁場的屏蔽作用不夠好,對電源匯流排瞬態(tài)信號的降低作用甚微。下面討論兩個實例:

第一例將電源和地分別放在第2和第5層,由于電源覆銅阻抗高,對控制共模EMI輻射非常不利。不過,從信號的阻抗控制觀點來看,這一方法卻是非常正確的。

第二例將電源和地分別放在第3和第4層,這一設(shè)計解決了電源覆銅阻抗問題,由于第1層和第6層的電磁屏蔽性能差,差模EMI增加了。如果兩個外層上的信號線數(shù)量最少,走線長度很短(短于信號最高諧波波長的1/20),則這種設(shè)計可以解決差模EMI問題。將外層上的無元件和無走線區(qū)域鋪銅填充并將覆銅區(qū)接地(每1/20波長為間隔),則對差模EMI的抑制特別好。如前所述,要將鋪銅區(qū)與內(nèi)部接地層多點相聯(lián)。

通用高性能6層板設(shè)計一般將第1和第6層布為地層,第3和第4層走電源和地。由于在電源層和接地層之間是兩層居中的雙微帶信號線層,因而EMI抑制能力是優(yōu)異的。該設(shè)計的缺點在于走線層只有兩層。前面介紹過,如果外層走線短且在無走線區(qū)域鋪銅,則用傳統(tǒng)的6層板也可以實現(xiàn)相同的堆疊。

另一種6層板布局為信號、地、信號、電源、地、信號,這可實現(xiàn)高級信號完整性設(shè)計所需要的環(huán)境。信號層與接地層相鄰,電源層和接地層配對。顯然,不足之處是層的堆疊不平衡。

這通常會給加工制造帶來麻煩。解決問題的辦法是將第3層所有的空白區(qū)域填銅,填銅後如果第3層的覆銅密度接近于電源層或接地層,這塊板可以不嚴格地算作是結(jié)構(gòu)平衡的電路板。填銅區(qū)必須接電源或接地。連接過孔之間的距離仍然是1/20波長,不見得處處都要連接,但理想情況下應(yīng)該連接。

10層板

由于多層板之間的絕緣隔離層非常薄,所以10或12層的電路板層與層之間的阻抗非常低,只要分層和堆疊不出問題,完全可望得到優(yōu)異的信號完整性。要按62mil厚度加工制造12層板,困難比較多,能夠加工12層板的制造商也不多。

由于信號層和回路層之間總是隔有絕緣層,在10層板設(shè)計中分配中間6層來走信號線的方案并非最佳。另外,讓信號層與回路層相鄰很重要,即板布局為信號、地、信號、信號、電源、地、信號、信號、地、信號。

這一設(shè)計為信號電流及其回路電流提供了良好的通路。恰當?shù)牟季€策略是,第1層沿X方向走線,第3層沿Y方向走線,第4層沿X方向走線,以此類推。直觀地看走線,第1層1和第3層是一對分層組合,第4層和第7層是一對分層組合,第8層和第10層是最後一對分層組合。當需要改變走線方向時,第1層上的信號線應(yīng)藉由“過孔"到第3層以後再改變方向。實際上,也許并不總能這樣做,但作為設(shè)計概念還是要盡量遵守。

同樣,當信號的走線方向變化時,應(yīng)該藉由過孔從第8層和第10層或從第4層到第7層。這樣布線可確保信號的前向通路和回路之間的耦合最緊。例如,如果信號在第1層上走線,回路在第2層且只在第2層上走線,那麼第1層上的信號即使是藉由“過孔"轉(zhuǎn)到了第3層上,其回路仍在第2層,從而保持低電感、大電容的特性以及良好的電磁屏蔽性能。

如果實際走線不是這樣,怎麼辦?比如第1層上的信號線經(jīng)由過孔到第10層,這時回路信號只好從第9層尋找接地平面,回路電流要找到最近的接地過孔 (如電阻或電容等元件的接地引腳)。如果碰巧附近存在這樣的過孔,則真的走運。假如沒有這樣近的過孔可用,電感就會變大,電容要減小,EMI一定會增加。

當信號線必須經(jīng)由過孔離開現(xiàn)在的一對布線層到其他布線層時,應(yīng)就近在過孔旁放置接地過孔,這樣可以使回路信號順利返回恰當?shù)慕拥貙?。對于?層和第7層分層組合,信號回路將從電源層或接地層(即第5層或第6層)返回,因為電源層和接地層之間的電容耦合良好,信號容易傳輸。

多電源層的設(shè)計

如果同一電壓源的兩個電源層需要輸出大電流,則電路板應(yīng)布成兩組電源層和接地層。在這種情況下,每對電源層和接地層之間都放置了絕緣層。這樣就得到我們期望的等分電流的兩對阻抗相等的電源匯流排。如果電源層的堆疊造成阻抗不相等,則分流就不均勻,瞬態(tài)電壓將大得多,并且EMI會急劇增加。

如果電路板上存在多個數(shù)值不同的電源電壓,則相應(yīng)地需要多個電源層,要牢記為不同的電源創(chuàng)建各自配對的電源層和接地層。在上述兩種情況下,確定配對電源層和接地層在電路板的位置時,切記制造商對平衡結(jié)構(gòu)的要求。

總結(jié)

電路板設(shè)計中厚度、過孔制程和電路板的層數(shù)不是解決問題的關(guān)鍵,優(yōu)良的分層堆疊是保證電源匯流排的旁路和去耦、使電源層或接地層上的瞬態(tài)電壓最小并將信號和電源的電磁場屏蔽起來的關(guān)鍵。理想情況下,信號走線層與其回路接地層之間應(yīng)該有一個絕緣隔離層,配對的層間距(或一對以上)應(yīng)該越小越好。根據(jù)這些基本概念和原則,才能設(shè)計出總能達到設(shè)計要求的電路板。

原文標題:【技巧】淺談PCB多層板設(shè)計時的EMI的規(guī)避技巧

文章出處:【微信公眾號:華強PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4315

    文章

    22939

    瀏覽量

    395584
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42945
收藏 人收藏

    評論

    相關(guān)推薦

    PCB基礎(chǔ)知識:單面板和多層板講解以及如何確定在電路設(shè)計中使用單面板還是多層板?

    PCB應(yīng)用單面板由于其低成本和相對容易生產(chǎn)而成為各種電子產(chǎn)品的優(yōu)先選擇。盡管隨著電子技術(shù)變得越來越復(fù)雜,多層板正越來越普及,但單層的應(yīng)用依舊十分廣泛。它們通常出現(xiàn)在功能比較單一的設(shè)備中,不需要存儲大量
    的頭像 發(fā)表于 11-06 16:17 ?132次閱讀

    多層板的生產(chǎn)工藝

    身不由己,如果公司的產(chǎn)品原本就沒有高多層板的需求,那我們自然很難有練手的機會。 好在隨著數(shù)字化不斷深入各個行業(yè)和領(lǐng)域,高多層已成為PCB行業(yè)未來發(fā)展的重要趨勢之一,咱們的機會是越來越多。 今天呢,就先給
    的頭像 發(fā)表于 11-05 11:54 ?159次閱讀
    高<b class='flag-5'>多層板</b>的生產(chǎn)工藝

    了解雙面和多層pcb的優(yōu)缺點

    ,其中雙面PCB多層PCB是兩種常見的PCB類型。 雙面PCB 優(yōu)點 成本效益 :雙面
    的頭像 發(fā)表于 11-04 13:57 ?87次閱讀

    HDI線路和高多層板的區(qū)別

    HDI線路 HDI線路(High Density Interconnector Board,即高密度互連線路)與高多層板(通常指具有多個銅層的復(fù)雜電路
    的頭像 發(fā)表于 08-28 14:37 ?595次閱讀
    HDI線路<b class='flag-5'>板</b>和高<b class='flag-5'>多層板</b>的區(qū)別

    對于多層板pcb走線一般原則

    多層板PCB走線是電子設(shè)計中的一個重要環(huán)節(jié),它關(guān)系到電路的性能、可靠性和成本。 一、多層板PCB設(shè)計流程 設(shè)計前的準備工作 在開始多層板
    的頭像 發(fā)表于 08-15 09:42 ?496次閱讀

    多層pcb電路之間如何工作

    多層PCB(Printed Circuit Board,印刷電路)是一種具有多層導(dǎo)電層的電子組件,廣泛應(yīng)用于電子設(shè)備中。
    的頭像 發(fā)表于 08-15 09:38 ?313次閱讀

    PCB多層板PCB單層有什么區(qū)別

    PCB多層板PCB單層在多個方面存在顯著的區(qū)別,這些區(qū)別主要體現(xiàn)在結(jié)構(gòu)、性能、應(yīng)用范圍、成本以及設(shè)計復(fù)雜性等方面。
    的頭像 發(fā)表于 08-05 16:56 ?842次閱讀

    PCB多層板是什么?它有哪些特點?

    PCB(Printed Circuit Board),即印制電路,也被稱為印刷電路,是現(xiàn)代電子工業(yè)中不可或缺的基礎(chǔ)組件。PCB多層板,顧
    的頭像 發(fā)表于 08-05 16:43 ?975次閱讀

    HDI多層板制作工藝

    side)的區(qū)分,而是在的兩面都密密麻麻地裝配著元件。但HDI 因為要求有通孔、埋孔、盲孔、盲過孔(Blind?via)?等來實現(xiàn)高密度的內(nèi)部線路連接,因而其制作工藝相對比較復(fù)雜,需多次層壓、鉆孔、孔金屬化和圖形電鍍等。 埋盲孔
    的頭像 發(fā)表于 05-31 18:19 ?3560次閱讀
    HDI<b class='flag-5'>多層板</b>制作工藝

    PCB設(shè)計大揭秘:為什么多層板層數(shù)總是偶數(shù)?

    一站式PCBA智造廠家今天為大家講講為什么PCB設(shè)計多層板多是偶數(shù)層?PCB多層板都是偶數(shù)層的原因。PCB
    的頭像 發(fā)表于 04-11 09:40 ?485次閱讀

    多層PCB工藝包含哪些內(nèi)容和要求呢?

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計需要知道的多層板工藝有哪些?PCB多層板工藝介紹。在PCB設(shè)計中,
    的頭像 發(fā)表于 03-06 09:36 ?413次閱讀

    精密pcb多層板,更能保護電路元件健康

    精密pcb多層板,更能保護電路元件健康
    的頭像 發(fā)表于 12-25 10:39 ?380次閱讀

    多層PCB操作步驟

    多層板有盲孔、埋孔、過孔三種,可以方便布線,但價格貴。有時需要減小板厚,以便插入PCI槽,而絕緣介質(zhì)材料不滿足要求(除非走私進口),此時可以變通地采用非均勻,例如:中間14層,邊緣2層來解決。
    發(fā)表于 12-13 15:57 ?568次閱讀

    PCB多層板為什么都是偶數(shù)層?

    PCB多層板為什么都是偶數(shù)層? 為了回答這個問題,我們首先需要了解什么是PCB多層板以及它的制造過程。PCB
    的頭像 發(fā)表于 12-07 09:59 ?915次閱讀

    PCB設(shè)計中,使用多層PCB的主要原因

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計為什么要采用多層PCB結(jié)構(gòu)進行?使用多層PCB
    的頭像 發(fā)表于 11-24 09:16 ?733次閱讀
    在<b class='flag-5'>PCB</b>設(shè)計中,使用<b class='flag-5'>多層</b><b class='flag-5'>PCB</b><b class='flag-5'>板</b>的主要原因