0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電源完整性和配電網(wǎng)絡(luò)阻抗對(duì)同步開(kāi)關(guān)噪聲的影響

PCB線路板打樣 ? 來(lái)源:LONG ? 2019-08-07 16:51 ? 次閱讀

對(duì)于硬件設(shè)計(jì)人員來(lái)說(shuō),了解PDN的每個(gè)元件的諧振頻率(例如,體旁路和去耦電容,平面電容和互連電感)及其對(duì)PI的影響非常重要。具有差的PI的PCB(例如,在50MHz及更高時(shí)具有高PDN阻抗)引起由PDN供電信號(hào)的SSN和抖動(dòng)。本文演示了PCB上PDN阻抗與SSN之間的關(guān)系。

分析和結(jié)果

原型如圖所示圖1已實(shí)施。該處理器帶有外部40MHz晶體振蕩器,有三個(gè)主要接口:320Mbps數(shù)據(jù)或160MHz時(shí)鐘速率的DDR2 SDRAM,80MHz時(shí)鐘速率的并行閃存和通用I/O.所有這些組件都從降壓轉(zhuǎn)換器獲取功率。在PCB上,每個(gè)電源引腳上的處理器BGA正下方放置0.1μF去耦電容,如圖2所示。

電源完整性和配電網(wǎng)絡(luò)阻抗對(duì)同步開(kāi)關(guān)噪聲的影響

圖1DUT的方框圖

電源完整性和配電網(wǎng)絡(luò)阻抗對(duì)同步開(kāi)關(guān)噪聲的影響

圖2處理器下的去耦電容放置

為了顯示PDN阻抗和SSN之間的關(guān)系,在原型PCB上嘗試了表I中列出的兩個(gè)測(cè)試用例。在測(cè)試用例A中,卸載了一部分去耦電容(如圖2中的紅框所示)。另一方面,所有去耦電容都加載到測(cè)試用例B中。

表I.正在研究的去耦條件

測(cè)試用例 條件
A 一部分去耦電容器被卸載
B 所有去耦電容都加載

首先,比較10MHz至500MHz的PDN阻抗曲線(使用Mentor Graphics Hyperlynx進(jìn)行仿真)。由于Vcc和地之間的去耦電容量較低,測(cè)試用例A的阻抗高于情況B.

電源完整性和配電網(wǎng)絡(luò)阻抗對(duì)同步開(kāi)關(guān)噪聲的影響

圖3PDN阻抗圖

其次,兩個(gè)測(cè)試案例比較了Vcc的功率譜(使用頻譜分析儀通過(guò)交流耦合探測(cè)),范圍從10MHz到500MHz 。參考情況B(圖4b),觀察到的尖峰主要由40MHz晶體振蕩器,160MHz DDR2和80MHz閃存接口以及相關(guān)內(nèi)部處理器PLL的諧波貢獻(xiàn)。但在情況A中,由于較低的總?cè)ヱ铍娙荩琕cc頻譜中出現(xiàn)額外的尖峰(圖4a中用紅色框出)。

Vcc上的噪聲是由PDN阻抗與瞬態(tài)之間的相互作用引起的IC內(nèi)所有同步切換信號(hào)的電流,即SSN。當(dāng)更多的去耦電容正確放置在Vcc線上時(shí),可以抑制SSN和Vcc噪聲。

電源完整性和配電網(wǎng)絡(luò)阻抗對(duì)同步開(kāi)關(guān)噪聲的影響

圖4a電源測(cè)試用例A的Vcc頻譜

電源完整性和配電網(wǎng)絡(luò)阻抗對(duì)同步開(kāi)關(guān)噪聲的影響

圖4b測(cè)試用例的Vcc功率譜B

第三,比較兩個(gè)測(cè)試用例的以160MHz(3.125ns單位間隔)運(yùn)行的DDR2時(shí)鐘信號(hào)的眼圖開(kāi)度。在情況B(2.825ns)與情況A(2.698ns)的情況下,較大的眼寬表明抑制Vcc噪聲有助于減少處理器發(fā)送的信號(hào)中的抖動(dòng)。

電源完整性和配電網(wǎng)絡(luò)阻抗對(duì)同步開(kāi)關(guān)噪聲的影響

圖5a測(cè)試用例A的DDR2時(shí)鐘信號(hào)眼圖

電源完整性和配電網(wǎng)絡(luò)阻抗對(duì)同步開(kāi)關(guān)噪聲的影響

圖5b測(cè)試案例B的DDR2時(shí)鐘信號(hào)眼圖

結(jié)論

在這個(gè)實(shí)際實(shí)驗(yàn)中證明了PDN阻抗對(duì)SSN和抖動(dòng)的影響。至關(guān)重要的是,PCB PDN必須以嚴(yán)格的方式實(shí)施,以確保質(zhì)量,穩(wěn)健性和功能性。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2968

    瀏覽量

    21626
  • 華強(qiáng)PCB
    +關(guān)注

    關(guān)注

    8

    文章

    1831

    瀏覽量

    27701
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42946
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    電源完整性設(shè)計(jì)與測(cè)試

    電源完整性是指電源波形的質(zhì)量,研究的是電源分配網(wǎng)絡(luò)(PDN)。并從系統(tǒng)供電網(wǎng)絡(luò)綜合考慮,消除 /
    發(fā)表于 08-30 16:56 ?3690次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>設(shè)計(jì)與測(cè)試

    電源完整性設(shè)計(jì)【硬件干貨】

    電源完整性是指電源波形的質(zhì)量,研究的是電源分配網(wǎng)絡(luò)(PDN)。并從系統(tǒng)供電網(wǎng)絡(luò)綜合考慮,消除 /
    的頭像 發(fā)表于 10-30 17:48 ?647次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>設(shè)計(jì)【硬件干貨】

    配電網(wǎng)絡(luò)柱上開(kāi)關(guān)監(jiān)測(cè)系統(tǒng)應(yīng)用方案

    。但是目前的電網(wǎng)監(jiān)測(cè)和管理系統(tǒng)存在以下問(wèn)題: 1.配電網(wǎng)絡(luò)的柱上開(kāi)關(guān)無(wú)監(jiān)測(cè)設(shè)備,不能監(jiān)測(cè)到柱上開(kāi)關(guān)的分/合閘情況信息; 2.電網(wǎng)分布多在偏遠(yuǎn)
    發(fā)表于 09-21 17:54

    電源完整性(PI)設(shè)計(jì)以及測(cè)試方法

    電源完整性是指電源波形的質(zhì)量,研究的是電源分配網(wǎng)絡(luò)(PDN),并從系統(tǒng)供電網(wǎng)絡(luò)綜合考慮,消除或者
    發(fā)表于 10-20 13:57

    電源系統(tǒng)優(yōu)化——深入解讀優(yōu)化高速數(shù)據(jù)轉(zhuǎn)換器的配電網(wǎng)絡(luò)

    降低效率為代價(jià)。優(yōu)化配電網(wǎng)絡(luò)可以改善這些參數(shù),同時(shí)將噪聲降低到必要的水平。本文在闡述高性能信號(hào)鏈中電源紋波的影響的基礎(chǔ)上進(jìn)一步分析。我們將深入探討如何優(yōu)化高速數(shù)據(jù)轉(zhuǎn)換器的配電網(wǎng)絡(luò)。我們
    發(fā)表于 07-17 07:00

    簡(jiǎn)單總結(jié)一些造成電源完整性的問(wèn)題

    造成電源完整性的問(wèn)題有很過(guò),之前也和大家分享過(guò)一些。但這些問(wèn)題都不是獨(dú)立的,他們之間的原理是互通,可能解決了這個(gè)問(wèn)題另外一個(gè)問(wèn)題就解決了。今天和大家一起簡(jiǎn)單總結(jié)一些造成電源完整性的問(wèn)題
    發(fā)表于 10-29 08:59

    什么是電源和信號(hào)完整性?

    首先我們定義下什么是電源和信號(hào)完整性?信號(hào)完整性 信號(hào)完整性(SI)分析集中在發(fā)射機(jī)、參考時(shí)鐘、信道和接收機(jī)在誤碼率(BER)方面的性能。電源
    發(fā)表于 12-30 06:33

    基于最小路的配電網(wǎng)可靠評(píng)估

    各負(fù)荷點(diǎn)的最小路,再分別考慮最小路上的元件和非最小路上的元件對(duì)負(fù)荷點(diǎn)可靠的貢獻(xiàn)。算法針對(duì)城市配電網(wǎng)的特點(diǎn),考慮了分支線保護(hù)、隔離開(kāi)關(guān)、負(fù)荷開(kāi)關(guān)、計(jì)劃?rùn)z修、備用
    發(fā)表于 01-05 16:34 ?0次下載

    電源完整性(PI)設(shè)計(jì)和測(cè)試

    電源完整性是指電源波形的質(zhì)量,研究的是電源分配網(wǎng)絡(luò)(PDN),并從系統(tǒng)供電網(wǎng)絡(luò)綜合考慮,消除或者
    發(fā)表于 10-20 14:08 ?9次下載
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>(PI)設(shè)計(jì)和測(cè)試

    高速PCB電源完整性設(shè)計(jì)與分析

    電源噪聲抑制和電源配送網(wǎng)絡(luò)元件的建模與分析,最終借助于 Cadence 電源完整性工具 All
    發(fā)表于 04-21 09:58 ?0次下載

    電源完整性同步開(kāi)關(guān)噪聲SSN

    造成電源完整性的問(wèn)題有很過(guò),之前也和大家分享過(guò)一些。但這些問(wèn)題都不是獨(dú)立的,他們之間的原理是互通,可能解決了這個(gè)問(wèn)題另外一個(gè)問(wèn)題就解決了。今天和大家一起簡(jiǎn)單總結(jié)一些造成電源完整性的問(wèn)題
    發(fā)表于 10-21 20:21 ?15次下載
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>之<b class='flag-5'>同步</b><b class='flag-5'>開(kāi)關(guān)</b><b class='flag-5'>噪聲</b>SSN

    電源完整性(PI)概述

    一、電源完整性是指電源波形的質(zhì)量,研究的是電源分配網(wǎng)絡(luò)(PDN),并從系統(tǒng)供電網(wǎng)絡(luò)綜合考慮,消除
    發(fā)表于 10-22 18:50 ?18次下載
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>(PI)概述

    電源和信號(hào)完整性的分析與測(cè)試

    首先我們定義下什么是電源和信號(hào)完整性?信號(hào)完整性 信號(hào)完整性(SI)分析集中在發(fā)射機(jī)、參考時(shí)鐘、信道和接收機(jī)在誤碼率(BER)方面的性能。電源
    發(fā)表于 01-07 15:34 ?24次下載
    <b class='flag-5'>電源</b>和信號(hào)<b class='flag-5'>完整性</b>的分析與測(cè)試

    配電網(wǎng)是什么意思 配電網(wǎng)電壓等級(jí)

    配電網(wǎng)是指在電力系統(tǒng)中將來(lái)自發(fā)電廠的高電壓電能轉(zhuǎn)化為低電壓電能后,向終端用戶提供電力的輸電與配電網(wǎng)。電力系統(tǒng)通常包含三級(jí)網(wǎng)絡(luò):高壓輸電網(wǎng)、中壓配電網(wǎng)
    發(fā)表于 04-03 16:33 ?5771次閱讀

    電源完整性分析參考解決方案

    在設(shè)計(jì)和調(diào)試需要高電源完整性配電網(wǎng)絡(luò)時(shí),請(qǐng)考慮此解決方案。有兩個(gè)版本可供選擇,每個(gè)版本基于 1 GHz 或 4 GHz 示波器構(gòu)建,靈活地滿足您的技術(shù)要求和預(yù)算。 通過(guò)以下方式幫助您提高系統(tǒng)性能并
    的頭像 發(fā)表于 10-11 10:52 ?161次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>分析參考解決方案