0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

工程師經(jīng)常犯的錯誤有哪些

工程師人生 ? 來源:工程師吳畏 ? 2019-08-05 16:03 ? 次閱讀

電子工程師指從事各類電子設備和信息系統(tǒng)研究、教學、產(chǎn)品設計、科技開發(fā)、生產(chǎn)和管理等工作的高級工程技術人才。一般分為硬件工程師和軟件工程師。

硬件工程師:主要負責電路分析、設計;并以電腦軟件為工具進行PCB設計,待工廠PCB制作完畢并且焊接好電子元件之后進行測試、調(diào)試;

軟件工程師:主要負責單片機、DSP、ARM、FPGA嵌入式程序的編寫及調(diào)試。FPGA程序有時屬硬件工程師工作范疇。

是人就會犯錯,何況是工程師呢?雖然斗轉星移,工程師們卻經(jīng)常犯同樣的錯誤!下面,就請各位對號入座,看看自己有沒有中招。

誤點1:這些拉高/拉低的電阻用多大的阻值關系不大,就選個整數(shù)5K吧。

點評:市場上不存在5K的阻值,最接近的是4.99K(精度1%),其次是5.1K(精度5%),其成本分別比精度為20%的4.7K高4倍和2倍。20%精度的電阻阻值只有1、1.5、2.2、 3.3、4.7、6.8幾個類別(含10的整數(shù)倍);類似地,20%精度的電容也只有以上幾種值,如果選了其它的值就必須使用更高的精度,成本就翻了幾 倍,卻不能帶來任何好處。

誤點2:這部分電路只要要求軟件這樣設計就不會有問題。

點評:硬件上很多電氣特性直接受軟件控制,但軟件是經(jīng)常發(fā)生意外的,程序跑飛了之后無法預料會有什么操作。設計者應確保不論軟件做什么樣的操作硬件都不應在短時間內(nèi)發(fā)生永久性損壞。

誤點3:這點邏輯用74XX的門電路搭也行,但太土,還是用CPLD吧,顯得高檔多了。

點評:74XX的門電路只幾毛錢,而CPLD至少也得幾十塊。成本提高了N倍不說,還給生產(chǎn)、文檔等工作增添數(shù)倍的工作。

誤點4:這板子的PCB設計要求不高,就用細一點的線,自動布吧。

點評:自動布線必然要占用更大的PCB面積,同時產(chǎn)生比手動布線多好多倍的過孔,在批量很大的產(chǎn)品中,PCB廠家降價所考慮的因素除了商務因素外,就是線寬和過孔數(shù)量,它們分別影響到PCB的成品率和鉆頭的消耗數(shù)量,節(jié)約了供應商的成本,也就給降價找到了理由。

誤點5:我們這系統(tǒng)是220V供電,就不用在乎功耗問題了。

點評:低功耗設計并不僅僅是為了省電,更多的好處在于降低了電源模塊及散熱系統(tǒng)的成本、由于電流的減小也減少了電磁輻射和熱噪聲的干擾。隨著設備溫度的降低,器件壽命則相應延長(半導體器件的工作溫度每提高10度,壽命則縮短一半)

誤點6:這些總線信號都用電阻拉一下,感覺放心些。

點評:信號需要上下拉的原因很多,但也不是個個都要拉。上下拉電阻拉一個單純的輸入信號,電流也就幾十微安以下,但拉一個被驅(qū)動了的信號,其電流將達毫安級,現(xiàn)在的系統(tǒng)常常是地址數(shù)據(jù)各32位,可能還有244/245隔離后的總線及其它信號,都上拉的話,幾瓦的功耗就耗在這些電阻上了(不要用8毛錢一度電 的觀念來對待這幾瓦的功耗)。

誤點7:CPU和FPGA的這些不用的I/O口怎么處理呢?先讓它空著吧,以后再說。

點評:不用的I/O口如果懸空的話,受外界的一點點干擾就可能成為反復振蕩的輸入信號了,而MOS器件的功耗基本取決于門電路的翻轉次數(shù)。如果把它上拉的話,每個引腳也會有微安級的電流,所以最好的辦法是設成輸出(當然外面不能接其它有驅(qū)動的信號)。

誤點8:這款FPGA還剩這么多門用不完,可盡情發(fā)揮吧。

點評:FGPA的功耗與被使用的觸發(fā)器數(shù)量及其翻轉次數(shù)成正比,所以同一型號的FPGA在不同電路不同時刻的功耗可能相差100倍。盡量減少高速翻轉的觸發(fā)器數(shù)量是降低FPGA功耗的根本方法。

誤點9:這些小芯片的功耗都很低,不用考慮。

點評:對于內(nèi)部不太復雜的芯片功耗是很難確定的,它主要由引腳上的電流確定,一個ABT16244,沒有負載的話耗電大概不到1毫安,但它的指標是每個腳可 驅(qū)動60毫安的負載(如匹配幾十歐姆的電阻),即滿負荷的功耗最大可達60*16=960mA,當然只是電源電流這么大,熱量都落到負載身上了。

誤點10:存儲器有這么多控制信號,我這塊板子只需要用OE和WE信號就可以了,片選就接地吧,這樣讀操作時數(shù)據(jù)出來得快多了。

點評:大部分存儲器的功耗在片選有效時(不論OE和WE如何)將比片選無效時大100倍以上,所以應盡可能使用CS來控制芯片,并且在滿足其它要求的情況下盡可能縮短片選脈沖的寬度。

誤點11:這些信號怎么都有過沖???只要匹配得好,就可消除了。

點評:除了少數(shù)特定信號外(如100BASE-T、CML),都是有過沖的,只要不是很大,并不一定都需要匹配,即使匹配也并非要匹配得最好。象TTL的輸 出阻抗不到50歐姆,有的甚至20歐姆,如果也用這么大的匹配電阻的話,那電流就非常大了,功耗是無法接受的,另外信號幅度也將小得不能用,再說一般信號 在輸出高電平和輸出低電平時的輸出阻抗并不相同,也辦法做到完全匹配。所以,TTL、LVDS、422等信號的匹配只要做到過沖可以接受即可。

誤點12:降低功耗都是硬件人員的事,與軟件沒關系。

點評:硬件只是搭個舞臺,唱戲的卻是軟件,總線上幾乎每一個芯片的訪問、每一個信號的翻轉差不多都由軟件控制的,如果軟件能減少外存的訪問次數(shù)(多使用寄存 器變量、多使用內(nèi)部CACHE等)、及時響應中斷(中斷往往是低電平有效并帶有上拉電阻)及其它爭對具體單板的特定措施都將對降低功耗作出很大的獻。

誤點13:這主頻100M的CPU只能處理70%,換200M主頻的就沒事了。

點評:系統(tǒng)的處理能力牽涉到多種多樣的因素,在通信業(yè)務中其瓶頸一般都在存儲器上,CPU再快,外部訪問快不起來也是徒勞。

誤點14:CPU用大一點的CACHE,就應該快了。

點 評:CACHE的增大,并不一定就導致系統(tǒng)性能的提高,在某些情況下關閉CACHE反而比使用CACHE還快。原因是搬到CACHE中的數(shù)據(jù)必須得到多次 重復使用才會提高系統(tǒng)效率。所以在通信系統(tǒng)中一般只打開指令CACHE,數(shù)據(jù)CACHE即使打開也只局限在部分存儲空間,如堆棧部分。同時也要求程序設計 要兼顧CACHE的容量及塊大小,這涉及到關鍵代碼循環(huán)體的長度及跳轉范圍,如果一個循環(huán)剛好比CACHE大那么一點點,又在反復循環(huán)的話,那就慘了。

誤點15:一個CPU處理不過來,就用兩個分布處理,處理能力可提高一倍。

點評:對于搬磚頭來說,兩個人應該比一個人的效率高一倍;對于作畫來說,多一個人只能幫倒忙。使用幾個CPU需對業(yè)務有較多的了解后才能確定,盡量減少兩個CPU間協(xié)調(diào)的代價,使1+1盡可能接近2,千萬別小于1。

誤點16:這個CPU帶有DMA模塊,用它來搬數(shù)據(jù)肯定快。

點評:真正的DMA是由硬件搶占總線后同時啟動兩端設備,在一個周期內(nèi)這邊讀,那邊些。但很多嵌入CPU內(nèi)的DMA只是模擬而已,啟動每一次DMA之前要做 不少準備工作(設起始地址和長度等),在傳輸時往往是先讀到芯片內(nèi)暫存,然后再寫出去,即搬一次數(shù)據(jù)需兩個時鐘周期,比軟件來搬要快一些(不需要取指令, 沒有循環(huán)跳轉等額外工作),但如果一次只搬幾個字節(jié),還要做一堆準備工作,一般還涉及函數(shù)調(diào)用,效率并不高。所以這種DMA只對大數(shù)據(jù)塊才適用。

誤點17:為保證干凈的電源,去偶電容是多多益善。

點評:總的來說去偶電容越多電源當然會更平穩(wěn),但太多了也有不利因素:浪費成本、布線困難、上電沖擊電流太大等。去偶電容的設計關鍵是要選對容量并且放對地方,一般的芯片手冊都有爭對去偶電容的設計參考,最好按手冊去做。

誤點18:信號匹配真麻煩,如何才能匹配好呢?

點 評:信號產(chǎn)生反射的原因是線路阻抗的不均勻造成的,匹配的目的就是為了 使驅(qū)動端、負載端及傳輸線的阻抗變得接近,但能否匹配得好,與信號線在PCB上的拓撲結構也有很大關系,傳輸線上的一條分支、一個過孔、一個拐角、一個接 插件、不同位置與地線距離的改變等都將使阻抗產(chǎn)生變化,而且這些因素將使反射波形變得異常復雜,很難匹配,因此高速信號僅使用點到點的方式,盡可能地減少 過孔、拐角等問題。

誤點19:用戶操作錯誤發(fā)生問題就不能怪我了。

點評:要求用戶嚴格按手冊操作是沒錯的,但用戶是人,就有犯錯的時候,不能說碰錯一個鍵就死機,插錯一個插頭就燒板子。所以對用戶可能犯的各種錯誤必須加以保護。

誤點20:這板子壞的原因是對端的板子出問題了,也不是我的責任。

點評:對于各種對外的硬件接口應有足夠的兼容性,不能因為對方信號不正常,你就歇著了。它不正常只應影響到與其有關的那部分功能,而其它功能應能正常工作,不應徹底罷工,甚至永久損壞,而且一旦接口恢復,你也應立即恢復正常。

誤點21:我們的系統(tǒng)要求這么高,包括MEM、CPU、FPGA等所有的芯片都要選最快的。

點評:在一個高速系統(tǒng)中并不是每一部分都工作在高速狀態(tài),而器件速度每提高一個等級,價格差不多要翻倍,另外還給信號完整性問題帶來極大的負面影響。

最后講一下電容小知識,也是工程師容易犯錯誤的。

為什么兩個電容并聯(lián):

一是:同種類型的電容并聯(lián)作用主要是擴容;

二是:不同種類型的電容并聯(lián)一般是一個感性強、一個感性弱。

小容量電容高頻信號易通過,大容量電容低頻信號易通過。大電容在低頻時能提供好的通路,而在高頻時由于其寄生電感的存在阻抗將變大而無法提供濾波通路,所以大電容不能濾高頻,而小電容在低頻時阻抗太大而無法提供濾波通路,所以不能共同一電容濾高頻和低頻。

電容并聯(lián)的好處:在于增大容值,減小容抗。并聯(lián)數(shù)量越多,效果越明顯,不過成本就越高。電解是用來濾低頻,陶瓷是用來濾高頻的。此外,電解有漏電電流,所以后面在接陶瓷來消除漏電流的。

開關電源中,兩個電容并聯(lián)的作用為電容大的那個是用來濾波的,小的那個電容是用來消除大的電容在高頻時產(chǎn)生的感性特性的!

電容的作用(四類常見)

1、濾波作用:在電源電路中,整流電路將交流變成脈動的直流,而在整流電路之后接入一個較大容量的電解電容,利用其充放電特性,使整流后的脈動直流電壓變成相對比較穩(wěn)定的直流電壓。

2、耦合作用:在低頻信號的傳遞與放大過程中,為防止前后兩級電路的靜態(tài)工作點相互影響,常采用電容藕合。為了防止信號中韻低頻分量損失過大,一般總采用容量較大的電解電容。

3、退耦電容:并接于放大電路的電源正負極之間,防止由電源內(nèi)阻形成的正反 饋而引起的寄生振蕩。

4、旁路電容:在交直流信號的電路中,將電容并接在電阻兩端或由電路的某點跨接到公共電位上,為交流信號或脈沖信號設置一條通路,避免交流信號成分因通過電阻產(chǎn)生壓降衰減。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 工程師
    +關注

    關注

    59

    文章

    1561

    瀏覽量

    68310
收藏 人收藏

    評論

    相關推薦

    正是拼的年紀|65歲電子工程師上班VLOG #65歲退休 #電子工程師 #搞笑 #上班vlog

    電子工程師
    安泰小課堂
    發(fā)布于 :2024年07月25日 11:31:02

    用二創(chuàng),1:1復刻工程師的職場現(xiàn)狀

    工程師
    揚興科技
    發(fā)布于 :2024年07月19日 18:30:07

    嵌入式軟件工程師和硬件工程師的區(qū)別?

    嵌入式軟件工程師和硬件工程師的區(qū)別? 嵌入式軟件工程師 嵌入式軟件工程師是軟件開發(fā)領域中的一種專業(yè)工程師,他們主要負責設計和開發(fā)嵌入式軟件,
    發(fā)表于 05-16 11:00

    大廠電子工程師常見面試題#電子工程師 #硬件工程師 #電路知識 #面試題

    電子工程師電路
    安泰小課堂
    發(fā)布于 :2024年04月30日 17:33:15

    一位硬件工程師的歷練之路:從入門學習理論到... #搞笑 #硬件工程師 #電子工程師 #揚興科技

    硬件工程師揚興科技
    揚興科技
    發(fā)布于 :2024年03月13日 17:50:21

    企業(yè)老工程師和高校老師啥區(qū)別

    電子工程師硬件
    電子發(fā)燒友網(wǎng)官方
    發(fā)布于 :2024年02月28日 17:50:00

    如何搞崩一個硬件工程師心態(tài)?試試對ta說這幾句

    硬件工程師
    揚興科技
    發(fā)布于 :2024年02月20日 18:05:49

    電子工程師第一天上班就暴揍師傅。。。#科普 #示波器 #電子工程師 #打工日記

    電子工程師示波器
    安泰小課堂
    發(fā)布于 :2023年12月18日 17:36:12

    工程師必看!電路基本概念哪些?

    工程師必看!電路基本概念哪些?
    的頭像 發(fā)表于 11-30 09:31 ?528次閱讀
    <b class='flag-5'>工程師</b>必看!電路基本概念<b class='flag-5'>有</b>哪些?

    FPGA工程師需要具備哪些技能?

    在一定條件下的運行情況,來判斷電路的正確性。經(jīng)常使用的動態(tài)觀測技術包括各種漏斗測試和信號探針。 仿真是FPGA工程師進行測試驗證工作的重要方法。仿真可以幫助工程師確定是否設計缺陷、
    發(fā)表于 11-09 11:03