0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Mentor工具鏈接FPGA方不方便設(shè)計(jì)pcb

PCB線路板打樣 ? 來源:ct ? 2019-08-14 12:31 ? 次閱讀

加利福尼亞州圣克魯茲。 Mentor Graphics公司本周將推出一款工具,它將支持并發(fā)FPGA和電路板設(shè)計(jì)。 I/O Designer讓那些設(shè)計(jì)印刷電路板的人以圖形方式將信號(hào)分配給FPGA引腳,同時(shí)觀察FPGA設(shè)備供應(yīng)商設(shè)定的約束條件。該公司表示。圖形引腳分配可能聽起來像一個(gè)簡(jiǎn)單的任務(wù),但其影響遠(yuǎn)遠(yuǎn)不夠從瑣碎的。 Mentor表示,在產(chǎn)品案例研究中,I/O Designer允許用戶將設(shè)計(jì)的總板電路板長(zhǎng)度減少15%以上,從而減少了布線層和過孔。這些變化減少了設(shè)計(jì)時(shí)間和制造成本。

“過去,F(xiàn)PGA設(shè)計(jì)人員設(shè)計(jì)了FPGA并將其交給了pcb設(shè)計(jì)人員,后者不得不接受FPGA的指定引腳分配。 “Mentor系統(tǒng)設(shè)計(jì)部門產(chǎn)品開發(fā)總監(jiān)John Isaac說。 “當(dāng)您選擇布線PCB時(shí),會(huì)產(chǎn)生大量過多的連接長(zhǎng)度,更多的層和更多的過孔?!?/p>

電路板設(shè)計(jì)人員通常無法訪問FPGA設(shè)計(jì)規(guī)則來告訴他們什么是FPGA針用于什么目的。 Isaac表示,如果印刷電路板設(shè)計(jì)師交換引腳,結(jié)果可能是“不連續(xù)”,迫使電路板重新插入。

但I(xiàn)/O Designer是一個(gè)自動(dòng)化工具,可讓電路板設(shè)計(jì)師分配引腳遵循FPGA供應(yīng)商設(shè)置的約束和規(guī)則。 “pcb設(shè)計(jì)人員可以在[FPGA]器件庫中提供的限制條件下優(yōu)化基于pcb的引腳排列,并將這些引腳自動(dòng)傳回FPGA設(shè)計(jì)系統(tǒng),”Isaac說。他指出,所有這一切都是在圖形化的“拖放”環(huán)境中完成的。

除了圖形引腳分配外,I/O Designer還可以自動(dòng)生成FPGA描述中的原理圖符號(hào),如有必要,“破裂”一個(gè)太大而無法放在單張紙上的原理圖符號(hào)。

I/O Designer現(xiàn)已上市,起價(jià)為10,000美元。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    C2000 SysConfig 鏈接器命令工具數(shù)據(jù)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《C2000 SysConfig 鏈接器命令工具數(shù)據(jù)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 09-09 09:20 ?0次下載
    C2000 SysConfig <b class='flag-5'>鏈接</b>器命令<b class='flag-5'>工具</b>數(shù)據(jù)手冊(cè)

    先進(jìn)的鏈接器技術(shù),方便高效地使用內(nèi)存

    電子發(fā)燒友網(wǎng)站提供《先進(jìn)的鏈接器技術(shù),方便高效地使用內(nèi)存.pdf》資料免費(fèi)下載
    發(fā)表于 09-06 15:02 ?0次下載
    先進(jìn)的<b class='flag-5'>鏈接</b>器技術(shù),<b class='flag-5'>方便</b>高效地使用內(nèi)存

    萊迪思Propel工具套件加速FPGA應(yīng)用開發(fā)

    許多嵌入式系統(tǒng)的開發(fā)者都對(duì)使用基于FPGA的SoC系統(tǒng)感興趣,但是基于傳統(tǒng)HDL硬件描述語言的FPGA開發(fā)工具和復(fù)雜流程往往會(huì)令他們望而卻步。為了解決這一問題,萊迪思的Propel工具
    的頭像 發(fā)表于 08-30 17:23 ?907次閱讀

    FPGA的開發(fā)工具

    學(xué)習(xí)開發(fā)FPGA,需要預(yù)先準(zhǔn)備好的工具嗎?比如示波器‘邏輯分析儀之類的。畢竟側(cè)重于硬件方面的處理。不知道和單片機(jī)開發(fā)有多少不同,和需要注意的地方。
    發(fā)表于 07-29 22:04

    淺談如何克服FPGA I/O引腳分配挑戰(zhàn)

    需要進(jìn)行調(diào)整,在采用這一法晨這些問題通常也已經(jīng)局部化了,只需要在PCBFPGA設(shè)計(jì)中進(jìn)行很小的設(shè)計(jì)修改。 步驟1: 評(píng)估設(shè)計(jì)參數(shù) 那么,從哪里開始呢? 首先應(yīng)當(dāng)盡早制定I/O分配策略。 但沒有優(yōu)化
    發(fā)表于 07-22 00:40

    鏈接與硬鏈接的區(qū)別

    鏈接又叫符號(hào)鏈接,和原文件不是一個(gè)文件,類似Windows的快捷方式,如果原始文件被刪除,所有指向它的符號(hào)鏈接也就都被破壞了
    的頭像 發(fā)表于 04-19 10:09 ?763次閱讀
    軟<b class='flag-5'>鏈接</b>與硬<b class='flag-5'>鏈接</b>的區(qū)別

    fpgapcb有什么關(guān)系

    FPGA(現(xiàn)場(chǎng)可編程門陣列)和PCB(印刷電路板)在電子系統(tǒng)設(shè)計(jì)中各自扮演著重要的角色,并且它們之間存在著密切的關(guān)聯(lián)。
    的頭像 發(fā)表于 03-15 14:59 ?1107次閱讀

    fpga開發(fā)板是什么?fpga開發(fā)板有哪些?

    FPGA開發(fā)板是一種基于FPGA(現(xiàn)場(chǎng)可編程門陣列)技術(shù)的開發(fā)平臺(tái),它允許工程師通過編程來定義和配置FPGA芯片上的邏輯電路,以實(shí)現(xiàn)各種數(shù)字電路和邏輯功能。FPGA開發(fā)板通常包括
    的頭像 發(fā)表于 03-14 18:20 ?1504次閱讀

    FPGA上為FPGA設(shè)計(jì)PCB的步驟詳解

    FPGA(Zynq? UltraScale+? MPSoC) 上的 Ubuntu 22.04 桌面映像上安裝了各種 EE 設(shè)計(jì)應(yīng)用程序(包括 KiCad),并用它設(shè)計(jì) PCB
    的頭像 發(fā)表于 02-26 09:04 ?1711次閱讀
    在<b class='flag-5'>FPGA</b>上為<b class='flag-5'>FPGA</b>設(shè)計(jì)<b class='flag-5'>PCB</b>的步驟詳解

    原型平臺(tái)是做什么的?proFPGA驗(yàn)證環(huán)境介紹

    proFPGAmentorFPGA原型驗(yàn)證平臺(tái),當(dāng)然mentor被西門子收購之后,現(xiàn)在叫西門子EDA。
    的頭像 發(fā)表于 01-22 09:21 ?1127次閱讀
    原型平臺(tái)是做什么的?pro<b class='flag-5'>FPGA</b>驗(yàn)證環(huán)境介紹

    Mentor PADS將PCB封裝直接添加到PCB的教程

    一般,批量添加封裝到PCB板上有以下方法: 第一步:點(diǎn)擊菜單欄“ECO模式--添加元器件”如圖,點(diǎn)擊以后彈出如圖界面。 1)元件類型 PCB封裝必須得添加完元件類型,才能通過ECO模式添加到PCB
    的頭像 發(fā)表于 11-07 07:45 ?4309次閱讀
    <b class='flag-5'>Mentor</b> PADS將<b class='flag-5'>PCB</b>封裝直接添加到<b class='flag-5'>PCB</b>的教程

    Crontab:簡(jiǎn)單實(shí)用的Python 周期任務(wù)調(diào)度工具

    ,Crontab 的 管理就會(huì)特別不方便 。 還有一個(gè)選擇是 Celery,但是 Celery 的配置比較麻煩,如果你只是需要一個(gè)輕量級(jí)的調(diào)度工具,Celery 不會(huì)是一個(gè)好選擇。 在你想要使用一個(gè)輕量級(jí)
    的頭像 發(fā)表于 11-01 09:40 ?592次閱讀

    Schedule:簡(jiǎn)單實(shí)用的 Python 周期任務(wù)調(diào)度工具

    。 ** ** 2.當(dāng)需要執(zhí)行的定時(shí)任務(wù)有上百個(gè)的時(shí)候,Crontab的 管理就會(huì)特別不方便 。 ** 另外一個(gè)選擇是 Celery,但是 Celery 的配置比較麻煩,如果你只是需要一個(gè)輕量級(jí)的調(diào)度工具,Celery
    的頭像 發(fā)表于 10-30 11:18 ?581次閱讀

    鏈接PK軟鏈接

    鏈接PK軟鏈接
    的頭像 發(fā)表于 10-12 18:16 ?1052次閱讀

    長(zhǎng)短鏈接原理案例

    最近在做一套推廣系統(tǒng),將其中涉及的 長(zhǎng)短鏈接問題 在這里分享一下。推廣方式主要是以短信方式慰問客戶并推送宣傳鏈接(非廣告),但鏈接真的是太長(zhǎng)了,先不說短信按字?jǐn)?shù)收費(fèi)問題,就是看到就想立刻刪除。所以
    的頭像 發(fā)表于 10-08 14:31 ?644次閱讀
    長(zhǎng)短<b class='flag-5'>鏈接</b>原理案例