0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

行業(yè) | Intel「Foveros」3D封裝技術(shù)打造首款異質(zhì)處理器

h1654155971.8456 ? 來(lái)源:YXQ ? 2019-08-14 11:15 ? 次閱讀

英特爾(Intel)在今年的COMPUTEX終于正式宣布,其10納米的處理器Ice Lake」開(kāi)始量產(chǎn),但是另一個(gè)10納米產(chǎn)品「Lakefiled」卻缺席了。

雖然同樣使用10納米制程,但「Lakefiled」是一個(gè)更高階的產(chǎn)品,同時(shí)也將是是英特爾首款使用3D封裝技術(shù)的異質(zhì)整合處理器。

圖四: 英特爾Foveros的堆疊解析圖(source: intel)

根據(jù)英特爾發(fā)布的資料,「Lakefield」處理器,不僅在單一芯片中使用了一個(gè)10nm FinFET制程的「Sunny Cove」架構(gòu)主核心,另外還配置了4個(gè)也以10nm FinFET制程生產(chǎn)的「Tremont」架構(gòu)的小核心。此外,還內(nèi)建LP-DDR4記憶體控制器、L2和L3快取記憶體,以及一個(gè)11代的GPU。

而能夠?qū)⑦@么多的處理核心和運(yùn)算單元打包成一個(gè)單芯片,且整體體積僅有12 x 12mm,所仰賴(lài)的就是「Foveros」3D封裝技術(shù)。

圖五: 英特爾Foveros的區(qū)塊與架構(gòu)原理(source: intel)

在年初的架構(gòu)日上,英特爾也特別針對(duì)「Foveros」技術(shù)做說(shuō)明。英特爾指出,不同于過(guò)去的3D芯片堆疊技術(shù),F(xiàn)overos能做到邏輯芯片對(duì)邏輯芯片的直接貼合。

英特爾表示,F(xiàn)overos的問(wèn)世,可以為裝置與系統(tǒng)帶來(lái)更高性能、高密度、低功耗的處理芯片技術(shù)。Foveros可以超越目前被動(dòng)中介層(interposers)的芯片堆疊技術(shù),同時(shí)首次把記憶體堆疊到如CPU、繪圖芯片和AI處理器等,這類(lèi)高性能邏輯芯片之上。

此外,英特爾也強(qiáng)調(diào),新技術(shù)將提供卓越的設(shè)計(jì)彈性,尤其當(dāng)開(kāi)發(fā)者想在新的裝置外型中,置入不同類(lèi)型記憶體和I/O元素的混合IP區(qū)塊。它能將產(chǎn)品分拆成更小的「微芯片(chiplets)」結(jié)構(gòu),讓I/O、SRAM電源傳遞電路可以在配建在底層的裸晶上,接著高性能的邏輯微芯片則可進(jìn)一步堆疊在其上。

英特爾甚至強(qiáng)調(diào),F(xiàn)overos技術(shù)的問(wèn)世是該公司在3D封裝上的一大進(jìn)展,是繼EMIB(Embedded Multi-die Interconnect Bridge)2D封裝技術(shù)之后的一大突破。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • intel
    +關(guān)注

    關(guān)注

    19

    文章

    3475

    瀏覽量

    185387
  • 3D封裝
    +關(guān)注

    關(guān)注

    7

    文章

    124

    瀏覽量

    27035

原文標(biāo)題:英特爾和臺(tái)積電最新3D封裝技術(shù)

文章出處:【微信號(hào):eda365wx,微信公眾號(hào):EDA365電子論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    混合鍵合技術(shù):開(kāi)啟3D芯片封裝新篇章

    Bonding)技術(shù)應(yīng)運(yùn)而生,并迅速成為3D芯片封裝領(lǐng)域的核心驅(qū)動(dòng)力。本文將深入探討混合鍵合技術(shù)3D芯片
    的頭像 發(fā)表于 08-26 10:41 ?535次閱讀
    混合鍵合<b class='flag-5'>技術(shù)</b>:開(kāi)啟<b class='flag-5'>3D</b>芯片<b class='flag-5'>封裝</b>新篇章

    3D封裝熱設(shè)計(jì):挑戰(zhàn)與機(jī)遇并存

    隨著半導(dǎo)體技術(shù)的不斷發(fā)展,芯片封裝技術(shù)也在持續(xù)進(jìn)步。目前,2D封裝3D
    的頭像 發(fā)表于 07-25 09:46 ?1078次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>熱設(shè)計(jì):挑戰(zhàn)與機(jī)遇并存

    紫光展銳助力全球AI裸眼3D手機(jī)發(fā)布

    1.4億臺(tái),展示了該技術(shù)巨大的市場(chǎng)潛力和增長(zhǎng)空間。近日,全球AI裸眼3D手機(jī)——中興遠(yuǎn)航3D重磅上市。憑借微米級(jí)
    的頭像 發(fā)表于 07-15 16:00 ?548次閱讀

    通過(guò)2D/3D異質(zhì)結(jié)構(gòu)精確控制鐵電材料弛豫時(shí)間

    受經(jīng)典德拜弛豫啟發(fā)的米勒模型提供了通過(guò)操縱弛豫時(shí)間來(lái)控制自發(fā)極化的理論框架。作者通過(guò)使用層轉(zhuǎn)移技術(shù)形成的2D/C-3D/2D異質(zhì)結(jié)構(gòu)克服了傳
    的頭像 發(fā)表于 04-29 10:27 ?429次閱讀
    通過(guò)2<b class='flag-5'>D</b>/<b class='flag-5'>3D</b><b class='flag-5'>異質(zhì)</b>結(jié)構(gòu)精確控制鐵電材料弛豫時(shí)間

    中興通訊發(fā)布全球5G+AI裸眼3D平板

    2024年世界移動(dòng)通信大會(huì)(MWC24)在西班牙巴塞羅那隆重開(kāi)幕,中興通訊作為全球通信行業(yè)的佼佼者,攜多款創(chuàng)新終端產(chǎn)品亮相展會(huì),其中最為引人注目的莫過(guò)于全球的5G+AI裸眼3D平板
    的頭像 發(fā)表于 02-28 09:32 ?516次閱讀

    英特爾實(shí)現(xiàn)3D先進(jìn)封裝技術(shù)的大規(guī)模量產(chǎn)

    近日,英特爾宣布已經(jīng)實(shí)現(xiàn)了基于業(yè)界領(lǐng)先的半導(dǎo)體封裝解決方案的大規(guī)模生產(chǎn),其中包括其突破性的3D封裝技術(shù)Foveros。這項(xiàng)
    的頭像 發(fā)表于 02-01 14:40 ?570次閱讀

    什么是Foveros封裝?Foveros封裝的難點(diǎn)

    Foveros技術(shù)的核心在于實(shí)現(xiàn)芯片的3D堆疊,這涉及到如何將不同芯片之間進(jìn)行精確對(duì)準(zhǔn)和連接。由于芯片之間的間距很小,對(duì)準(zhǔn)的精度要求非常高,這需要高精度的制造設(shè)備和工藝控制技術(shù)
    的頭像 發(fā)表于 01-26 17:01 ?2993次閱讀
    什么是<b class='flag-5'>Foveros</b><b class='flag-5'>封裝</b>?<b class='flag-5'>Foveros</b><b class='flag-5'>封裝</b>的難點(diǎn)

    英特爾實(shí)現(xiàn)大規(guī)模生產(chǎn)3D封裝技術(shù)Foveros

    英特爾最近宣布,他們已經(jīng)實(shí)現(xiàn)了基于業(yè)界領(lǐng)先的半導(dǎo)體封裝解決方案的大規(guī)模生產(chǎn),其中包括具有劃時(shí)代意義的3D封裝技術(shù)Foveros。
    的頭像 發(fā)表于 01-26 16:53 ?1271次閱讀

    英特爾量產(chǎn)3D Foveros封裝技術(shù)

    英特爾在封裝技術(shù)方面取得了重大突破,并已經(jīng)開(kāi)始大規(guī)模生產(chǎn)基于3D Foveros技術(shù)的產(chǎn)品。這項(xiàng)技術(shù)
    的頭像 發(fā)表于 01-26 16:04 ?505次閱讀

    英特爾3D封裝技術(shù)實(shí)現(xiàn)大規(guī)模量產(chǎn)

    近日,英特爾(Intel)宣布,其已成功實(shí)現(xiàn)基于業(yè)界領(lǐng)先的半導(dǎo)體封裝解決方案的大規(guī)模生產(chǎn),其中包括突破性的3D封裝技術(shù)
    的頭像 發(fā)表于 01-26 16:03 ?507次閱讀

    ad中3d封裝放到哪個(gè)層

    在廣告中,3D封裝通常放置在視覺(jué)設(shè)計(jì)層。視覺(jué)設(shè)計(jì)是廣告中至關(guān)重要的一個(gè)層面,通過(guò)圖像、顏色和排版等視覺(jué)元素來(lái)引起目標(biāo)受眾的注意,并傳達(dá)廣告的信息。 3D封裝是指使用三維
    的頭像 發(fā)表于 01-04 15:05 ?828次閱讀

    3D 封裝3D 集成有何區(qū)別?

    3D 封裝3D 集成有何區(qū)別?
    的頭像 發(fā)表于 12-05 15:19 ?785次閱讀
    <b class='flag-5'>3D</b> <b class='flag-5'>封裝</b>與 <b class='flag-5'>3D</b> 集成有何區(qū)別?

    三星2024年將推出先進(jìn)3D芯片封裝技術(shù)SAINT

    三星計(jì)劃在2024年先進(jìn)3D芯片封裝技術(shù)SAINT(Samsung Advanced Interconnection Technology,三星高級(jí)互連技術(shù)),能以更小尺寸的
    的頭像 發(fā)表于 11-15 11:09 ?1401次閱讀

    北京君正X2600處理器亮相ELEXCON 2023,打造多核異構(gòu)跨界新價(jià)值

    和微控制(Micro Controller Unit)的易用性、低功耗與實(shí)時(shí)操作特性,打破了MCU和AP之間的技術(shù)鴻溝,大幅降低了產(chǎn)品開(kāi)發(fā)難度。 以3D打印場(chǎng)景為例,傳統(tǒng)方案需要兩顆處理器
    發(fā)表于 11-03 18:17

    Intel Meteor Lake處理器全面解析

    Meteor Lake 處理器是繼 Raptor Lake 處理器之后新一代產(chǎn)品,它不僅使用了新的工藝技術(shù),也采用全新核心架構(gòu)。同時(shí),它也是Intel第一個(gè)完全采用芯片堆疊設(shè)計(jì)的客戶(hù)端
    發(fā)表于 10-25 14:29 ?2045次閱讀
    <b class='flag-5'>Intel</b> Meteor Lake<b class='flag-5'>處理器</b>全面解析