0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB時(shí)抗靜電放電有什么技巧

PCB線路板打樣 ? 來(lái)源:davidli88 ? 作者:davidli88 ? 2020-04-01 17:40 ? 次閱讀

pcb板的設(shè)計(jì)當(dāng)中,可以通過(guò)分層、恰當(dāng)?shù)牟季植季€和安裝實(shí)現(xiàn)PCB的抗ESD設(shè)計(jì)。通過(guò)調(diào)整PCB布局布線,能夠很好地防范ESD。*盡可能使用多層PCB,相對(duì)于雙面PCB而言,地平面和電源平面,以及排列緊密的信號(hào)線-地線間距能夠減小共模阻抗和感性耦合,使之達(dá)到雙面PCB的1/10到1/100。對(duì)于頂層和底層表面都有元器件、具有很短連接線。

來(lái)自人體、環(huán)境甚至電子設(shè)備內(nèi)部的靜電對(duì)于精密的半導(dǎo)體芯片會(huì)造成各種損傷,例如穿透元器件內(nèi)部薄的絕緣層;損毀MOSFET和CMOS元器件的柵極;CMOS器件中的觸發(fā)器鎖死;短路反偏的PN結(jié);短路正向偏置的PN結(jié);熔化有源器件內(nèi)部的焊接線或鋁線。為了消除靜電釋放(ESD)對(duì)電子設(shè)備的干擾和破壞,需要采取多種技術(shù)手段進(jìn)行防范。

在pcb板的設(shè)計(jì)當(dāng)中,可以通過(guò)分層、恰當(dāng)?shù)牟季植季€和安裝實(shí)現(xiàn)PCB的抗ESD設(shè)計(jì)。在設(shè)計(jì)過(guò)程中,通過(guò)預(yù)測(cè)可以將絕大多數(shù)設(shè)計(jì)修改僅限于增減元器件。通過(guò)調(diào)整PCB布局布線,能夠很好地防范ESD。以下是一些常見(jiàn)的防范措施。

*盡可能使用多層PCB,相對(duì)于雙面PCB而言,地平面和電源平面,以及排列緊密的信號(hào)線-地線間距能夠減小共模阻抗和感性耦合,使之達(dá)到雙面PCB的1/10到1/100。盡量地將每一個(gè)信號(hào)層都緊靠一個(gè)電源層或地線層。對(duì)于頂層和底層表面都有元器件、具有很短連接線以及許多填充地的高密度PCB,可以考慮使用內(nèi)層線。

*對(duì)于雙面PCB來(lái)說(shuō),要采用緊密交織的電源和地柵格。電源線緊靠地線,在垂直和水平線或填充區(qū)之間,要盡可能多地連接。一面的柵格尺寸小于等于60mm,如果可能,柵格尺寸應(yīng)小于13mm。

*確保每一個(gè)電路盡可能緊湊。

*盡可能將所有連接器都放在一邊。

*如果可能,將電源線從卡的中央引入,并遠(yuǎn)離容易直接遭受ESD影響的區(qū)域。

*在引向機(jī)箱外的連接器(容易直接被ESD擊中)下方的所有PCB層上,要放置寬的機(jī)箱地或者多邊形填充地,并每隔大約13mm的距離用過(guò)孔將它們連接在一起。

*在卡的邊緣上放置安裝孔,安裝孔周圍用無(wú)阻焊劑的頂層和底層焊盤連接到機(jī)箱地上。

*PCB裝配時(shí),不要在頂層或者底層的焊盤上涂覆任何焊料。使用具有內(nèi)嵌墊圈的螺釘來(lái)實(shí)現(xiàn)PCB與金屬機(jī)箱/屏蔽層或接地面上支架的緊密接觸。

*在每一層的機(jī)箱地和電路地之間,要設(shè)置相同的“隔離區(qū)”;如果可能,保持間隔距離為0.64mm。

*在卡的頂層和底層靠近安裝孔的位置,每隔100mm沿機(jī)箱地線將機(jī)箱地和電路地用1.27mm寬的線連接在一起。與這些連接點(diǎn)的相鄰處,在機(jī)箱地和電路地之間放置用于安裝的焊盤或安裝孔。這些地線連接可以用刀片劃開(kāi),以保持開(kāi)路,或用磁珠/高頻電容的跳接。

*如果電路板不會(huì)放入金屬機(jī)箱或者屏蔽裝置中,在電路板的頂層和底層機(jī)箱地線上不能涂阻焊劑,這樣它們可以作為ESD電弧的放電極。

*要以下列方式在電路周圍設(shè)置一個(gè)環(huán)形地:

(1)除邊緣連接器以及機(jī)箱地以外,在整個(gè)外圍四周放上環(huán)形地通路。

(2)確保所有層的環(huán)形地寬度大于2.5mm。

(3)每隔13mm用過(guò)孔將環(huán)形地連接起來(lái)。

(4)將環(huán)形地與多層電路的公共地連接到一起。

(5)對(duì)安裝在金屬機(jī)箱或者屏蔽裝置里的雙面板來(lái)說(shuō),應(yīng)該將環(huán)形地與電路公共地連接起來(lái)。不屏蔽的雙面電路則應(yīng)該將環(huán)形地連接到機(jī)箱地,環(huán)形地上不能涂阻焊劑,以便該環(huán)形地可以充當(dāng)ESD的放電棒,在環(huán)形地(所有層)上的某個(gè)位置處至少放置一個(gè)0.5mm寬的間隙,這樣可以避免形成一個(gè)大的環(huán)路。信號(hào)布線離環(huán)形地的距離不能小于0.5mm。

*在能被ESD直接擊中的區(qū)域,每一個(gè)信號(hào)線附近都要布一條地線。

*I/O電路要盡可能靠近對(duì)應(yīng)的連接器。

*對(duì)易受ESD影響的電路,應(yīng)該放在靠近電路中心的區(qū)域,這樣其他電路可以為它們提供一定的屏蔽作用。

*通常在接收端放置串聯(lián)的電阻和磁珠,而對(duì)那些易被ESD擊中的電纜驅(qū)動(dòng)器,也可以考慮在驅(qū)動(dòng)端放置串聯(lián)的電阻或磁珠。

*通常在接收端放置瞬態(tài)保護(hù)器。用短而粗的線(長(zhǎng)度小于5倍寬度,最好小于3倍寬度)連接到機(jī)箱地。從連接器出來(lái)的信號(hào)線和地線要直接接到瞬態(tài)保護(hù)器,然后才能接電路的其他部分。

*在連接器處或者離接收電路25mm的范圍內(nèi),要放置濾波電容。

(1)用短而粗的線連接到機(jī)箱地或者接收電路地(長(zhǎng)度小于5倍寬度,最好小于3倍寬度)。

(2)信號(hào)線和地線先連接到電容再連接到接收電路。

*要確保信號(hào)線盡可能短。

*信號(hào)線的長(zhǎng)度大于300mm時(shí),一定要平行布一條地線。

*確保信號(hào)線和相應(yīng)回路之間的環(huán)路面積盡可能小。對(duì)于長(zhǎng)信號(hào)線每隔幾厘米便要調(diào)換信號(hào)線和地線的位置來(lái)減小環(huán)路面積。

*從網(wǎng)絡(luò)中心位置驅(qū)動(dòng)信號(hào)進(jìn)入多個(gè)接收電路。

*確保電源和地之間的環(huán)路面積盡可能小,在靠近集成電路芯片每一個(gè)電源管腳的地方放置一個(gè)高頻電容。

*在距離每一個(gè)連接器80mm范圍以內(nèi)放置一個(gè)高頻旁路電容。

*在可能的情況下,要用地填充未使用的區(qū)域,每隔60mm距離將所有層的填充地連接起來(lái)。

*確保在任意大的地填充區(qū)(大約大于25mm×6mm)的兩個(gè)相反端點(diǎn)位置處要與地連接。

*電源或地平面上開(kāi)口長(zhǎng)度超過(guò)8mm時(shí),要用窄的線將開(kāi)口的兩側(cè)連接起來(lái)。

*復(fù)位線、中斷信號(hào)線或者邊沿觸發(fā)信號(hào)線不能布置在靠近PCB邊沿的地方。

*將安裝孔同電路公地連接在一起,或者將它們隔離開(kāi)來(lái)。

(1)金屬支架必須和金屬屏蔽裝置或者機(jī)箱一起使用時(shí),要采用一個(gè)零歐姆電阻實(shí)現(xiàn)連接。

(2)確定安裝孔大小來(lái)實(shí)現(xiàn)金屬或者塑料支架的可靠安裝,在安裝孔頂層和底層上要采用大焊盤,底層焊盤上不能采用阻焊劑,并確保底層焊盤不采用波峰焊工藝進(jìn)行焊接。

*不能將受保護(hù)的信號(hào)線和不受保護(hù)的信號(hào)線并行排列。

*要特別注意復(fù)位、中斷和控制信號(hào)線的布線。

(1)要采用高頻濾波。

(2)遠(yuǎn)離輸入和輸出電路。

(3)遠(yuǎn)離電路板邊緣。

*PCB要插入機(jī)箱內(nèi),不要安裝在開(kāi)口位置或者內(nèi)部接縫處。

*要注意磁珠下、焊盤之間和可能接觸到磁珠的信號(hào)線的布線。有些磁珠導(dǎo)電性能相當(dāng)好,可能會(huì)產(chǎn)生意想不到的導(dǎo)電路徑。

*如果一個(gè)機(jī)箱或者主板要內(nèi)裝幾個(gè)電路板,應(yīng)該將對(duì)靜電最敏感的電路板放在最中間。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4293

    文章

    22769

    瀏覽量

    393203
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42792
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    靜電放電發(fā)生器的操控模式和釋放模式哪些

    靜電放電(ESD)發(fā)生器是用于模擬靜電放電事件的測(cè)試設(shè)備,它們用于測(cè)試電子設(shè)備對(duì)靜電放電的敏感性
    的頭像 發(fā)表于 05-19 16:51 ?843次閱讀

    M9航空母頭7針能抗靜電

    德索工程師說(shuō)道M9航空母頭7針在設(shè)計(jì)時(shí)充分考慮了抗靜電的需求,M9航空母頭7針的插針和插孔采用了具有抗靜電性能的材料,這些材料能夠有效地抑制靜電的積聚和放電
    的頭像 發(fā)表于 05-15 15:29 ?209次閱讀
    M9航空母頭7針能<b class='flag-5'>抗靜電</b>嗎

    關(guān)于靜電放電保護(hù):如何防止靜電放電損傷

    如何防止靜電放電損傷呢?首先當(dāng)然改變壞境從源頭減少靜電(比如減少摩擦、少穿羊毛類毛衣、控制空氣溫濕度等),當(dāng)然這不是我們今天討論的重點(diǎn)。
    發(fā)表于 01-24 14:24 ?692次閱讀
    關(guān)于<b class='flag-5'>靜電</b><b class='flag-5'>放電</b>保護(hù):如何防止<b class='flag-5'>靜電放電</b>損傷

    請(qǐng)問(wèn)穩(wěn)壓器LTM4644的抗靜電等級(jí)是多少?

    μModule電源穩(wěn)壓器LTM4644的抗靜電等級(jí)多少?能耐多少kV的靜電電壓呢? 人體接觸靜電電壓值(HBM)多少?
    發(fā)表于 01-05 07:10

    ESD靜電放電的原理和危害

    ESD靜電放電的原理和危害? ESD靜電放電是指當(dāng)兩個(gè)物體之間的靜電累積達(dá)到一定程度時(shí),電荷會(huì)突然釋放,產(chǎn)生電流并發(fā)出明顯的火花或響聲。在日
    的頭像 發(fā)表于 01-03 14:29 ?1932次閱讀

    ESD靜電放電幾種主要的破壞機(jī)制 ESD失效的原因

    ESD靜電放電幾種主要的破壞機(jī)制 ESD失效的原因? 靜電放電(ESD)是由于靜電的積累導(dǎo)致電
    的頭像 發(fā)表于 01-03 13:42 ?3471次閱讀

    如何控制元器件靜電放電損傷的產(chǎn)生

    最容易在導(dǎo)電材料上產(chǎn)生,因此選擇具有良好防靜電性能的材料是防止靜電放電損傷的基礎(chǔ)。常見(jiàn)的防靜電材料包括抗靜電塑料、抗靜電硅膠等,這些材料能夠
    的頭像 發(fā)表于 01-03 11:43 ?423次閱讀

    控制靜電放電的三個(gè)基本原則

    控制靜電放電的三個(gè)基本原則? 控制靜電放電是一項(xiàng)關(guān)鍵的工程問(wèn)題,尤其是在現(xiàn)代工業(yè)中。靜電放電不僅
    的頭像 發(fā)表于 01-03 11:00 ?1766次閱讀

    靜電放電問(wèn)題典型案例分析

    這期我?guī)Т蠹依^續(xù)進(jìn)行靜電放電問(wèn)題典型案例分析,前篇文章分別介紹了復(fù)位信號(hào)、DC-DC芯片設(shè)計(jì)問(wèn)題引發(fā)的靜電放電問(wèn)題;這篇文章將介紹軟件設(shè)計(jì)、PCB
    的頭像 發(fā)表于 12-11 10:03 ?1090次閱讀

    靜電放電問(wèn)題典型案例分析

    從這期開(kāi)始我將帶大家進(jìn)入靜電放電問(wèn)題的典型案例分析,通過(guò)具體的實(shí)際案例以幫助大家消化前面的知識(shí),并通過(guò)典型案例的分析為后面靜電放電設(shè)計(jì)做鋪墊。
    的頭像 發(fā)表于 11-29 09:17 ?970次閱讀
    <b class='flag-5'>靜電</b><b class='flag-5'>放電</b>問(wèn)題典型案例分析

    靜電放電發(fā)生器原理 靜電放電發(fā)生器的主要用途 靜電發(fā)生器怎么使用

    靜電放電發(fā)生器原理 靜電放電發(fā)生器的主要用途 靜電發(fā)生器怎么使用? 靜電
    的頭像 發(fā)表于 11-23 10:07 ?1920次閱讀

    對(duì)設(shè)計(jì)PCB時(shí)的抗靜電放電方法簡(jiǎn)單介紹

    PCB板的設(shè)計(jì)當(dāng)中,可以通過(guò)分層、恰當(dāng)?shù)牟季植季€和安裝實(shí)現(xiàn)PCB的抗ESD設(shè)計(jì)。在設(shè)計(jì)過(guò)程中,通過(guò)預(yù)測(cè)可以將絕大多數(shù)設(shè)計(jì)修改僅限于增減元器件。通過(guò)調(diào)整PCB布局布線,能夠很好地防范ESD。以下是一些常見(jiàn)的防范措施。
    發(fā)表于 11-20 15:28 ?412次閱讀

    靜電放電電流環(huán)路的干擾機(jī)理分析

    靜電放電過(guò)程中靜電干擾主要通過(guò)三種間接耦合方式干擾敏感源,即電場(chǎng)耦合、磁場(chǎng)耦合、地彈。前文已經(jīng)深入分析了靜電放電過(guò)程中的電場(chǎng)耦合,今天就談?wù)?/div>
    的頭像 發(fā)表于 10-30 14:24 ?2134次閱讀
    <b class='flag-5'>靜電</b><b class='flag-5'>放電</b>電流環(huán)路的干擾機(jī)理分析

    三極管和MOS管抗靜電?|深圳比創(chuàng)達(dá)EMCa

    和MOS管抗靜電都有一定了解了吧,有疑問(wèn)和不懂的想了解可以隨時(shí)咨詢深圳比創(chuàng)達(dá)這邊。今天就先說(shuō)到這,下次給各位講解些別的內(nèi)容,咱們下回見(jiàn)啦!也可以關(guān)注我司wx公眾平臺(tái):深圳比創(chuàng)達(dá)EMC!以上就是深圳市比
    發(fā)表于 09-25 10:56

    三極管和MOS管抗靜電?

    三極管和MOS管抗靜電?|深圳比創(chuàng)達(dá)EMC
    的頭像 發(fā)表于 09-25 10:54 ?678次閱讀
    三極管和MOS管<b class='flag-5'>抗靜電</b>?