0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

多層PCB設計時的EMI需要留意哪一些

PCB線路板打樣 ? 來源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-04-04 17:23 ? 次閱讀

現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設計等。本文從最基本的PCB布板出發(fā),討論PCB分層堆疊在控制EMI輻射中的作用和設計技巧。

電源匯流排

IC的電源引腳附近合理地安置適當容量的電容,可使IC輸出電壓的跳變來得更快。然而,問題并非到此為止。由于電容呈有限頻率響應的特性,這使得電容無法 在全頻帶上生成干凈地驅(qū)動IC輸出所需要的諧波功率。除此之外,電源匯流排上形成的瞬態(tài)電壓在去耦路徑的電感兩端會形成電壓降,這些瞬態(tài)電壓就是主要的共 模EMI干擾源。我們應該怎么解決這些問題?

就我們電路板上的IC而言,IC周圍的電源層可以看成是優(yōu)良的高頻電容器,它可以收集為干凈輸出提供高頻能量的分立電容器所泄漏的那部份能量。此外,優(yōu)良的電源層的電感要小,從而電感所合成的瞬態(tài)信號也小,進而降低共模EMI。

電源層到IC電源引腳的連線必須盡可能短,因為數(shù)位信號的上升沿越來越快,最好是直接連到IC電源引腳所在的焊盤上。

為了控制共模EMI,電源層要有助于去耦和具有足夠低的電感,這個電源層必須是一個設計相當好的電源層的配對。有人可能會問,好到什么程度才算好?問題的答 案取決于電源的分層、層間的材料以及工作頻率(即IC上升時間的函數(shù))。通常,電源分層的間距是6mil,夾層是FR4材料,則每平方英寸電源層的等效電 容約為75pF。顯然,層間距越小電容越大。

上升時間為100到300ps的器件并不多,但是按照目前IC的發(fā)展速度,上升 時間在100到300ps范圍的器件將占有很高的比例。對于100到300ps上升時間的電路,3mil層間距對大多數(shù)應用將不再適用。那時,有必要采用 層間距小于1mil的分層技術(shù),并用介電常數(shù)很高的材料代替FR4介電材料?,F(xiàn)在,陶瓷和加陶塑料可以滿足100到300ps上升時間電路的設計要求。

盡管未來可能會采用新材料和新方法,但對于今天常見的1到3ns上升時間電路、3到6mil層間距和FR4介電材料,通常足夠處理高端諧波并使瞬態(tài)信號足夠低,就是說,共模EMI可以降得很低。本文給出的PCB分層堆疊設計實例將假定層間距為3到6mil。

電磁屏蔽

從信號走線來看,好的分層策略應該是把所有的信號走線放在一層或若干層,這些層緊挨著電源層或接地層。對于電源,好的分層策略應該是電源層與接地層相鄰,且電源層與接地層的距離盡可能小,這就是我們所講的“分層\“策略。

PCB堆疊

什么樣的堆疊策略有助于屏蔽和抑制EMI?以下分層堆疊方案假定電源電流在單一層上流動,單電壓或多電壓分布在同一層的不同部份。多電源層的情形稍后討論。

4層板

4層板設計存在若干潛在問題。首先,傳統(tǒng)的厚度為62mil的四層板,即使信號層在外層,電源和接地層在內(nèi)層,電源層與接地層的間距仍然過大。

如果成本要求是第一位的,可以考慮以下兩種傳統(tǒng)4層板的替代方案。這兩個方案都能改善EMI抑制的性能,但只適用于板上元件密度足夠低和元件周圍有足夠面積(放置所要求的電源覆銅層)的場合。

第一種為首選方案,PCB的外層均為地層,中間兩層均為信號/電源層。信號層上的電源用寬線走線,這可使電源電流的路徑阻抗低,且信號微帶路徑的阻抗也低。從EMI控制的角度看,這是現(xiàn)有的最佳4層PCB結(jié)構(gòu)。第二種方案的外層走電源和地,中間兩層走信號。該方案相對傳統(tǒng)4層板來說,改進要小一些,層間阻抗和傳統(tǒng)的4層板一樣欠佳。

如果要控制走線阻抗,上述堆疊方案都要非常小心地將走線布置在電源和接地鋪銅島的下邊。另外,電源或地層上的鋪銅島之間應盡可能地互連在一起,以確保DC和低頻的連接性。

6層板

如果4層板上的元件密度比較大,則最好采用6層板。但是,6層板設計中某些疊層方案對電磁場的屏蔽作用不夠好,對電源匯流排瞬態(tài)信號的降低作用甚微。下面討論兩個實例。

第一例將電源和地分別放在第2和第5層,由于電源覆銅阻抗高,對控制共模EMI輻射非常不利。不過,從信號的阻抗控制觀點來看,這一方法卻是非常正確的。

第二例將電源和地分別放在第3和第4層,這一設計解決了電源覆銅阻抗問題,由于第1層和第6層的電磁屏蔽性能差,差模EMI增加了。如果兩個外層上的信號線 數(shù)量最少,走線長度很短(短于信號最高諧波波長的1/20),則這種設計可以解決差模EMI問題。將外層上的無元件和無走線區(qū)域鋪銅填充并將覆銅區(qū)接地 (每1/20波長為間隔),則對差模EMI的抑制特別好。如前所述,要將鋪銅區(qū)與內(nèi)部接地層多點相聯(lián)。

通用高性能6層板設計 一般將第1和第6層布為地層,第3和第4層走電源和地。由于在電源層和接地層之間是兩層居中的雙微帶信號線層,因而EMI抑制能力是優(yōu)異的。該設計的缺點 在于走線層只有兩層。前面介紹過,如果外層走線短且在無走線區(qū)域鋪銅,則用傳統(tǒng)的6層板也可以實現(xiàn)相同的堆疊。

另一種6層板布局為信號、地、信號、電源、地、信號,這可實現(xiàn)高級信號完整性設計所需要的環(huán)境。信號層與接地層相鄰,電源層和接地層配對。顯然,不足之處是層的堆疊不平衡。

這通常會給加工制造帶來麻煩。解決問題的辦法是將第3層所有的空白區(qū)域填銅,填銅后如果第3層的覆銅密度接近于電源層或接地層,這塊板可以不嚴格地算作是結(jié) 構(gòu)平衡的電路板。填銅區(qū)必須接電源或接地。連接過孔之間的距離仍然是1/20波長,不見得處處都要連接,但理想情況下應該連接。

多電源層的設計

如果同一電壓源的兩個電源層需要輸出大電流,則電路板應布成兩組電源層和接地層。在這種情況下,每對電源層和接地層之間都放置了絕緣層。這樣就得到我們期望 的等分電流的兩對阻抗相等的電源匯流排。如果電源層的堆疊造成阻抗不相等,則分流就不均勻,瞬態(tài)電壓將大得多,并且EMI會急劇增加。

如果電路板上存在多個數(shù)值不同的電源電壓,則相應地需要多個電源層,要牢記為不同的電源創(chuàng)建各自配對的電源層和接地層。在上述兩種情況下,確定配對電源層和接地層在電路板的位置時,切記制造商對平衡結(jié)構(gòu)的要求。

責任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4293

    文章

    22769

    瀏覽量

    393197
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42791
收藏 人收藏

    評論

    相關(guān)推薦

    對于多層pcb走線般原則

    多層PCB走線是電子設計中的個重要環(huán)節(jié),它關(guān)系到電路的性能、可靠性和成本。 、多層PCB設計
    的頭像 發(fā)表于 08-15 09:42 ?232次閱讀

    PCB設計中的常見問題有哪些?

    板)設計是個至關(guān)重要的環(huán)節(jié)。個優(yōu)秀的PCB設計不僅能夠保證電子產(chǎn)品的穩(wěn)定運行,還能提高產(chǎn)品的外觀和性能。然而,很多設計師在PCB設計中會遇到一些
    的頭像 發(fā)表于 05-23 09:13 ?581次閱讀
    <b class='flag-5'>PCB設計</b>中的常見問題有哪些?

    多層pcb設計如何過孔的原理

    站式PCBA智造廠家今天為大家講講如何實現(xiàn)多層PCB的過孔?多層pcb設計過孔的方法。在現(xiàn)代電子行業(yè)中,
    的頭像 發(fā)表于 04-15 11:14 ?690次閱讀

    PCB設計大揭秘:為什么多層板層數(shù)總是偶數(shù)?

    站式PCBA智造廠家今天為大家講講為什么PCB設計多層板多是偶數(shù)層?PCB多層板都是偶數(shù)層的原因。PC
    的頭像 發(fā)表于 04-11 09:40 ?366次閱讀

    多層PCB工藝包含哪些內(nèi)容和要求呢?

    站式PCBA智造廠家今天為大家講講pcb設計需要知道的多層板工藝有哪些?PCB多層板工藝介紹。
    的頭像 發(fā)表于 03-06 09:36 ?310次閱讀

    LTM4630電源模塊在多路并聯(lián)時在pcb設計時需要注意哪些細節(jié)?

    LTM4630電源模塊在多路并聯(lián)時在pcb設計時需要注意那些細節(jié) 比如在3路或者4路并聯(lián)時在畫pcb時走線需要注意那些地方,要加入對稱設計和阻抗匹配嗎, 如何才能做到并聯(lián)均流效果最好,
    發(fā)表于 01-05 08:07

    PCB設計EMI傳導干擾該如何處理?

    從上面的三要素中,我們對EMI的傳播路徑:空間耦合和傳導耦合比較熟悉;我們實際也是重點在運用上述的理論來進行我們的實踐指導;在實際進行電路設計時我們PCB的設計也很關(guān)鍵;基本60%的EMC問題都是
    發(fā)表于 12-18 16:22 ?347次閱讀
    <b class='flag-5'>PCB設計</b>中<b class='flag-5'>EMI</b>傳導干擾該如何處理?

    100M到200M的ADC在PCB設計時,要進行嚴格的阻抗匹配嗎?

    100M到200M的ADC在PCB設計時,要進行嚴格的阻抗匹配么?有沒有一些標準性的文檔來說明呢
    發(fā)表于 12-05 06:30

    請問AD8138的負電壓可以由哪一些負電壓芯片提供?

    目前需要用AD8138作為AD9288的驅(qū)動,AD8138工作需要正負電源,正電源已經(jīng)解決,負電源目前選用7660負電壓轉(zhuǎn)換器,發(fā)現(xiàn)7660不能滿足AD8138的功率需求,請問AD8138的負電壓可以由哪一些負電壓芯片提供,有沒
    發(fā)表于 11-27 06:25

    PCB設計中,使用多層PCB板的主要原因

    站式PCBA智造廠家今天為大家講講PCB設計為什么要采用多層PCB結(jié)構(gòu)進行?使用多層PCB板的
    的頭像 發(fā)表于 11-24 09:16 ?645次閱讀
    在<b class='flag-5'>PCB設計</b>中,使用<b class='flag-5'>多層</b><b class='flag-5'>PCB</b>板的主要原因

    PCB抄板的一些方法

    拆掉所有器多層板抄板件,并且將PAD孔里的錫去掉。用酒精將PCB清洗干凈,然后放入掃描儀內(nèi),掃描儀掃描的時候需要稍調(diào)高一些掃描的像素, 以便得到較清晰的圖像。
    的頭像 發(fā)表于 11-15 17:04 ?768次閱讀
    <b class='flag-5'>PCB</b>抄板的<b class='flag-5'>一些</b>方法

    PCB設計中的疊層原則

    在進行多層PCB的設計時PCB的層疊是其中個非常重要的環(huán)節(jié),層疊的好壞對于產(chǎn)品的性能有直接的影響,下面我們將為大家梳理
    的頭像 發(fā)表于 11-13 07:50 ?1426次閱讀
    <b class='flag-5'>PCB設計</b>中的疊層原則

    為什么PCB設計時要考慮熱設計?

    為什么PCB設計時要考慮熱設計? PCB(Printed Circuit Board)設計是指通過軟件將電路圖轉(zhuǎn)化為PCB布局圖,以導出個能夠輸出到電路板的文件。在進行電路設
    的頭像 發(fā)表于 10-24 09:58 ?574次閱讀

    DC-DC轉(zhuǎn)換器PCB設計一些要點

    DC-DC轉(zhuǎn)換器可以實現(xiàn)各種電壓電平的高效電源轉(zhuǎn)換和供電,但是隨著需求的不斷上升,需要更高功率密度更高效率以及更小的尺寸,DC-DC轉(zhuǎn)換的PCB設計就更為重要了。下面說說DC-DC轉(zhuǎn)換器 P
    的頭像 發(fā)表于 10-23 11:24 ?768次閱讀
    DC-DC轉(zhuǎn)換器<b class='flag-5'>PCB設計</b>的<b class='flag-5'>一些</b>要點

    PCB設計ESD抑制準則?

    PCB布線是ESD防護的個關(guān)鍵要素,合理的PCB設計可以減少故障檢查和返工所帶來不必要的成本。在PCB設計中,不但需要在靜電薄弱電路增加靜
    的頭像 發(fā)表于 09-26 10:57 ?889次閱讀
    <b class='flag-5'>PCB設計</b>ESD抑制準則?