0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB疊層設(shè)計要遵循什么原則

PCB線路板打樣 ? 來源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-03-27 17:26 ? 次閱讀

考慮到信號質(zhì)量控制因素,PCB層疊設(shè)計的一般原則如下:

1、元件面相鄰的第二層為地平面,提供器件屏蔽層以及頂層布線提供參考平面。

2、所有信號層盡可能與地平面相鄰,以保證完整的回流通道。

3、盡量避免兩層信號層直接相鄰,以減少串?dāng)_。

4、主電源盡可能與其對應(yīng)地相鄰,構(gòu)成平面電容,降低電源平面阻抗。

5、兼顧層壓結(jié)構(gòu)對稱,利于制版生產(chǎn)時的翹曲控制。

以上為層疊設(shè)計的常規(guī)原則,在實(shí)際開展層疊設(shè)計時,電路板設(shè)計師可以通過增加相鄰布線層的間距,縮小對應(yīng)布線層到參考平面的間距,進(jìn)而控制層間布線串?dāng)_率的前提下,可以使用兩信號層直接相鄰。對于比較注重成本的消費(fèi)類產(chǎn)品,可以弱化電源與地平面相鄰降低平面阻抗的方式,從而盡可能減少布線層,降低PCB成本。當(dāng)然,這樣做的代價是存在信號質(zhì)量設(shè)計風(fēng)險的。

對于背板(Backplane或midplane)的層疊設(shè)計,鑒于常見背板很難做到相鄰走線互相垂直不可避免地出現(xiàn)平行長距離布線。對于高速背板,一般層疊原則如下:

1、Top面、Bottom面為完整的地平面,構(gòu)成屏蔽腔體。

2、無相鄰層平行布線,以減少串?dāng)_,或者相鄰布線層間距遠(yuǎn)遠(yuǎn)大于參考平面間距。

3、所有信號層盡可能與地平面相鄰,以保證完整的回流通道。

需要說明的是,在具體的PCB層疊設(shè)置時,要對以上原則進(jìn)行靈活掌握和運(yùn)用,根據(jù)實(shí)際單板的需求進(jìn)行合理的分析,最終確定合適的層疊方案,切忌生搬硬套。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4294

    文章

    22776

    瀏覽量

    393233
  • 可制造性設(shè)計
    +關(guān)注

    關(guān)注

    10

    文章

    2064

    瀏覽量

    15379
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42795
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3492

    瀏覽量

    4188
收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計基本原則總結(jié),工程師必看

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計安全規(guī)則有哪些要求?PCB工藝規(guī)范及PCB設(shè)計安規(guī)原則。在PCB設(shè)計中,
    的頭像 發(fā)表于 07-09 09:46 ?654次閱讀

    PCB多層板為什么都是偶數(shù)?奇數(shù)不行嗎?

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計為偶數(shù)的原因有哪些?PCB
    的頭像 發(fā)表于 07-03 09:36 ?275次閱讀

    什么是PCB?PCB設(shè)計原則

    對于信號,通常每個信號都與內(nèi)電直接相鄰,與其他信號有有效的隔離,以減小串?dāng)_。在設(shè)計過程中,可以考慮多層參考地平面,以增強(qiáng)電磁吸收能力。
    的頭像 發(fā)表于 04-10 16:02 ?1856次閱讀
    什么是<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>?<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計<b class='flag-5'>原則</b>

    PCB設(shè)計優(yōu)化ESD性能設(shè)計

    良好的PCB設(shè)計能夠?yàn)楦咚傩盘柣亓魈峁┩暾穆窂?,縮小信號環(huán)路面積,降低信號耦合靜電放電噪聲干擾的能力。良好的PCB
    發(fā)表于 01-19 10:00 ?500次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計優(yōu)化ESD性能設(shè)計

    安裝電源濾波器遵循原則有哪些?

    安裝電源濾波器遵循原則有哪些? 安裝電源濾波器是一項(xiàng)關(guān)鍵的任務(wù),旨在凈化傳輸?shù)皆O(shè)備的電源,并保護(hù)其免受電源干擾的影響。以下是安裝電源濾波器時應(yīng)遵循
    的頭像 發(fā)表于 01-11 15:59 ?314次閱讀

    PCB設(shè)計示例詳解

    對于兩板來說,由于板層數(shù)量少,已經(jīng)不存在的問題。控制EMI輻射主要從布線和布局來考慮;單層板和雙層板的電磁兼容問題越來越突出。造成這種現(xiàn)象的主要原因就是因信號回路面積過大,不僅產(chǎn)生了較強(qiáng)的電磁輻射,而且使電路對外界干擾敏感
    發(fā)表于 01-03 15:06 ?278次閱讀

    各種結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)設(shè)計

    今天畫了幾張多層PCB電路板內(nèi)部結(jié)構(gòu)圖,用立體圖形展示各種結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)。
    發(fā)表于 01-02 10:10 ?667次閱讀
    各種<b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)的<b class='flag-5'>PCB</b>圖內(nèi)部架構(gòu)設(shè)計

    DDR電路的與阻抗設(shè)計!

    在8通孔板設(shè)計中,頂層信號 L1 的參考平面為 L2,底層信號 L8 的參考平面為 L7。 建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅
    發(fā)表于 12-25 13:48

    DDR電路的與阻抗設(shè)計

    在8通孔板設(shè)計中,頂層信號 L1 的參考平面為 L2,底層信號 L8 的參考平面為 L7。 建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅
    發(fā)表于 12-25 13:46

    PCB布局設(shè)計應(yīng)遵循哪些原則

    首先,考慮PCB尺寸大小。PCB尺寸過大時,印制線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受干擾。在確定印刷線路板尺寸后,再確定特殊元件的位置。,根據(jù)電路的功能單元,對電路的全部元器件進(jìn)行布局
    發(fā)表于 12-04 15:13 ?532次閱讀

    PCB設(shè)計的排布原則和常用層疊結(jié)構(gòu)知識

    確定多層PCB板的層疊結(jié)構(gòu)需要考慮較多的因素。從布線方面來說,層數(shù)越多越利于布線,但是制板成本和難度也會隨之增加。對于生產(chǎn)廠家來說,層疊結(jié)構(gòu)對稱與否是PCB板制造時需要關(guān)注的焦點(diǎn),所以層數(shù)的選擇需要考慮各方面的需求,以達(dá)到的平衡。
    發(fā)表于 11-22 15:29 ?715次閱讀

    PCB設(shè)計中的原則

    在進(jìn)行多層PCB的設(shè)計時,PCB的層疊是其中一個非常重要的環(huán)節(jié),層疊的好壞對于產(chǎn)品的性能有直接的影響,下面我們將為大家梳理一下多層板層疊的一些基本原則。 首先,我們需要滿足信號與地層
    的頭像 發(fā)表于 11-13 07:50 ?1427次閱讀
    <b class='flag-5'>PCB</b>設(shè)計中的<b class='flag-5'>疊</b><b class='flag-5'>層</b><b class='flag-5'>原則</b>

    PCBA電路板經(jīng)典設(shè)計多為偶數(shù)的原因

    在smt貼片工廠中從設(shè)計的PCB可以發(fā)現(xiàn),經(jīng)典的設(shè)計幾乎都是偶數(shù)而不是奇數(shù)
    的頭像 發(fā)表于 11-08 10:07 ?429次閱讀

    6PCB設(shè)計指南

    4PCB上的空間用完后,就該升級到6電路板了。額外的可以為更多的信號、額外的平面對或?qū)w的混合提供空間。如何使用這些額外的并不重要,
    發(fā)表于 10-16 15:24 ?2013次閱讀
    6<b class='flag-5'>層</b><b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計指南

    如何正確的對PCB進(jìn)行構(gòu)建

    只有使用正確的PCB進(jìn)行構(gòu)建,高速設(shè)計才能成功運(yùn)行。您的必須正確布置電源和接地層,為信號分配足夠的
    的頭像 發(fā)表于 10-05 16:12 ?838次閱讀
    如何正確的對<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>進(jìn)行構(gòu)建