0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高頻高速PCB設(shè)計(jì)可能遇到什么問題

PCB線路板打樣 ? 來源:pcb論壇 ? 作者:pcb論壇 ? 2020-03-21 22:43 ? 次閱讀

當(dāng)前,高頻、高速PCB設(shè)計(jì)已經(jīng)成為了主流,每個(gè)PCB Layout工程師都應(yīng)該熟練掌握。接下來,板兒妹和大家分享硬件大牛們?cè)诟哳l高速PCB電路中的一些設(shè)計(jì)經(jīng)驗(yàn),希望對(duì)大家有所幫助。

1、如何避免高頻干擾?

避免高頻干擾的基本思路是盡量降低高頻信號(hào)電磁場(chǎng)的干擾,也就是所謂的串?dāng)_(Crosstalk)??捎美蟾咚傩盘?hào)和模擬信號(hào)之間的距離,或加ground guard/shunt traces 在模擬信號(hào)旁邊。還要注意數(shù)字地對(duì)模擬地的噪聲干擾。

2、在高速PCB設(shè)計(jì)原理圖設(shè)計(jì)時(shí),如何考慮阻抗匹配問題?

在設(shè)計(jì)高速PCB 電路時(shí),阻抗匹配是設(shè)計(jì)的要素之一。而阻抗值跟走線方式有絕對(duì)的關(guān)系,例如是走在表面層(microstrip)或內(nèi)層(stripline/double stripline),與參考層(電源層或地層)的距離,走線寬度,PCB材質(zhì)等均會(huì)影響走線的特性阻抗值。也就是說要在布線后才能確定阻抗值。一般仿真軟件會(huì)因線路模型或所使用的數(shù)學(xué)算法的限制而無法考慮到一些阻抗不連續(xù)的布線情況,這時(shí)候在原理圖上只能預(yù)留一些terminators(端接),如串聯(lián)電阻等,來緩和走線阻抗不連續(xù)的效應(yīng)。真正根本解決問題的方法還是布線時(shí)盡量注意避免阻抗不連續(xù)的發(fā)生。

3、在高速PCB設(shè)計(jì)時(shí),設(shè)計(jì)者應(yīng)該從那些方面去考慮EMC、EMI 的規(guī)則呢?

一般EMI/EMC 設(shè)計(jì)時(shí)需要同時(shí)考慮輻射(radiated)與傳導(dǎo)(conducted)兩個(gè)方面。前者歸屬于頻率較高的部分(》30MHz)后者則是較低頻的部分(《30MHz)。所以不能只注意高頻而忽略低頻的部分。一個(gè)好的EMI/EMC 設(shè)計(jì)必須一開始布局時(shí)就要考慮到器件的位置,PCB 疊層的安排,重要聯(lián)機(jī)的走法,器件的選擇等,如果這些沒有事前有較佳的安排,事后解決則會(huì)事倍功半,增加成本。 例如時(shí)鐘產(chǎn)生器的位置盡量不要靠近對(duì)外的連接器,高速信號(hào)盡量走內(nèi)層并注意特性阻抗匹配與參考層的連續(xù)以減少反射,器件所推的信號(hào)之斜率(slew rate)盡量小以減低高頻成分,選擇去耦合(decoupling/bypass)電容時(shí)注意其頻率響應(yīng)是否符合需求以降低電源層噪聲。另外,注意高頻信號(hào)電流之回流路徑使其回路面積盡量?。ㄒ簿褪腔芈纷杩筶oop impedance 盡量?。┮詼p少輻射。還可以用分割地層的方式以控制高頻噪聲的范圍。最后,適當(dāng)?shù)倪x擇PCB 與外殼的接地點(diǎn)(chassis ground)。

4、如何選擇PCB板材?

選擇PCB 板材必須在滿足設(shè)計(jì)需求和可量產(chǎn)性及成本中間取得平衡點(diǎn)。設(shè)計(jì)需求包含電氣和機(jī)構(gòu)這兩部分。通常在設(shè)計(jì)非常高速的PCB 板子(大于GHz 的頻率)時(shí)這材質(zhì)問題會(huì)比較重要。例如,現(xiàn)在常用的FR-4 材質(zhì),在幾個(gè)GHz 的頻率時(shí)的介質(zhì)損耗(dielectric loss)會(huì)對(duì)信號(hào)衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質(zhì)損在所設(shè)計(jì)的頻率是否合用。

5、如何盡可能的達(dá)到EMC 要求,又不致造成太大的成本壓力?

PCB 板上會(huì)因EMC 而增加的成本通常是因增加地層數(shù)目以增強(qiáng)屏蔽效應(yīng)及增加了ferrite bead、choke等抑制高頻諧波器件的緣故。除此之外,通常還是需搭配其它機(jī)構(gòu)上的屏蔽結(jié)構(gòu)才能使整個(gè)系統(tǒng)通過EMC的要求。以下僅就PCB 板的設(shè)計(jì)技巧提供幾個(gè)降低電路產(chǎn)生的電磁輻射效應(yīng)。

盡可能選用信號(hào)斜率(slew rate)較慢的器件,以降低信號(hào)所產(chǎn)生的高頻成分。

注意高頻器件擺放的位置,不要太靠近對(duì)外的連接器。

注意高速信號(hào)的阻抗匹配,走線層及其回流電流路徑(return current path),以減少高頻的反射與輻射。

在各器件的電源管腳放置足夠與適當(dāng)?shù)娜ヱ詈想娙菀跃徍碗娫磳雍偷貙由系脑肼?。特別注意電容的頻率響應(yīng)與溫度的特性是否符合設(shè)計(jì)所需。

對(duì)外的連接器附近的地可與地層做適當(dāng)分割,并將連接器的地就近接到chassis ground。

可適當(dāng)運(yùn)用ground guard/shunt traces 在一些特別高速的信號(hào)旁。但要注意guard/shunt traces 對(duì)走線特性阻抗的影響。

電源層比地層內(nèi)縮20H,H 為電源層與地層之間的距離。

6、2G 以上高頻PCB 設(shè)計(jì),走線,排版,應(yīng)重點(diǎn)注意哪些方面?

2G 以上高頻PCB 屬于射頻電路設(shè)計(jì),不在高速數(shù)字電路設(shè)計(jì)討論范圍內(nèi)。而 射頻電路的布局(layout)和布線(routing)應(yīng)該和原理圖一起考慮的,因?yàn)椴季植季€都會(huì)造成分布效應(yīng)。而且,射頻電路設(shè)計(jì)一些無源器件是通過參數(shù)化定義,特殊形狀銅箔實(shí)現(xiàn),因此要求EDA 工具能夠提供參數(shù)化器件,能夠編輯特殊形狀銅箔。Mentor 公司的boardstation 中有專門的RF 設(shè)計(jì)模塊,能夠滿足這些要求。而且,一般射頻設(shè)計(jì)要求有專門射頻電路分析工具,業(yè)界最著名的是agilent 的 eesoft,和Mentor 的工具有很好的接口。

7、添加測(cè)試點(diǎn)會(huì)不會(huì)影響高速信號(hào)的質(zhì)量?

會(huì)不會(huì)影響信號(hào)質(zhì)量要看加測(cè)試點(diǎn)的方式和信號(hào)到底多快而定?;旧贤饧拥臏y(cè)試點(diǎn)(不用在線既有的穿孔(via or DIP pin)當(dāng)測(cè)試點(diǎn))可能加在在線或是從在線拉一小段線出來。前者相當(dāng)于是加上一個(gè)很小的電容在在線,后者則是多了一段分支。這兩個(gè)情況都會(huì)對(duì)高速信號(hào)多多少少會(huì)有點(diǎn)影響,影響的程度就跟信號(hào)的頻率速度和信號(hào)緣變化率(edge rate)有關(guān)。影響大小可透過仿真得知。原則上測(cè)試點(diǎn)越小越好(當(dāng)然還要滿足測(cè)試機(jī)具的要求)分支越短越好。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4294

    文章

    22776

    瀏覽量

    393231
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42794
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB設(shè)計(jì)中的常見問題有哪些?

    板)設(shè)計(jì)是一個(gè)至關(guān)重要的環(huán)節(jié)。一個(gè)優(yōu)秀的PCB設(shè)計(jì)不僅能夠保證電子產(chǎn)品的穩(wěn)定運(yùn)行,還能提高產(chǎn)品的外觀和性能。然而,很多設(shè)計(jì)師在PCB設(shè)計(jì)中會(huì)遇到一些常見的問題,這些問題可能會(huì)導(dǎo)致設(shè)計(jì)延
    的頭像 發(fā)表于 05-23 09:13 ?583次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的常見問題有哪些?

    PCB設(shè)計(jì)有必要去掉死銅嗎?死銅能帶來什么問題?

    銅能帶來什么問題? ①EMI問題:死銅在電路板上可能形成天線效應(yīng),增強(qiáng)周圍的輻射強(qiáng)度,并接受外界電磁干擾,從而影響電路的正常工作; ②高頻噪聲:在高頻電路中,死銅
    發(fā)表于 05-13 09:16 ?1146次閱讀

    PCB設(shè)計(jì)中會(huì)遇到的八種阻抗計(jì)算模型

    電子發(fā)燒友網(wǎng)站提供《PCB設(shè)計(jì)中會(huì)遇到的八種阻抗計(jì)算模型.docx》資料免費(fèi)下載
    發(fā)表于 03-07 14:20 ?1次下載

    高頻高密度PCB布局設(shè)計(jì)注意事項(xiàng)

    清寶PCB抄板今天為大家講講PCB設(shè)計(jì)高頻電路板布線要注意什么?高頻電路PCB布局設(shè)計(jì)的注意事項(xiàng)??茖W(xué)技術(shù)的
    的頭像 發(fā)表于 03-04 14:01 ?335次閱讀

    【2023電子工程師大會(huì)】高速PCB設(shè)計(jì)與驗(yàn)證分析ppt

    【2023電子工程師大會(huì)】高速PCB設(shè)計(jì)與驗(yàn)證分析ppt
    發(fā)表于 01-03 16:31 ?32次下載

    EMC之PCB設(shè)計(jì)技巧

    EMC之PCB設(shè)計(jì)技巧 電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來都需要系統(tǒng)設(shè)計(jì)工程師擦亮眼睛,在當(dāng)今電路板設(shè)計(jì)和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下,這兩大問題尤其令PCB布局
    發(fā)表于 12-19 09:53

    PCB設(shè)計(jì)高速電路

    PCB設(shè)計(jì)高速電路
    的頭像 發(fā)表于 12-05 14:26 ?663次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>之<b class='flag-5'>高速</b>電路

    高速PCB設(shè)計(jì)中的射頻分析與處理方法

    射頻(Radio Frequency,RF)電路在現(xiàn)代電子領(lǐng)域中扮演著至關(guān)重要的角色,涵蓋了廣泛的應(yīng)用,從通信系統(tǒng)到雷達(dá)和射頻識(shí)別(RFID)等。在高速PCB設(shè)計(jì)中,射頻電路的分析和處理是一項(xiàng)具有
    的頭像 發(fā)表于 11-30 07:45 ?720次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>中的射頻分析與處理方法

    高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法

    高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法
    的頭像 發(fā)表于 11-24 18:03 ?634次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>當(dāng)中鋪銅處理方法

    PCB可能遇到的問題和解決辦法

    不知道你有沒有在畫PCB呢,在畫的時(shí)候,遇到了些什么問題呢?
    的頭像 發(fā)表于 11-13 14:18 ?2876次閱讀
    畫<b class='flag-5'>PCB</b><b class='flag-5'>可能</b><b class='flag-5'>遇到</b>的問題和解決辦法

    PCB設(shè)計(jì)中的信號(hào)完整性問題

    信號(hào)傳輸并非嚴(yán)格針對(duì)網(wǎng)絡(luò)設(shè)計(jì)師,您的PCB設(shè)計(jì)可能會(huì)遇到相同類型的問題。由于您無需費(fèi)力地?cái)[弄耳朵,因此防止電源完整性和信號(hào)完整性問題對(duì)于您的PCB設(shè)計(jì)流暢且無靜電至關(guān)重要。
    的頭像 發(fā)表于 11-08 17:25 ?627次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的信號(hào)完整性問題

    PCB設(shè)計(jì)中的高速電路布局布線

    高速電路無疑是PCB設(shè)計(jì)中要求非常嚴(yán)苛的一部分,因?yàn)?b class='flag-5'>高速信號(hào)很容易被干擾,導(dǎo)致信號(hào)質(zhì)量下降,所以在PCB設(shè)計(jì)的過程中就需要避免或降低這種情況的發(fā)生。 在具體的
    的頭像 發(fā)表于 11-06 14:55 ?548次閱讀

    高速信號(hào)pcb設(shè)計(jì)中的布局

    對(duì)于高速信號(hào),pcb的設(shè)計(jì)要求會(huì)更多,因?yàn)?b class='flag-5'>高速信號(hào)很容易收到其他外在因素的干擾,導(dǎo)致實(shí)際設(shè)計(jì)出來的東西和原本預(yù)期的效果相差很多。 所以在高速信號(hào)pc
    的頭像 發(fā)表于 11-06 10:04 ?662次閱讀
    <b class='flag-5'>高速</b>信號(hào)<b class='flag-5'>pcb設(shè)計(jì)</b>中的布局

    關(guān)于高速串行信號(hào)隔直電容的PCB設(shè)計(jì)注意點(diǎn)

    開來,從而達(dá)到保護(hù)信號(hào)完整性的目的。下面將詳細(xì)介紹高速串行信號(hào)隔直電容的PCB設(shè)計(jì)注意事項(xiàng)。 1. 布局原則 在進(jìn)行高速串行信號(hào)隔直電容的PCB布局時(shí),需要遵循以下原則: (1)將
    的頭像 發(fā)表于 10-24 10:26 ?735次閱讀

    PCB設(shè)計(jì)遇到的阻抗不連續(xù)問題及解決方法

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)阻抗不連續(xù)怎么辦?PCB設(shè)計(jì)阻抗不連續(xù)問題的解決方法。大家都知道PCB設(shè)計(jì)阻抗要連續(xù)。但是PCB設(shè)計(jì)也總有阻抗不能連續(xù)的時(shí)候。怎么辦?下面
    的頭像 發(fā)表于 09-22 09:32 ?1071次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中<b class='flag-5'>遇到</b>的阻抗不連續(xù)問題及解決方法