0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb設(shè)計需要遵循哪一些原則

PCB線路板打樣 ? 來源:面包板 ? 作者:面包板 ? 2020-01-28 12:33 ? 次閱讀

一、前言

PCB板上抑制干擾的途徑有:

1、減小差模信號回路面積。

2、減小高頻噪聲回流(濾波、隔離及匹配)。

3、減小共模電壓(接地設(shè)計)。高速PCB EMC設(shè)計的47個原則二、PCB設(shè)計原則歸納

原則1:PCB時鐘頻率超過5MHZ或信號上升時間小于5ns,一般需要使用多層板設(shè)計。

原因:采用多層板設(shè)計信號回路面積能夠得到很好的控制。

原則2:對于多層板,關(guān)鍵布線層(時鐘線、總線、接口信號線、射頻線、復(fù)位信號線、片選信號線以及各種控制信號線等所在層)應(yīng)與完整地平面相鄰,優(yōu)選兩地平面之間。

原因:關(guān)鍵信號線一般都是強(qiáng)輻射或極其敏感的信號線,靠近地平面布線能夠使其信號回路面積減小,減小其輻射強(qiáng)度或提高抗干擾能力。

原則3:對于單層板,關(guān)鍵信號線兩側(cè)應(yīng)該包地處理。

原因:關(guān)鍵信號兩側(cè)包地,一方面可以減小信號回路面積,另外防止信號線與其他信號線之間的串?dāng)_。

原則4:對于雙層板,關(guān)鍵信號線的投影平面上有大面積鋪地,或者與單面板一樣包地打孔處理。

原因:與多層板關(guān)鍵信號靠近地平面相同。

原則5:多層板中,電源平面應(yīng)相對于其相鄰地平面內(nèi)縮5H-20H(H為電源和地平面的距離)。

原因:電源平面相對于其回流地平面內(nèi)縮可以有效抑制邊緣輻射問題。

原則6:布線層的投影平面應(yīng)該在其回流平面層區(qū)域內(nèi)。

原因:布線層如果不在回流平面層的投影區(qū)域內(nèi),會導(dǎo)致邊緣輻射問題,并且導(dǎo)致信號回路面積增大,從而導(dǎo)致差模輻射增大。

原則7:多層板中,單板TOP、BOTTOM層盡量無大于50MHZ的信號線,原因:最好將高頻信號走在兩個平面層之間,以抑制其對空間的輻射。

原則8:對于板級工作頻率大于50MHz的單板,若第二層與倒數(shù)第二層為布線層,則TOP和BOOTTOM層應(yīng)鋪接地銅箔。

原因:最好將高頻信號走在兩個平面層之間,以抑制其對空間的輻射。

原則9:多層板中,單板主工作電源平面(使用最廣泛的電源平面)應(yīng)與其地平面緊鄰。

原因:電源平面和地平面相鄰可以有效地減小電源電路回路面積。

原則10:在單層板中,電源走線附近必須有地線與其緊鄰、平行走線。

原因:減小電源電流回路面積。

原則11:在雙層板中,電源走線附近必須有地線與其緊鄰、平行走線。

原因:減小電源電流回路面積。

原則12:在分層設(shè)計時,盡量避免布線層相鄰的設(shè)置。如果無法避免布線層相鄰,應(yīng)該適當(dāng)拉大兩布線層之間的層間距,縮小布線層與其信號回路之間的層間距。

原因:相鄰布線層上的平行信號走線會導(dǎo)致信號串?dāng)_。

原則13:相鄰平面層應(yīng)避免其投影平面重疊。

原因:投影重疊時,層與層之間的耦合電容會導(dǎo)致各層之間的噪聲互相耦合。

原則14:PCB布局設(shè)計時,應(yīng)充分遵守沿信號流向直線放置的設(shè)計原則,盡量避免來回環(huán)繞。

原因:避免信號直接耦合,影響信號質(zhì)量。

原則15:多種模塊電路在同一PCB上放置時,數(shù)字電路模擬電路、高速與低速電路應(yīng)分開布局。

原因:避免數(shù)字電路、模擬電路、高速電路以及低速電路之間的互相干擾。

原則16:當(dāng)線路板上同時存在高、中、低速電路時,應(yīng)該遵從高、中速電路遠(yuǎn)離接口。

原因:避免高頻電路噪聲通過接口向外輻射。

原則17:存在較大電流變化的單元電路或器件(如電源模塊:的輸入輸出端、風(fēng)扇及繼電器)附近應(yīng)放置儲能和高頻濾波電容。

原因:儲能電容的存在可以減小大電流回路的回路面積。

原則18:線路板電源輸入口的濾波電路應(yīng)靠近接口放置,原因:避免已經(jīng)經(jīng)過了濾波的線路被再次耦合。

原則19:在PCB板上,接口電路的濾波、防護(hù)以及隔離器件應(yīng)該靠近接口放置。

原因:可以有效的實(shí)現(xiàn)防護(hù)、濾波和隔離的效果。

原則20:如果接口處既有濾波又有防護(hù)電路,應(yīng)該遵從先防護(hù)后濾波的原則。

原因:防護(hù)電路用來進(jìn)行外來過壓和過流抑制,如果將防護(hù)電路放置在濾波電路之后,濾波電路會被過壓和過流損壞。

原則21:布局時要保證濾波電路(濾波器)、隔離以及防護(hù)電路的輸入輸出線不要相互耦合。

原因:上述電路的輸入輸出走線相互耦合時會削弱濾波、隔離或防護(hù)效果。

原則22:單板上如果設(shè)計了接口“干凈地”,則濾波、隔離器件應(yīng)放置在“干凈地”和工作地之間的隔離帶上。

原因:避免濾波或隔離器件通過平面層互相耦合,削弱效果。

原則23: “干凈地”上,除了濾波和防護(hù)器件之外,不能放置任何其他器件,原因:“干凈地”設(shè)計的目的是保證接口輻射最小,并且“干凈地”極易被外來干擾耦合,所以“干凈地”上不要有其他無關(guān)的電路和器件。

原則24:晶體、晶振、繼電器、開關(guān)電源等強(qiáng)輻射器件遠(yuǎn)離單板接口連接器至少1000mil。

原因:將干擾會直接向外輻射或在外出電纜上耦合出電流來向外輻射。

原則25:敏感電路或器件(如復(fù)位電路、:WATCHDOG電路等)遠(yuǎn)離單板各邊緣特別是 單板接口側(cè)邊緣至少1000mil。

原因:類似于單板接口等地方是最容易被外來干擾(如靜電)耦合的地方,而像復(fù)位電路、看門狗電路等敏感電路極易引起系統(tǒng)的 誤操作。

原則26:為IC濾波的各濾波電容應(yīng)盡可能靠近芯片供電管腳放置。

原因:電容離管腳越近,高頻回路面積越小,從而輻射越小。

原則27:對于始端串聯(lián)匹配電阻,應(yīng)靠近其信號輸出端放置。

原因:始端串聯(lián)匹配電阻的設(shè)計目的是為了芯片輸出端的輸出阻抗與串聯(lián)電阻的阻抗相加等于走線的特性阻抗,匹配電阻放在末端,無法滿足上述等式。

原則28:PCB走線不能有直角或銳角走線。

原因:直角走線導(dǎo)致阻抗不連續(xù),導(dǎo)致信號發(fā)射,從而產(chǎn)生振鈴或過沖,形成強(qiáng)烈的EMI輻射。

原則29:盡可能避免相鄰布線層的層設(shè)置,無法避免時,盡量使兩布線層中的走線相互垂直或平行走線長度小于1000mil。

原因:減小平行走線之間的串?dāng)_。

原則30:如果單板有內(nèi)部信號走線層,則時鐘等關(guān)鍵信號線布在內(nèi)層(優(yōu)先考慮優(yōu)選布 線層)。

原因:將關(guān)鍵信號布在內(nèi)部走線層可以起到屏蔽作用。

原則31:時鐘線兩側(cè)建議包地線,包地線每隔3000mil打接地過孔。

原因:保證包地線上各點(diǎn)電位相等。

原則32:時鐘、總線、射頻線等關(guān)鍵信號走線和其他同層平行走線應(yīng)滿足3W原則。

原因:避免信號之間的串?dāng)_。

原則33:電流≥1A的電源所用的表貼保險絲、磁珠、電感、鉭電容的焊盤應(yīng)不不少于兩個過孔接到平面層。

原因:減小過孔等效阻抗。

原則34:差分信號線應(yīng)同層、等長、并行走線,保持阻抗一:致,差分線間無其它走線。

原因:保證差分線對的共模阻抗相等,提高其抗干擾能力。

原則35:關(guān)鍵信號走線一定不能跨分割區(qū)走線(包括過孔、焊盤導(dǎo)致的參考平面間隙)。

原因:跨分割區(qū)走線會導(dǎo)致信號回路面積的增大。

原則36:信號線跨其回流平面分割地情況不可避免時,建議在信號跨分割附近采用橋接電容方式處理,電容取值為1nF。

原因:信號跨分割時,常常會導(dǎo)致其回路面積增大,采用橋接地方式是人為的為其設(shè)置信號回路。

原則37:單板上的濾波器(濾波電路)下方不要有其他無關(guān)信號走線。

原因:分布電容會削弱濾波器的濾波效果。

原則38:濾波器(濾波電路)的輸入、輸出信號線不能相互平行、交叉走線。

原因:避免濾波前后的走線直接噪聲耦合。

原則39:關(guān)鍵信號線距參考平面邊沿≥3H(H為線距離參考平面的高度)。

原因:抑制邊緣輻射效應(yīng)。

原則40:對于金屬外殼接地元件,應(yīng)在其投影區(qū)的頂層上鋪接地銅皮。

原因:通過金屬外殼和接地銅皮之間的分布電容來抑制其對外輻射和提高抗擾度。

原則41:在單層板或雙層板中,布線時應(yīng)該注意“回路面積最小化”設(shè)計。

原因:回路面積越小、回路對外輻射越小,并且抗干擾能力越強(qiáng)。

原則42:信號線(特別是關(guān)鍵信號線)換層時,應(yīng)在其換層過孔附近設(shè)計地過孔。

原因:可以減小信號回路面積。

原則43:時鐘線、總線、射頻線等:強(qiáng)輻射信號線遠(yuǎn)離接口外出信號線。

原因:避免強(qiáng)輻射信號線上的干擾耦合到外出信號線上,向外輻射。

原則44:敏感信號線如復(fù)位信號線、片選信號線、系統(tǒng)控制信號等遠(yuǎn)離接口外出信號線。

原因:接口外出信號線常常帶進(jìn)外來干擾,耦合到敏感信號線時會導(dǎo)致系統(tǒng)誤操作。

原則45:在單面板和雙面板中,濾波電容的走線應(yīng)先經(jīng)濾波電容濾波,再到器件管腳。

原因:使電源電壓先經(jīng)過濾波再給IC供電,并且IC回饋給電源的噪聲也會被電容先濾掉。

原則46:在單面板或雙面板中,如果電源線走線很長,應(yīng)每隔3000mil對地加去耦合電容,電容取值為10uF+1000pF。

原因:濾除電源線上地高頻噪聲。

原則47:濾波電容的接地線和接電源線應(yīng)該盡可能粗、短。

原因:等效串聯(lián)電感會降低電容的諧振頻率,削弱其高頻濾波效果。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4295

    文章

    22776

    瀏覽量

    393247
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42795
收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計基本原則總結(jié),工程師必看

    站式PCBA智造廠家今天為大家講講pcb設(shè)計安全規(guī)則有哪些要求?PCB工藝規(guī)范及PCB設(shè)計安規(guī)原則。在
    的頭像 發(fā)表于 07-09 09:46 ?658次閱讀

    PCB設(shè)計中的常見問題有哪些?

    板)設(shè)計是個至關(guān)重要的環(huán)節(jié)。個優(yōu)秀的PCB設(shè)計不僅能夠保證電子產(chǎn)品的穩(wěn)定運(yùn)行,還能提高產(chǎn)品的外觀和性能。然而,很多設(shè)計師在PCB設(shè)計中會遇到一些
    的頭像 發(fā)表于 05-23 09:13 ?588次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中的常見問題有哪些?

    電路仿真所遵循的基本原則是什么

    電路仿真是種基于電子計算機(jī)進(jìn)行模擬的技術(shù),用于分析和預(yù)測電路的行為和性能。它可以幫助設(shè)計師優(yōu)化電路的功能、減少成本和提高可靠性。為了保證仿真結(jié)果的準(zhǔn)確性和可靠性,電路仿真需要遵循一些
    的頭像 發(fā)表于 04-21 10:20 ?900次閱讀

    pcb設(shè)計的基本原則分享 PCB設(shè)計16個原則定要知道

    PCB設(shè)計的這16個原則定要知道
    的頭像 發(fā)表于 03-12 11:19 ?2237次閱讀

    pcb設(shè)計布局布線原則及規(guī)則

    的不良影響。在進(jìn)行PCB布線設(shè)計時,需要遵循定的規(guī)則和原則,下面我們將會介紹PCB設(shè)計中的六大
    的頭像 發(fā)表于 01-22 09:23 ?1881次閱讀

    解讀PCB設(shè)計規(guī)范

    本規(guī)范規(guī)定了我公司 PCB 設(shè)計流程和設(shè)計原則,為 PCB 設(shè)計人員提供必須遵循的規(guī)則和約定。
    的頭像 發(fā)表于 01-12 11:06 ?2028次閱讀
    解讀<b class='flag-5'>PCB設(shè)計</b>規(guī)范

    新手小白需要掌握的pcb設(shè)計基礎(chǔ)知識

    新手小白需要掌握的pcb設(shè)計基礎(chǔ)知PCB
    的頭像 發(fā)表于 12-25 10:12 ?1613次閱讀

    pcb布局的基本原則

    。PCB布局的質(zhì)量直接影響到電路的性能、可靠性和生產(chǎn)成本。 在進(jìn)行PCB布局時,需要遵循一些基本原則
    的頭像 發(fā)表于 12-07 17:27 ?1202次閱讀

    請問AD8138的負(fù)電壓可以由哪一些負(fù)電壓芯片提供?

    目前需要用AD8138作為AD9288的驅(qū)動,AD8138工作需要正負(fù)電源,正電源已經(jīng)解決,負(fù)電源目前選用7660負(fù)電壓轉(zhuǎn)換器,發(fā)現(xiàn)7660不能滿足AD8138的功率需求,請問AD8138的負(fù)電壓可以由哪一些負(fù)電壓芯片提供,有沒
    發(fā)表于 11-27 06:25

    我們?yōu)槭裁?b class='flag-5'>需要了解一些先進(jìn)封裝?

    我們?yōu)槭裁?b class='flag-5'>需要了解一些先進(jìn)封裝?
    的頭像 發(fā)表于 11-23 16:32 ?465次閱讀
    我們?yōu)槭裁?b class='flag-5'>需要</b>了解<b class='flag-5'>一些</b>先進(jìn)封裝?

    PCB抄板的一些方法

    拆掉所有器多層板抄板件,并且將PAD孔里的錫去掉。用酒精將PCB清洗干凈,然后放入掃描儀內(nèi),掃描儀掃描的時候需要稍調(diào)高一些掃描的像素, 以便得到較清晰的圖像。
    的頭像 發(fā)表于 11-15 17:04 ?770次閱讀
    <b class='flag-5'>PCB</b>抄板的<b class='flag-5'>一些</b>方法

    PCB設(shè)計中的疊層原則

    在進(jìn)行多層PCB的設(shè)計時,PCB的層疊是其中個非常重要的環(huán)節(jié),層疊的好壞對于產(chǎn)品的性能有直接的影響,下面我們將為大家梳理下多層板層疊的一些
    的頭像 發(fā)表于 11-13 07:50 ?1428次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中的疊層<b class='flag-5'>原則</b>

    關(guān)于高速串行信號隔直電容的PCB設(shè)計注意點(diǎn)

    開來,從而達(dá)到保護(hù)信號完整性的目的。下面將詳細(xì)介紹高速串行信號隔直電容的PCB設(shè)計注意事項。 1. 布局原則 在進(jìn)行高速串行信號隔直電容的PCB布局時,需要
    的頭像 發(fā)表于 10-24 10:26 ?736次閱讀

    DC-DC轉(zhuǎn)換器PCB設(shè)計一些要點(diǎn)

    DC-DC轉(zhuǎn)換器可以實(shí)現(xiàn)各種電壓電平的高效電源轉(zhuǎn)換和供電,但是隨著需求的不斷上升,需要更高功率密度更高效率以及更小的尺寸,DC-DC轉(zhuǎn)換的PCB設(shè)計就更為重要了。下面說說DC-DC轉(zhuǎn)換器 P
    的頭像 發(fā)表于 10-23 11:24 ?770次閱讀
    DC-DC轉(zhuǎn)換器<b class='flag-5'>PCB設(shè)計</b>的<b class='flag-5'>一些</b>要點(diǎn)

    8個PCB設(shè)計和布局技巧

    PCB周圍無處不在,我們可能直都離PCB不超過米。您的smartwatch /健身追蹤器,筆記本電腦或手機(jī)。我們不能天不依靠某處的
    的頭像 發(fā)表于 10-15 16:08 ?926次閱讀