0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計中的防靜電放電怎樣來實現(xiàn)

PCB線路板打樣 ? 來源:pcb世家 ? 作者:pcb世家 ? 2019-11-11 17:34 ? 次閱讀

PCB板的設(shè)計當(dāng)中,可以通過分層、恰當(dāng)?shù)牟季植季€和安裝實現(xiàn)PCB的抗ESD設(shè)計。通過調(diào)整PCB布局布線,能夠很好地防范ESD.盡可能使用多層PCB,相對于雙面PCB而言,地平面和電源平面,以及排列緊密的信號線-地線間距能夠減小共模阻抗和感性耦合,使之達(dá)到雙面PCB的1/10到1/100.對于頂層和底層表面都有元器件、具有很短連接線。

來自人體、環(huán)境甚至電子設(shè)備內(nèi)部的靜電對于精密的半導(dǎo)體芯片會造成各種損傷,例如穿透元器件內(nèi)部薄的絕緣層;損毀MOSFET和CMOS元器件的柵極;CMOS器件中的觸發(fā)器鎖死;短路反偏的PN結(jié);短路正向偏置的PN結(jié);熔化有源器件內(nèi)部的焊接線或鋁線。為了消除靜電釋放(ESD)對電子設(shè)備的干擾和破壞,需要采取多種技術(shù)手段進(jìn)行防范。

在PCB板的設(shè)計當(dāng)中,可以通過分層、恰當(dāng)?shù)牟季植季€和安裝實現(xiàn)PCB的抗ESD設(shè)計。在設(shè)計過程中,通過預(yù)測可以將絕大多數(shù)設(shè)計修改僅限于增減元器件。通過調(diào)整PCB布局布線,能夠很好地防范ESD。以下是一些常見的防范措施。

盡可能使用多層PCB,相對于雙面PCB而言,地平面和電源平面,以及排列緊密的信號線-地線間距能夠減小共模阻抗和感性耦合,使之達(dá)到雙面PCB的 1/10到1/100.盡量地將每一個信號層都緊靠一個電源層或地線層。對于頂層和底層表面都有元器件、具有很短連接線以及許多填充地的高密度PCB,可以考慮使用內(nèi)層線。

對于雙面PCB來說,要采用緊密交織的電源和地柵格。電源線緊靠地線,在垂直和水平線或填充區(qū)之間,要盡可能多地連接。一面的柵格尺寸小于等于60mm,如果可能,柵格尺寸應(yīng)小于13mm.確保每一個電路盡可能緊湊。

盡可能將所有連接器都放在一邊

如果可能,將電源線從卡的中央引入,并遠(yuǎn)離容易直接遭受ESD影響的區(qū)域。

在引向機(jī)箱外的連接器(容易直接被ESD擊中)下方的所有PCB層上,要放置寬的機(jī)箱地或者多邊形填充地,并每隔大約13mm的距離用過孔將它們連接在一起。

在卡的邊緣上放置安裝孔,安裝孔周圍用無阻焊劑的頂層和底層焊盤連接到機(jī)箱地上。

PCB裝配時,不要在頂層或者底層的焊盤上涂覆任何焊料。使用具有內(nèi)嵌墊圈的螺釘來實現(xiàn)PCB與金屬機(jī)箱/屏蔽層或接地面上支架的緊密接觸。

在每一層的機(jī)箱地和電路地之間,要設(shè)置相同的“隔離區(qū)”;如果可能,保持間隔距離為0.64mm.在卡的頂層和底層靠近安裝孔的位置,每隔100mm沿機(jī)箱地線將機(jī)箱地和電路地用1.27mm寬的線連接在一起。與這些連接點的相鄰處,在機(jī)箱地和電路地之間放置用于安裝的焊盤或安裝孔。這些地線連接可以用刀片劃開,以保持開路,或用磁珠/高頻電容的跳接。

如果電路板不會放入金屬機(jī)箱或者屏蔽裝置中,在電路板的頂層和底層機(jī)箱地線上不能涂阻焊劑,這樣它們可以作為ESD電弧的放電極。

要以下列方式在電路周圍設(shè)置一個環(huán)形地:(1)除邊緣連接器以及機(jī)箱地以外,在整個外圍四周放上環(huán)形地通路。

(2)確保所有層的環(huán)形地寬度大于2.5mm。

(3)每隔13mm用過孔將環(huán)形地連接起來。

(4)將環(huán)形地與多層電路的公共地連接到一起。

(5)對安裝在金屬機(jī)箱或者屏蔽裝置里的雙面板來說,應(yīng)該將環(huán)形地與電路公共地連接起來。不屏蔽的雙面電路則應(yīng)該將環(huán)形地連接到機(jī)箱地,環(huán)形地上不能涂阻焊劑,以便該環(huán)形地可以充當(dāng)ESD的放電棒,在環(huán)形地(所有層)上的某個位置處至少放置一個0.5mm寬的間隙,這樣可以避免形成一個大的環(huán)路。信號布線離環(huán)形地的距離不能小于0.5mm.在能被ESD直接擊中的區(qū)域,每一個信號線附近都要布一條地線。

I/O電路要盡可能靠近對應(yīng)的連接器

對易受ESD影響的電路,應(yīng)該放在靠近電路中心的區(qū)域,這樣其他電路可以為它們提供一定的屏蔽作用。

通常在接收端放置串聯(lián)的電阻和磁珠,而對那些易被ESD擊中的電纜驅(qū)動器,也可以考慮在驅(qū)動端放置串聯(lián)的電阻或磁珠。

通常在接收端放置瞬態(tài)保護(hù)器。用短而粗的線(長度小于5倍寬度,最好小于3倍寬度)連接到機(jī)箱地。從連接器出來的信號線和地線要直接接到瞬態(tài)保護(hù)器,然后才能接電路的其他部分。

在連接器處或者離接收電路25mm的范圍內(nèi),要放置濾波電容。

(1)用短而粗的線連接到機(jī)箱地或者接收電路地(長度小于5倍寬度,最好小于3倍寬度)。

(2)信號線和地線先連接到電容再連接到接收電路。

要確保信號線盡可能短

信號線的長度大于300mm時,一定要平行布一條地線。

確保信號線和相應(yīng)回路之間的環(huán)路面積盡可能小。對于長信號線每隔幾厘米便要調(diào)換信號線和地線的位置來減小環(huán)路面積。

網(wǎng)絡(luò)中心位置驅(qū)動信號進(jìn)入多個接收電路

確保電源和地之間的環(huán)路面積盡可能小,在靠近集成電路芯片每一個電源管腳的地方放置一個高頻電容。

從網(wǎng)絡(luò)的中心位置驅(qū)動信號進(jìn)入多個接收電路

在可能的情況下,要用地填充未使用的區(qū)域,每隔60mm距離將所有層的填充地連接起來。

確保在任意大的地填充區(qū)(大約大于25mm×6mm)的兩個相反端點位置處要與地連接。

電源或地平面上開口長度超過8mm時,要用窄的線將開口的兩側(cè)連接起來。

復(fù)位線、中斷信號線或者邊沿觸發(fā)信號線不能布置在靠近PCB邊沿的地方。

將安裝孔同電路公地連接在一起,或者將它們隔離開來。

(1)金屬支架必須和金屬屏蔽裝置或者機(jī)箱一起使用時,要采用一個零歐姆電阻實現(xiàn)連接。

(2)確定安裝孔大小來實現(xiàn)金屬或者塑料支架的可靠安裝,在安裝孔頂層和底層上要采用大焊盤,底層焊盤上不能采用阻焊劑,并確保底層焊盤不采用波峰焊工藝進(jìn)行焊接。

不能將受保護(hù)的信號線和不受保護(hù)的信號線并行排列。

要特別注意復(fù)位、中斷和控制信號線的布線

(1)要采用高頻濾波。

(2)遠(yuǎn)離輸入和輸出電路。

(3)遠(yuǎn)離電路板邊緣。

PCB要插入機(jī)箱內(nèi),不要安裝在開口位置或者內(nèi)部接縫處

要注意磁珠下、焊盤之間和可能接觸到磁珠的信號線的布線。有些磁珠導(dǎo)電性能相當(dāng)好,可能會產(chǎn)生意想不到的導(dǎo)電路徑。

如果一個機(jī)箱或者主板要內(nèi)裝幾個電路板,應(yīng)該將對靜電最敏感的電路板放在最中間。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4293

    文章

    22769

    瀏覽量

    393203
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42792
收藏 人收藏

    評論

    相關(guān)推薦

    我們常說的激光二極管的防靜電等級是什么?

    我們常說的激光二極管的防靜電等級是什么? 激光二極管的防靜電等級通常是通過ESD進(jìn)行衡量。ESD是指靜電放電,當(dāng)兩個物體之間的靜電電勢差超過
    的頭像 發(fā)表于 01-26 15:43 ?822次閱讀

    帶著電池能防靜電?假的 那么冬天有靜電怎么消除?

    帶著電池能防靜電?假的 那么冬天有靜電怎么消除? 冬天已到靜電大把,脫個毛衣都噼里啪啦的,那么靜電要怎么消除?網(wǎng)傳帶著電池能防靜電?假的;你
    的頭像 發(fā)表于 01-11 16:45 ?701次閱讀

    如何控制元器件靜電放電損傷的產(chǎn)生

    如何控制元器件靜電放電損傷的產(chǎn)生 靜電放電是電荷在兩個物體之間突然跳躍的過程,其釋放的能量可以損傷元器件。為了控制元器件靜電放電損傷的產(chǎn)生,我們可以采取以下幾種措施: 1. 選擇
    的頭像 發(fā)表于 01-03 11:43 ?423次閱讀

    防靜電離子風(fēng)扇的特點及應(yīng)用

    防靜電離子風(fēng)扇是一種專門用于消除靜電、防止靜電污染及破壞的風(fēng)扇。它通過高壓電場產(chǎn)生離子,利用離子和灰塵的電性吸引,將灰塵顆粒吸附在風(fēng)扇葉片上,從而達(dá)到高效除塵的效果。同時,防靜電離子風(fēng)
    的頭像 發(fā)表于 12-22 17:12 ?796次閱讀
    <b class='flag-5'>防靜電</b>離子風(fēng)扇的特點及應(yīng)用

    防靜電電阻大好還是小好

    防靜電電阻大好還是小好? 靜電指的是物體表面帶電現(xiàn)象,而靜電放電則是指當(dāng)兩個帶電物體接觸時,電荷會從一個物體轉(zhuǎn)移到另一個物體上。這種現(xiàn)象在日常生活和工業(yè)生產(chǎn)中經(jīng)常出現(xiàn),通常會引起電擊、
    的頭像 發(fā)表于 12-20 13:54 ?1933次閱讀

    PCB設(shè)計靜電放電電流產(chǎn)生的場效應(yīng)的解決方法

    在具體PCB設(shè)計,如電場或磁場占主導(dǎo)地位,應(yīng)用方法7和8就可以解決。然而,靜電放電一般同時產(chǎn)生電場和磁場,這說明方法7將改善電場的抗擾度,但同時會使磁場的抗擾度降低。
    發(fā)表于 12-14 16:20 ?160次閱讀

    靜電放電問題典型案例分析

    這期我?guī)Т蠹依^續(xù)進(jìn)行靜電放電問題典型案例分析,前篇文章分別介紹了復(fù)位信號、DC-DC芯片設(shè)計問題引發(fā)的靜電放電問題;這篇文章將介紹軟件設(shè)計、PCB
    的頭像 發(fā)表于 12-11 10:03 ?1090次閱讀

    防靜電,電容也可以say yes

    防靜電,電容也可以say yes
    的頭像 發(fā)表于 11-24 10:13 ?920次閱讀
    <b class='flag-5'>防靜電</b>,電容也可以say yes

    靜電放電發(fā)生器原理 靜電放電發(fā)生器的主要用途 靜電發(fā)生器怎么使用

    (ESD)等靜電相關(guān)環(huán)境下的耐受能力的設(shè)備。它主要通過模擬靜電放電的幅值、頻率和波形模擬現(xiàn)實環(huán)境的ESD事件,以驗證設(shè)備的耐受能力和性能
    的頭像 發(fā)表于 11-23 10:07 ?1920次閱讀

    靜電威脅無處不在,電子元件的靜電防護(hù)很重要

    標(biāo)志,生產(chǎn)過程碰到貼有這些標(biāo)志的元器件時要特別注意防靜電問題。 半導(dǎo)體集成電路在設(shè)計上對防靜電失效采取了保護(hù)措施,能為敏感的元器件提供低于2000V的靜電
    發(fā)表于 11-17 14:28

    靜電威脅無處不在,電子元件的靜電防護(hù)很重要

    的電子元件一般有防靜電標(biāo)志,生產(chǎn)過程碰到貼有這些標(biāo)志的元器件時要特別注意防靜電問題。 半導(dǎo)體集成電路在設(shè)計上對防靜電失效采取了保護(hù)措施,能為敏感的元器件提供低于2000V的
    發(fā)表于 11-14 18:39

    雷卯推薦萬兆、千兆、百兆網(wǎng)口防靜電ESD

    點擊關(guān)注,電磁兼容不迷路。雷卯推薦萬兆、千兆、百兆網(wǎng)口防靜電ESD網(wǎng)口很強(qiáng)大,但它同時也脆弱,因為我們會經(jīng)常性的插拔,即使不頻繁,總歸第一次需要手動插拔它,這樣人自身所帶靜電容易造成網(wǎng)口損壞或部分
    的頭像 發(fā)表于 10-12 08:02 ?1377次閱讀
    雷卯推薦萬兆、千兆、百兆網(wǎng)口<b class='flag-5'>防靜電</b>ESD

    防靜電接地目的及對象

    靜電。因帶有靜電的絕緣體如經(jīng)過導(dǎo)體直接接地,即相當(dāng)于把大地電位引向絕緣體,反而會增加火花放電的危險,故防靜電接地的方法僅適用于導(dǎo)體。 3、要求 1)
    的頭像 發(fā)表于 09-27 10:59 ?2849次閱讀
    <b class='flag-5'>防靜電</b>接地目的及對象

    直播預(yù)約:如何通過防靜電測試

    防靜電
    上海雷卯電子科技有限公司
    發(fā)布于 :2023年09月26日 17:46:53

    PCB設(shè)計ESD抑制準(zhǔn)則?

    PCB布線是ESD防護(hù)的一個關(guān)鍵要素,合理的PCB設(shè)計可以減少故障檢查和返工所帶來不必要的成本。在PCB設(shè)計,不但需要在靜電薄弱電路增加
    的頭像 發(fā)表于 09-26 10:57 ?889次閱讀
    <b class='flag-5'>PCB設(shè)計</b>ESD抑制準(zhǔn)則?