0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

XPM技術(shù)使用標(biāo)準(zhǔn)邏輯CMOS 90納米硅工藝 現(xiàn)在可用于ASIC和SoC

電子設(shè)計(jì) ? 來源:陳青青 ? 2019-10-06 14:38 ? 次閱讀

Kilopass Technology,Inc。宣布其XPM技術(shù)現(xiàn)在可用于ASIC和SoC,使用標(biāo)準(zhǔn)邏輯CMOS 90納米硅工藝,以及目前使用0.18,0.15和0.13微米工藝的產(chǎn)品。

XPM,a獨(dú)特的嵌入式一次性可編程(OTP)NVM技術(shù),提供可擴(kuò)展性與先進(jìn)硅工藝的組合,例如90納米,低標(biāo)準(zhǔn)邏輯CMOS制造成本,從幾位到多兆位的存儲(chǔ)密度以及高度安全的存儲(chǔ)。憑借其完整的位尺寸范圍和廣泛的應(yīng)用,XPM幾乎可以增強(qiáng)任何芯片設(shè)計(jì)。

博士。 Kilopass Technology首席執(zhí)行官Jack Peng指出,“我們已經(jīng)將我們的專利XPM技術(shù)發(fā)送給了十幾個(gè)客戶,我們非常高興地宣布,我們已經(jīng)測(cè)試并驗(yàn)證了90納米的硅,1000小時(shí)的老化,我們的客戶希望在未來幾個(gè)月內(nèi)從硅原型轉(zhuǎn)向大批量生產(chǎn)。“

作為外部存儲(chǔ)芯片的替代品,XPM技術(shù)可用于高密度嵌入式存儲(chǔ)器應(yīng)用,用于發(fā)布游戲,電影和其他多媒體內(nèi)容,以及嵌入式MCU和基于DSP的系統(tǒng)中的安全固件存儲(chǔ)。 XPM還可用于智能卡的安全I(xiàn)D和數(shù)據(jù)存儲(chǔ),嵌入式ID和參數(shù)存儲(chǔ),存儲(chǔ)加密密鑰,模擬微調(diào)和校準(zhǔn)參數(shù)存儲(chǔ),存儲(chǔ)唯一配置代碼和嵌入式存儲(chǔ)器修復(fù)。

有關(guān)XPM技術(shù)的更多信息

XPM專利的熔絲可編程技術(shù)每個(gè)存儲(chǔ)器單元使用1.5個(gè)晶體管,可通過外部或內(nèi)部電壓源以低編程電流進(jìn)行編程,并提供快速讀取訪問時(shí)間40nsec - 70nsec(1Mbit,0.18微米工藝)。需要多次編程的應(yīng)用可以使用多扇區(qū)方法,最小的芯片面積損失。例如,從1K位基于XPM的存儲(chǔ)器到8K位的大小調(diào)整提供了8個(gè)扇區(qū),用于有限時(shí)間的可重新編程,并且它增加了可忽略不計(jì)的裸片面積。

XPM內(nèi)存技術(shù)可靠性&安全性

XPM技術(shù)非常安全。數(shù)據(jù)在大多數(shù)系統(tǒng)(超過20年)的使用壽命期間永久保留,并且不受逆向工程的影響,因?yàn)闊o法通過顯微鏡或電壓對(duì)比測(cè)試來檢測(cè)存儲(chǔ)的數(shù)據(jù)。

可用性

現(xiàn)在可以獲得XPM內(nèi)存技術(shù)的許可證,包括GDSII布局以及模擬和時(shí)序模型。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5621

    瀏覽量

    234496
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1175

    瀏覽量

    119988
  • XPM
    XPM
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    8653
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    HV-CMOS工藝制程技術(shù)簡(jiǎn)介

    的成本相對(duì)傳統(tǒng)的CMOS 要高很多。對(duì)于一些用途單一的LCD 和LED高壓驅(qū)動(dòng)芯片,它們的要求是驅(qū)動(dòng)商壓信號(hào),并沒有大功率的要求,所以一種基于傳統(tǒng) CMOS 工藝制程技術(shù)的低成本的HV
    的頭像 發(fā)表于 07-22 09:40 ?1364次閱讀
    HV-<b class='flag-5'>CMOS</b><b class='flag-5'>工藝</b>制程<b class='flag-5'>技術(shù)</b>簡(jiǎn)介

    創(chuàng)飛芯宣布針對(duì)90納米CMOS圖像傳感器工藝制程上的OTP IP成功量產(chǎn)

    珠海創(chuàng)飛芯科技有限公司(簡(jiǎn)稱“創(chuàng)飛芯”“CFX”),國(guó)內(nèi)領(lǐng)先的一站式存儲(chǔ)NVM IP供應(yīng)商,近日宣布在全球排名前五的晶圓代工廠中,針對(duì)90納米CMOS圖像傳感器(CIS)工藝制程上的O
    的頭像 發(fā)表于 04-10 17:03 ?612次閱讀

    國(guó)產(chǎn)可編程純振蕩器可用于車載DVR,兼容SiTime

    國(guó)產(chǎn)可編程純振蕩器可用于車載DVR,兼容SiTime
    的頭像 發(fā)表于 03-26 10:12 ?309次閱讀
    國(guó)產(chǎn)可編程純<b class='flag-5'>硅</b>振蕩器<b class='flag-5'>可用于</b>車載DVR,兼容SiTime

    什么是BCD工藝?BCD工藝CMOS工藝對(duì)比

    BCD(Bipolar-CMOS-DMOS)工藝技術(shù)是將雙極型晶體管、CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)和DMOS(雙擴(kuò)散金屬氧化物半導(dǎo)體)晶體管技術(shù)組合在單個(gè)芯片上的高級(jí)制造
    發(fā)表于 03-18 09:47 ?5184次閱讀
    什么是BCD<b class='flag-5'>工藝</b>?BCD<b class='flag-5'>工藝</b>與<b class='flag-5'>CMOS</b><b class='flag-5'>工藝</b>對(duì)比

    CMOS工藝技術(shù)的概念、發(fā)展歷程、優(yōu)點(diǎn)以及應(yīng)用場(chǎng)景介紹

    CMOS(Complementary Metal Oxide Semiconductor, 互補(bǔ)金屬氧化物半導(dǎo)體)工藝技術(shù)是當(dāng)今集成電路制造的主流技術(shù),99% 的 IC 芯片,包括大多數(shù)數(shù)字、模擬和混合信號(hào)IC,都是使用
    的頭像 發(fā)表于 03-12 10:20 ?8781次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>工藝技術(shù)</b>的概念、發(fā)展歷程、優(yōu)點(diǎn)以及應(yīng)用場(chǎng)景介紹

    MEMS和光集成工藝成果入選《2023年上??萍歼M(jìn)步報(bào)告》

    近日,上海發(fā)布了《2023年上海科技進(jìn)步報(bào)告》,來自上海工研院的MEMS標(biāo)準(zhǔn)工藝模塊及90納米光集成
    的頭像 發(fā)表于 02-22 09:42 ?669次閱讀

    TTL和CMOS邏輯門電路的幾點(diǎn)認(rèn)識(shí)

    電路,有什么常用的電路推薦? TTL和CMOS門都有推挽輸出電路:其輸出通過一個(gè)ON晶體管MOSFET保持在HIGH或LOW幾乎所有的數(shù)字邏輯都使用這種電路(稱為上拉,在TTL中也稱為接線柱輸出
    發(fā)表于 01-28 15:38

    摩爾定律的未來:CMOS技術(shù)的挑戰(zhàn)與機(jī)遇

    個(gè) CMOS 平臺(tái)的整體縮放解決方案變得越來越難以實(shí)現(xiàn)。例如,2 納米納米技術(shù)將使傳統(tǒng)的厚氧化物 IO 電路從 SoC 中移出。
    的頭像 發(fā)表于 01-24 11:26 ?788次閱讀

    到底什么是ASIC和FPGA?

    神經(jīng)網(wǎng)絡(luò)推理,能夠?qū)崿F(xiàn)高效的卷積、池化等操作。一些手機(jī)芯片里,經(jīng)常集成這玩意。 說到手機(jī)芯片,值得一提的是,我們手機(jī)現(xiàn)在的主芯片,也就是常說的SoC芯片,其實(shí)也是一種ASIC芯片
    發(fā)表于 01-23 19:08

    CMOS工藝

    CMOS是一個(gè)簡(jiǎn)單的前道工藝,大家能說說具體process嗎
    發(fā)表于 01-12 14:55

    智原推出14納米ASIC整合設(shè)計(jì)服務(wù)邁向人工智能新時(shí)代

    ASIC設(shè)計(jì)服務(wù)暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation,TWSE:3035)提供完整的FinFET 14納米ASIC整合設(shè)計(jì)開發(fā)服務(wù),搭配So
    的頭像 發(fā)表于 12-26 18:20 ?565次閱讀

    基于5納米技術(shù)SoC設(shè)計(jì)功能挑戰(zhàn)

    沿著從 SoC 到高級(jí)封裝技術(shù)(如 InFo/Feveros/X-Cube)的路徑,需要一種整體方法來同時(shí)解決項(xiàng)目的規(guī)劃、編輯和優(yōu)化環(huán)境問題。以及向后考慮決策路徑的影響。例如,通過在工藝早期迭代放置凸塊(bump )、PAD 和
    發(fā)表于 12-05 11:16 ?271次閱讀
    基于5<b class='flag-5'>納米技術(shù)</b>的<b class='flag-5'>SoC</b>設(shè)計(jì)功能挑戰(zhàn)

    3D亞納米時(shí)代,CMOS邏輯電路如何發(fā)展?

    一種有些不尋常的方法是研究多層互連過程(BEOL)中的存儲(chǔ)器等構(gòu)建元件。多層布線下面通常是CMOS邏輯電路。因此,理論上,BEOL中內(nèi)置的元件不會(huì)增加面積。它是提高存儲(chǔ)密度和元件密度的一種手段。
    發(fā)表于 11-22 15:05 ?489次閱讀

    艾邁斯歐司朗180納米CMOS工藝線準(zhǔn)備就緒,適用于傳感器及ASIC

    工藝還支持光學(xué)涂層(適用于在晶圓上實(shí)現(xiàn)濾光片)和通孔(TSV)等先進(jìn)生產(chǎn)技術(shù),用以優(yōu)化敏感和關(guān)鍵信號(hào)的導(dǎo)線布局。艾邁斯歐司朗的核心目標(biāo)是簡(jiǎn)化這一
    的頭像 發(fā)表于 10-30 17:11 ?855次閱讀

    如何減小cmos帶隙基準(zhǔn)溫度系數(shù)工藝角的影響?

    如何減小cmos帶隙基準(zhǔn)溫度系數(shù)工藝角的影響? CMOS(Complementary Metal Oxide Semiconductor)技術(shù)是現(xiàn)代電子工業(yè)中最常用的
    的頭像 發(fā)表于 10-23 10:29 ?932次閱讀