0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb設(shè)計(jì)當(dāng)中emc的接地該怎樣設(shè)計(jì)

PCB線路板打樣 ? 來(lái)源:ct ? 2019-10-25 17:22 ? 次閱讀

PCB設(shè)計(jì)中,接地是抑制噪聲和防止干擾的重要措施。根據(jù)電路的不同,有不同的接地方法,只有正確的接地才能減少或避免電路間的相互干擾。日常中主要的接地方式有兩種:?jiǎn)吸c(diǎn)接地和多點(diǎn)接地。如何在考慮EMC的前提下正確的接地是本文中我們將主要討論的問(wèn)題,希望對(duì)電子設(shè)計(jì)人員有所提醒。

一、 接地干擾消除

在有些情況下,地線阻抗帶來(lái)的干擾無(wú)法避免,尤其對(duì)電子設(shè)備理想情況下地線阻抗為零,它不僅是電路中信號(hào)電平的參考點(diǎn),而且當(dāng)有電流通過(guò)它時(shí)不應(yīng)產(chǎn)生壓降在具體的電子設(shè)備內(nèi),這種理想地線是不存在的地線既有電阻又有電抗,當(dāng)有電流邁過(guò)時(shí)必然產(chǎn)生壓降另一方面,地線還有可能利其他線路(信號(hào)線,電源線)形成環(huán)路當(dāng)交變磁場(chǎng)與環(huán)路交鏈時(shí),就會(huì)在地線中感應(yīng)電勢(shì)不論是地線流過(guò)的電流在地線上產(chǎn)生的壓降,還是地環(huán)路所引起的感應(yīng)屯勢(shì),都會(huì)使公用地線的各個(gè)電路單元產(chǎn)生相互干擾如何抑制地線干擾也就成為電磁兼容性設(shè)計(jì)的一個(gè)重要課題根據(jù)地線干擾形成的機(jī)理,減小地線干擾的措施可歸納為:模擬接地與數(shù)字接地分離,減小地線阻抗和屯源饋線阻抗、選擇合適的接地方式,阻隔地環(huán)路等地線中的干擾電壓除與流過(guò)地線中的電流有關(guān)外,還與地線的阻抗有關(guān)地線阻抗包括電阻和電感

ZG=RG十jwL (1)

如欲減少ZG,就得減少RG和L但交流電在流經(jīng)導(dǎo)體截面時(shí)并不像直流那樣在導(dǎo)體上均勻分布,由于趨膚效應(yīng),電流集中于表面,使導(dǎo)體有效載流面積小于甚至遠(yuǎn)小于導(dǎo)體的真實(shí)截面積因此同一導(dǎo)體在直流、低頻和高頻情況下所呈現(xiàn)的阻抗不同;而導(dǎo)體的電感同樣與導(dǎo)體半徑、長(zhǎng)度以及信號(hào)頻率有關(guān)設(shè)計(jì)時(shí)應(yīng)根據(jù)不同頻率下的導(dǎo)體阻抗來(lái)選擇導(dǎo)體截面大小,并盡可能使地線加粗和縮短。

二、 接地方式的一般選取原則

對(duì)于給定的設(shè)備或系統(tǒng),在所關(guān)心的最高頻率(對(duì)應(yīng)波長(zhǎng)為)入上,當(dāng)傳輸線的長(zhǎng)度L〉入,則視為高頻電路,反之,則視為低頻電路。根據(jù)經(jīng)驗(yàn)法則,對(duì)于低于1MHZ的電路,采用單點(diǎn)接地較好;對(duì)于高于10MHZ,則采用多點(diǎn)接地為

佳。對(duì)于介于兩者之間的頻率而言,只要最長(zhǎng)傳輸線的長(zhǎng)度L小于/20 入,則可采用單點(diǎn)接地以避免公共阻抗耦合。

對(duì)于接地的一般選取原則如下:

(1)低頻電路(《1MHZ),建議采用單點(diǎn)接地;

(2)高頻電路(》10MHZ),建議采用多點(diǎn)接地;

(3)高低頻混合電路,混合接地。

三、 接地方式

1. 單點(diǎn)接地

單點(diǎn)接地是整個(gè)系統(tǒng)中,只有一個(gè)物理點(diǎn)被定義為接地參考點(diǎn),其他各個(gè)需要接地的點(diǎn)都連接到這一點(diǎn)上。

單點(diǎn)接地適用于頻率較低的電路中(1MHZ以下)。若系統(tǒng)的工作頻率很高,以致工作波長(zhǎng)與系統(tǒng)接地引線的長(zhǎng)度可比擬時(shí),單點(diǎn)接地方式就有問(wèn)題了。當(dāng)?shù)鼐€的長(zhǎng)度接近于1/4波長(zhǎng)時(shí),它就象一根終端短路的傳輸線,地線的電流、電壓呈駐波分布,地線變成了輻射天線,而不能起到“地”的作用。

為了減少接地阻抗,避免輻射,地線的長(zhǎng)度應(yīng)小于1/20波長(zhǎng)。在電源電路的處理上,一般可以考慮單點(diǎn)接地。對(duì)于大量采用的數(shù)字電路PCB,由于其含有豐富的高次諧波,一般不建議采用單點(diǎn)接地方式。

2. 多點(diǎn)接地

多點(diǎn)接地是指設(shè)備中各個(gè)接地點(diǎn)都直接接到距它最近的接地平面上,以使接地引線的長(zhǎng)度最短。

多點(diǎn)接地電路結(jié)構(gòu)簡(jiǎn)單,接地線上可能出現(xiàn)的高頻駐波現(xiàn)象顯著減少,適用于工作頻率較高的(》10MHZ)場(chǎng)合。但多點(diǎn)接地可能會(huì)導(dǎo)致設(shè)備內(nèi)部形成許多接地環(huán)路,從而降低設(shè)備對(duì)外界電磁場(chǎng)的抵御能力。在多點(diǎn)接地的情況下,要注意地環(huán)路問(wèn)題,尤其是不同的模塊、設(shè)備之間組網(wǎng)時(shí)。地線回路導(dǎo)致的電磁干擾:

理想地線應(yīng)是一個(gè)零電位、零阻抗的物理實(shí)體。但實(shí)際的地線本身既有電阻分量又有電抗分量,當(dāng)有電流通過(guò)該地線時(shí),就要產(chǎn)生電壓降。地線會(huì)與其他連線(信號(hào)、電源線等)構(gòu)成回路,當(dāng)時(shí)變電磁場(chǎng)耦合到該回路時(shí),就在地回路

中產(chǎn)生感應(yīng)電動(dòng)勢(shì),并由地回路耦合到負(fù)載,構(gòu)成潛在的EMI威脅。

3. 浮地

浮地是指設(shè)備地線系統(tǒng)在電氣上與大地絕緣的一種接地方式。

由于浮地自身的一些弱點(diǎn),不太適合一般的大系統(tǒng)中,其接地方式很少采用。

四、 結(jié)束語(yǔ)

正確選擇一點(diǎn)接地和多點(diǎn)接地當(dāng)頻率低于1MHz也時(shí),應(yīng)采用一點(diǎn)接地;當(dāng)頻率高于10MHz也時(shí),應(yīng)采用就近多點(diǎn)接地;當(dāng)工作頻率在1—10MHz也時(shí),如果采用一點(diǎn)接地,其地線長(zhǎng)度不應(yīng)超過(guò)波長(zhǎng)的1/20,否則應(yīng)采用多點(diǎn)接地應(yīng)采用對(duì)稱、平衡結(jié)構(gòu)電路及雙絞屏蔽線作傳輸線,使兩線得到的地噪聲及其它干擾相等,可以在輸入端相互抵消屏蔽導(dǎo)線的屏蔽層應(yīng)一端接地,接地點(diǎn)應(yīng)是放大器公共端或信號(hào)源公共端電路板上既有高速邏輯電路又有線性電路,應(yīng)使它們盡量分開(kāi),而兩者地線不要相混,分別與電源端地線相連,盡量加大線性電路地線的截面積,使它能通過(guò)三倍于印制電路板的電流,如有可能,接地線的線徑應(yīng)大于3mm。

負(fù)載地線和交流地線上都有很大電流通過(guò),這些大電流地線與信號(hào)地應(yīng)分開(kāi)設(shè)置,同時(shí)大電流地線應(yīng)粗些,通常應(yīng)采用匯流排或粗導(dǎo)線各類地線應(yīng)分開(kāi)布線,然后,同一類地線分別短接后,再接到共同的接地點(diǎn)若它們之間有的不允許直接相連時(shí),可在兩者之間加接1—10uf的電容器為了達(dá)到較好的效果,常把銅網(wǎng)埋人地面深處,然后用銅排接到共同的接地點(diǎn)

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4315

    文章

    22941

    瀏覽量

    395608
  • emc
    emc
    +關(guān)注

    關(guān)注

    169

    文章

    3852

    瀏覽量

    182728
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42946
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB設(shè)計(jì)中怎么降低EMC

    過(guò)程中產(chǎn)生的電磁場(chǎng)對(duì)其他設(shè)備或系統(tǒng)造成的干擾,而EMS則是指設(shè)備或系統(tǒng)對(duì)外部電磁場(chǎng)的敏感程度。以下將從多個(gè)方面詳細(xì)探討在PCB設(shè)計(jì)中如何有效降低EMC問(wèn)題。
    的頭像 發(fā)表于 10-09 11:47 ?259次閱讀

    電子儀器PCB設(shè)計(jì)EMC技術(shù)的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《電子儀器PCB設(shè)計(jì)EMC技術(shù)的應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 09-20 11:26 ?0次下載

    怎樣接地才符合EMC

    怎樣接地才符合EMC【現(xiàn)象描述】某產(chǎn)品的結(jié)構(gòu)如圖2.58所示。在進(jìn)行電源端口±2kV、信號(hào)端口±1kV的電快速瞬變脈沖群(EFT/B)測(cè)試時(shí)發(fā)現(xiàn),當(dāng)P1、P2、P3同時(shí)接地時(shí),測(cè)試均不
    的頭像 發(fā)表于 09-15 08:08 ?1313次閱讀
    <b class='flag-5'>怎樣</b><b class='flag-5'>接地</b>才符合<b class='flag-5'>EMC</b>

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)PCB制板有什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PCB設(shè)計(jì)和制板是
    的頭像 發(fā)表于 08-12 10:04 ?410次閱讀

    EMC大揭秘 PCB設(shè)計(jì)必備指南

    EMC大揭秘 PCB設(shè)計(jì)必備指南
    的頭像 發(fā)表于 06-15 16:29 ?2970次閱讀
    <b class='flag-5'>EMC</b>大揭秘 <b class='flag-5'>PCB設(shè)計(jì)</b>必備指南

    PCB設(shè)計(jì)EMC有哪些注意事項(xiàng)

    一站式PCBA智造廠家今天為大家講講PCB layout的EMC設(shè)計(jì)應(yīng)該注意哪些? PCB設(shè)計(jì) emc注意事項(xiàng)。按照PCB設(shè)計(jì)流程,一個(gè)產(chǎn)品
    的頭像 發(fā)表于 06-12 09:49 ?552次閱讀

    PCB設(shè)計(jì)如何減少接地反彈?

    什么是接地反彈 地彈是一種噪聲,當(dāng) PCB 接地和芯片封裝接地處于不同電壓時(shí),晶體管開(kāi)關(guān)器件會(huì)出現(xiàn)這種噪聲。 為了更好地理解接地反彈,可以看
    發(fā)表于 03-27 14:29 ?604次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>如何減少<b class='flag-5'>接地</b>反彈?

    EMCPCB設(shè)計(jì)技巧

    降低EMI的一個(gè)重要途徑是設(shè)計(jì)PCB接地層。步是使PCB電路板總面積內(nèi)的接地面積盡可能大,這樣可以減少發(fā)射、串?dāng)_和噪聲。將每個(gè)元器件連接到接地
    發(fā)表于 01-16 15:17 ?356次閱讀
    <b class='flag-5'>EMC</b>之<b class='flag-5'>PCB設(shè)計(jì)</b>技巧

    EMCPCB設(shè)計(jì)技巧

    EMCPCB設(shè)計(jì)技巧 電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來(lái)都需要系統(tǒng)設(shè)計(jì)工程師擦亮眼睛,在當(dāng)今電路板設(shè)計(jì)和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下,這兩大問(wèn)題尤其令PC
    發(fā)表于 12-19 09:53

    PCB設(shè)計(jì)中EMI傳導(dǎo)干擾如何處理?

    從上面的三要素中,我們對(duì)EMI的傳播路徑:空間耦合和傳導(dǎo)耦合比較熟悉;我們實(shí)際也是重點(diǎn)在運(yùn)用上述的理論來(lái)進(jìn)行我們的實(shí)踐指導(dǎo);在實(shí)際進(jìn)行電路設(shè)計(jì)時(shí)我們PCB的設(shè)計(jì)也很關(guān)鍵;基本60%的EMC問(wèn)題都是PCB設(shè)計(jì)的問(wèn)
    發(fā)表于 12-18 16:22 ?403次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中EMI傳導(dǎo)干擾<b class='flag-5'>該</b>如何處理?

    EMC/EMI模擬仿真的薄弱環(huán)節(jié)PCB設(shè)計(jì)過(guò)程實(shí)例詳解

    PCB設(shè)計(jì)中,EMC/EMI主要分析布線網(wǎng)絡(luò)本身的信號(hào)完整性,實(shí)際布線網(wǎng)絡(luò)可能產(chǎn)生的電磁輻射和電磁干擾以及電路板本身抵抗外部電磁干擾的能力,并且依據(jù)設(shè)計(jì)者的要求提出布局和布線時(shí)抑制電磁輻射和干擾的規(guī)則,作為整個(gè)PCB設(shè)計(jì)過(guò)程的
    發(fā)表于 12-15 16:31 ?584次閱讀

    提高電路板EMC能力PCB設(shè)計(jì)和布線方法

    提高電路板EMC能力PCB設(shè)計(jì)和布線方法
    的頭像 發(fā)表于 12-07 15:36 ?851次閱讀
    提高電路板<b class='flag-5'>EMC</b>能力<b class='flag-5'>PCB設(shè)計(jì)</b>和布線方法

    避免PCB設(shè)計(jì)中出現(xiàn)EMC和EMI的9個(gè)技巧

    EMC是電磁兼容的簡(jiǎn)稱。PCB 中的 EMC 是電路板在其電磁環(huán)境中工作而不會(huì)對(duì)周圍的其他設(shè)備產(chǎn)生難以忍受的電磁干擾的能力。
    的頭像 發(fā)表于 11-27 15:41 ?2194次閱讀

    高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法

    高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法
    的頭像 發(fā)表于 11-24 18:03 ?813次閱讀
    高速<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>當(dāng)中</b>鋪銅處理方法

    在高速PCB設(shè)計(jì)中,多個(gè)信號(hào)層的敷銅在接地和接電源上應(yīng)如何分配?

    在高速PCB設(shè)計(jì)中,信號(hào)層的空白區(qū)域可以敷銅,而多個(gè)信號(hào)層的敷銅在接地和接電源上應(yīng)如何分配? 在高速PCB設(shè)計(jì)中,信號(hào)層的空白區(qū)域可以敷銅,而多個(gè)信號(hào)層的敷銅在接地和接電源上應(yīng)該經(jīng)過(guò)合
    的頭像 發(fā)表于 11-24 14:38 ?1024次閱讀