0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DDR 模塊的 PCB 設(shè)計(jì)要點(diǎn)有哪一些

凡億PCB ? 來源:ct ? 2019-08-19 09:30 ? 次閱讀

1定義

DDR:Double Date Rate 雙倍速率同步動態(tài)隨機(jī)存儲器。

DDR、DDR2、DDR3常用規(guī)格:

DDR 模塊的 PCB 設(shè)計(jì)要點(diǎn)有哪一些

02阻抗控制要求

單端走線控制 50歐姆,差分走線控制 100歐姆

03DDR布局要求

通常,根據(jù)器件的擺放方式不同而選擇相應(yīng)的拓?fù)浣Y(jié)構(gòu)。

A、DDR*1片,一般采用點(diǎn)對點(diǎn)的布局方式,靠近主控,相對飛線 Bank 對稱。間距可以按照是實(shí)際要求進(jìn)行調(diào)整,推薦間距為 500-800mil。

DDR 模塊的 PCB 設(shè)計(jì)要點(diǎn)有哪一些

B、DDR*2片,布局相對主控飛線 Bank對稱,常采用 T型拓?fù)浣Y(jié)構(gòu), 推薦間距如下:

DDR 模塊的 PCB 設(shè)計(jì)要點(diǎn)有哪一些

等長要求 L1+L2=L1+L3

C、DDR*4 片,以下列出了常用的 4 片 DDR 布局拓?fù)浣Y(jié)構(gòu)。

DDR 模塊的 PCB 設(shè)計(jì)要點(diǎn)有哪一些

針對于 DDR2,這些拓?fù)浣Y(jié)構(gòu)都是能適用的,只是有少許的差別。

PCB布線空間允許,Address/Command、Control、CLK,應(yīng)優(yōu)先采用單純的“T”型拓?fù)浣Y(jié)構(gòu),并盡可能縮短分支線長度,如上面拓?fù)浣Y(jié)構(gòu)的B圖所示。

DDR 模塊的 PCB 設(shè)計(jì)要點(diǎn)有哪一些

等長要求 L1+L2+L6=L1+L2+L7=L1+L3+L4=L1+L3+L5

然而,菊花鏈?zhǔn)酵負(fù)浣Y(jié)構(gòu)被證明在 SI 方面是具有優(yōu)勢的。對于 DDR3的設(shè)計(jì), 特別是在 1600 Mbps時,則一般采用D所示菊花鏈拓?fù)浣Y(jié)構(gòu)進(jìn)行設(shè)計(jì)。

DDR 模塊的 PCB 設(shè)計(jì)要點(diǎn)有哪一些

PCB 布線空間有限的,可以采用“T”型拓?fù)浜途丈復(fù)負(fù)浠旌系慕Y(jié)構(gòu),如下圖所示:

DDR 模塊的 PCB 設(shè)計(jì)要點(diǎn)有哪一些

混合拓?fù)浣Y(jié)構(gòu)中“T”型拓?fù)涞囊笈c兩片DDR2/3 相同。

等長要求 L1+L3+L2=L1+L4+L5

04信號分組以及走線要求

(以下以4片DDR3設(shè)計(jì)進(jìn)行說明)

A、32條數(shù)據(jù)線(DATA0-DATA31)、4條DATA MASKS(DQM0-DQM3),4對DATA STROBES差分線(DQS0P/ DQS0M—DQS3P/DQS3M)

這36條線和4對差分線分為四組:

DDR 模塊的 PCB 設(shè)計(jì)要點(diǎn)有哪一些

再將剩下的信號線分為三類:

DDR 模塊的 PCB 設(shè)計(jì)要點(diǎn)有哪一些

Address/Command、Control與CLK歸為一組,因?yàn)樗鼈兌际且訡LK的下降沿由DDR控制器輸出,DDR顆粒由CLK 的上升沿鎖存Address/Command、Control 總線上的狀態(tài),所以需要嚴(yán)格控制CLK 與Address/Command、Control 之間的時序關(guān)系,確保DDR顆粒能夠獲得足夠的、最佳的建立/保持時間。

B、誤差控制,差分對對內(nèi)誤差盡量控制在5mil以內(nèi);數(shù)據(jù)線組內(nèi)誤差盡量控制在+-25mil以內(nèi),組間誤差盡量控制在+-50mil以內(nèi)。

Address/Command 、Control全部參照時鐘進(jìn)行等長,誤差盡量控制在+-100mil 以內(nèi)。

C、數(shù)據(jù)線之間間距要滿足3W原則,控制線、地址線必要時可稍微放寬到2W~3W, 其他走線離時鐘線20mil或至少3W以上的間距,以減小信號傳輸?shù)拇當(dāng)_問題。

D、VERF電容需靠近管腳放置,VREF走線盡量短,且與任何數(shù)據(jù)線分開,保證其不受干擾(特別注意相鄰上下層的串?dāng)_),推薦走線寬度>=15mil。

E、DDR設(shè)計(jì)區(qū)域,這個區(qū)域請保障完整的參考平面,如下方圖片所示:

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4316

    文章

    22949

    瀏覽量

    395720
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    706

    瀏覽量

    65182

原文標(biāo)題:看過來,DDR 模塊的 PCB 設(shè)計(jì)要點(diǎn)都在這里!

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    D類功放輸出的LC電路的電感選型的時候需要注意哪些參數(shù)?

    D類功放輸出的LC電路的電感選型的時候需要注意哪些參數(shù),或者是什么樣的類型電感適合使用哪一些不適合使用
    發(fā)表于 10-12 08:37

    DDR4內(nèi)存的常見問題哪些

    DDR4內(nèi)存作為當(dāng)前廣泛應(yīng)用的內(nèi)存標(biāo)準(zhǔn),盡管其性能穩(wěn)定且技術(shù)成熟,但在實(shí)際使用過程中仍可能遇到一些常見問題。
    的頭像 發(fā)表于 09-04 12:35 ?712次閱讀

    pcb設(shè)計(jì)中布局的要點(diǎn)是什么

    PCB設(shè)計(jì)中,布局是個非常重要的環(huán)節(jié),它直接影響到電路的性能、可靠性和成本。以下是關(guān)于PCB布局的一些要點(diǎn),這些
    的頭像 發(fā)表于 09-02 14:48 ?322次閱讀

    PCB電路板設(shè)計(jì)與制作的步驟和要點(diǎn)

    站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)制作流程和要點(diǎn)是什么?PCB設(shè)計(jì)制作流程和要點(diǎn)PCB
    的頭像 發(fā)表于 08-02 09:24 ?547次閱讀

    PCB郵票孔設(shè)計(jì)及工藝要點(diǎn)總結(jié)

    一些關(guān)鍵的要求和規(guī)范,以確保PCB的性能和可制造性。 以下是一些常見的PCB郵票孔設(shè)計(jì)要求: 1. 孔徑和內(nèi)徑: 孔徑是指郵票孔的外徑,而內(nèi)徑是指郵票孔的導(dǎo)電部分的內(nèi)徑。這兩個尺寸的選
    的頭像 發(fā)表于 07-16 09:19 ?652次閱讀

    pcb印制板設(shè)計(jì)規(guī)則要求哪些?你知道多少!

    站式PCBA智造廠家今天為大家講講在PCB設(shè)計(jì)中有哪些要點(diǎn)?PCB設(shè)計(jì)要點(diǎn)總結(jié)及注意事項(xiàng)。PCB
    的頭像 發(fā)表于 06-28 10:02 ?300次閱讀

    使用STM來測量出來的ADC0的轉(zhuǎn)換時間抖動很大是為什么?

    使用STM來測量出來的ADC0的轉(zhuǎn)換時間抖動很大,已經(jīng)排除了被搶占的時間的影響,其它導(dǎo)致ADC轉(zhuǎn)換時間抖動的原因都有哪一些
    發(fā)表于 02-05 06:22

    PCB板設(shè)計(jì)時,鋪銅什么技巧和要點(diǎn)?

    站式PCBA智造廠家今天為大家講講PCB板設(shè)計(jì)時,鋪銅什么技巧和要點(diǎn)?高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法。在高速
    的頭像 發(fā)表于 01-16 09:12 ?1058次閱讀

    PCBDDR4布線指南和PCB的架構(gòu)改進(jìn)

    PCBDDR4布線指南和PCB的架構(gòu)改進(jìn)
    的頭像 發(fā)表于 12-07 15:15 ?2378次閱讀

    防浪涌時,PCB布線哪些要點(diǎn)?

    防浪涌時,PCB布線哪些要點(diǎn)?
    的頭像 發(fā)表于 12-05 15:34 ?1176次閱讀
    防浪涌時,<b class='flag-5'>PCB</b>布線<b class='flag-5'>有</b>哪些<b class='flag-5'>要點(diǎn)</b>?

    請問AD8138的負(fù)電壓可以由哪一些負(fù)電壓芯片提供?

    目前需要用AD8138作為AD9288的驅(qū)動,AD8138工作需要正負(fù)電源,正電源已經(jīng)解決,負(fù)電源目前選用7660負(fù)電壓轉(zhuǎn)換器,發(fā)現(xiàn)7660不能滿足AD8138的功率需求,請問AD8138的負(fù)電壓可以由哪一些負(fù)電壓芯片提供,有沒有推薦的電源芯片。
    發(fā)表于 11-27 06:25

    IC放大器用戶指南:去耦、接地及其他一些要點(diǎn)

    電子發(fā)燒友網(wǎng)站提供《IC放大器用戶指南:去耦、接地及其他一些要點(diǎn).pdf》資料免費(fèi)下載
    發(fā)表于 11-22 10:10 ?0次下載
    IC放大器用戶指南:去耦、接地及其他<b class='flag-5'>一些</b><b class='flag-5'>要點(diǎn)</b>

    分享一些SystemVerilog的coding guideline

    本文分享一些SystemVerilog的coding guideline。
    的頭像 發(fā)表于 11-22 09:17 ?667次閱讀
    分享<b class='flag-5'>一些</b>SystemVerilog的coding  guideline

    PCB軟硬結(jié)合板設(shè)計(jì)要點(diǎn)

    站式PCBA智造廠家今天為大家講講軟硬結(jié)合板PCB設(shè)計(jì)要點(diǎn)哪些?軟硬結(jié)合板PCB設(shè)計(jì)注意事項(xiàng)。軟硬結(jié)合板,就是柔性線路板與硬性線路板,經(jīng)
    的頭像 發(fā)表于 11-21 09:35 ?3181次閱讀
    <b class='flag-5'>PCB</b>軟硬結(jié)合板設(shè)計(jì)<b class='flag-5'>要點(diǎn)</b>

    PCB抄板的一些方法

    拆掉所有器多層板抄板件,并且將PAD孔里的錫去掉。用酒精將PCB清洗干凈,然后放入掃描儀內(nèi),掃描儀掃描的時候需要稍調(diào)高一些掃描的像素, 以便得到較清晰的圖像。
    的頭像 發(fā)表于 11-15 17:04 ?874次閱讀
    <b class='flag-5'>PCB</b>抄板的<b class='flag-5'>一些</b>方法