0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ADI推出的面向3G和4G基站應(yīng)用的高性能、高集成度的射頻解決方案

開源Block ? 來源:思享國for開源硬 ? 2019-12-02 16:24 ? 次閱讀

一、簡介

AD9361是ADI推出的面向3G和4G基站應(yīng)用的高性能、高集成度的射頻解決方案。該器件集RF前端與靈活的混合信號基帶部分為一體,集成頻率合成器,為處理器提供可配置數(shù)字接口。AD9361接收器LO工作頻率范圍為70 MHz至6.0 GHz,發(fā)射器LO工作頻率范圍為47 MHz至6.0 GHz,涵蓋大部分特許執(zhí)照和免執(zhí)照頻段,支持的通道帶寬范圍為200 kHz以下至56 MHz。

兩個獨立的直接變頻接收器擁有首屈一指的噪聲系數(shù)和線性度。每個接收(RX)子系統(tǒng)都擁有獨立的自動增益控制(AGC)、直流失調(diào)校正、正交校正和數(shù)字濾波功能,從而消除了在數(shù)字基帶中提供這些功能的必要性。TheAD9361還擁有靈活的手動增益模式,支持外部控制。每個通道搭載兩個高動態(tài)范圍模數(shù)轉(zhuǎn)換器(ADC),先將收到的I信號和Q信號進行數(shù)字化處理,然后將其傳過可配置抽取濾波器和128抽頭有限脈沖響應(yīng)(FIR)濾波器,結(jié)果以相應(yīng)的采樣率生成12位輸出信號。

發(fā)射器采用直接變頻架構(gòu),可實現(xiàn)較高的調(diào)制精度和超低的噪聲。這種發(fā)射器設(shè)計帶來了行業(yè)最佳的TX誤差矢量幅度(EVM),數(shù)值不到?40 dB,可為外部功率放大器(PA)的選擇留出可觀的系統(tǒng)裕量。板載發(fā)射(TX)功率監(jiān)控器可以用作功率檢測器,從而實現(xiàn)高度精確的TX功率測量。

完全集成的鎖相環(huán)(PLL)可針對所有接收和發(fā)射通道提供低功耗的小數(shù)N分頻頻率合成。設(shè)計中集成了頻分雙工(FDD)系統(tǒng)需要的通道隔離。

二、AD9361系統(tǒng)構(gòu)成

AD9361的框架如下圖2-1所示:

圖2-1

它支持2x2 MIMO通信,收發(fā)各有兩條獨立的射頻通路。

TX射頻前端構(gòu)成如下圖2-2所示:

圖2-2

TX數(shù)據(jù)通路如下圖2-3所示:

圖2-3

RX射頻前端構(gòu)成如下圖2-4所示:

圖2-4

RX數(shù)據(jù)通路如下圖2-5所示:

圖2-5

三、初始化及校準總述

AD9361在上電之后便會進入休眠狀態(tài)。此時用戶需要根據(jù)所需參數(shù),對芯片進行初始化配置。其配置包括以下幾方面:

l基本參數(shù)配置(包含SPI時鐘頻率、DCXO補償、射頻時鐘使能)

lBB PLL頻率配置及校準

lPolyPhase TX Digital Filter的系數(shù)寫入

lPolyPhase RX Digital Filter的系數(shù)寫入

l數(shù)字數(shù)據(jù)接口配置

lAuxDAC/AuxADC初始化

lControl_Out端口輸出配置

lGPO端口參數(shù)配置

l頻率無關(guān)的射頻參數(shù)配置,包括LO Power、VCO&LDO的參數(shù)配置、Charge Pump校準等)

lT/Rx頻率綜合器參數(shù)配置

lT/Rx工作頻率配置及校準

lMixer GM table增益配置

lRX Gain table配置

lRX手動增益配置

lT/RX基帶模擬濾波器校準(tune)

lRX TIA配置及校準

l二級TX濾波器校準

lADC初始化

lBB/RF DC校準

l發(fā)射數(shù)據(jù)正交性校準(相當(dāng)于IQ校準)

lTX增益配置

lRSSI及功率測量的初始化

使用AD9361,我們主要關(guān)注的有五個方面:一是其中各器件的校準;二是有關(guān)濾波器的配置;三是有關(guān)數(shù)字部分接口的模式、工作方式的配置;四是射頻工作狀態(tài)機控制;五是有關(guān)T/Rx增益的配置。以下分4節(jié)對這幾個方面分別闡述。

四、時鐘源和RF & BB PLL頻率綜合器

由于時鐘是整個芯片的核心,在介紹上節(jié)所述五方面之前,我們先詳述一下AD9361的時鐘、PLL和頻率綜合器。

1、參考時鐘及DCXO

AD9361使用分數(shù)分頻鎖相環(huán)生成一個本地時鐘為信號轉(zhuǎn)換、數(shù)字濾波器、IO端口提供時鐘源。這些PLL均需要一個參考時鐘,這個時鐘可以通過外部晶振提供,或者由外部晶體加上一個可變電容生成所需頻率。在使用外部晶體的情況下,需使用DCXO補償晶體頻率來保證輸出參考時鐘穩(wěn)定。

2、RF & BB PLL頻率綜合器

圖4-1

參考時鐘輸入后,分別進入3個獨立的PLL(如圖4-1所示),分別為T/RX頻率綜合器、基帶PLL提供參考時鐘源。3個PLL需各自進行校準。

A)TX、RX PLL的鎖定

在FDD模式下,TX和RX的PLL可工作在不同頻率下,它們同時開啟;TDD模式下,TX和RX的PLL根據(jù)收發(fā)情況輪流開啟。

一般的TDD模式工作狀態(tài)按照Rx-ALERT-Tx-ALERT-Rx跳轉(zhuǎn),基帶通過跳轉(zhuǎn)TXNRX信號來控制TX、RX狀態(tài)的跳轉(zhuǎn),當(dāng)TXNRX從0跳變到1時,RX PLL關(guān)閉,TX PLL開啟并進行重新校準鎖定,反之TX PLL關(guān)閉,RX PLL開啟并重新校準鎖定。TDD模式下每次PLL校準鎖定的時間大概為45us~60us左右。

不過假如系統(tǒng)每次收發(fā)幀所使用的載波頻率不變,則不需每次打開TX或RX時重新進行校準,而沿用上一次的校準值。此時需要在一次校準過后將寄存器中的VCO Cal比特關(guān)閉,這樣可以明顯得縮短信號收發(fā)之前,頻率綜合器的穩(wěn)定時間。

B)Fast Lock模式

假如你的系統(tǒng)需要在多個頻點上工作,則可以使用Fast Lock模式,它支持保存多個頻點的頻率控制字,使得頻率變化是,PLL的鎖定時間更短。然而這種模式TX和RX分別最多只能保存8個頻點,還是有一點局限性。

五、器件校準

AD9361的校準及其校驗方式簡介如下表5-1所示:

表5-1

每次芯片上電或者硬件復(fù)位之后都必須進行校準,校準之后的參數(shù)會被保存。

校準的順序由狀態(tài)機控制,其狀態(tài)如下表5-2所示。由于其中部分校準需導(dǎo)入其他校準所得結(jié)果,因此假如多個校準同時使能,則校準順序由校準狀態(tài)機控制。當(dāng)校準狀態(tài)機停留在0x1狀態(tài)時,表示校準完成。

需要注意的是:T/Rx的基帶濾波器校準不受校準狀態(tài)機控制,必須在其他校準均不進行時,進行T/Rx基帶濾波器的校準。

表5-2

下面對幾個重要的校準進行單獨闡釋。

注1:RF頻率綜合器VCO校準

AD9361的發(fā)射和接收的頻率綜合器是獨立的,因此TX和RX的RF VCO校準需分別進行。

在TDD模式下,TXNRX為高代表發(fā)射,TXNRX低代表接收,做RF TX VCO校準是,TXNRX需拉高;RF RX VCO校準時,TXNRX拉低。FDD模式下,需要將ENSM調(diào)整到ALERT狀態(tài),隨后使能頻率綜合器校準。

官方建議無論使用TDD還是FDD工作模式,均可在做RF頻率綜合器VCO校準時,使用FDD的校準方式,因為FDD校準的頻率更準確穩(wěn)定,但是弊端是耗時較長。

注2:T/Rx模擬濾波器校準

模擬濾波器校準有一點需要注意,在進行校準帶寬設(shè)置時,帶寬值需要設(shè)置成BB帶寬的1.6倍,BB帶寬值是基帶復(fù)數(shù)輸出帶寬的一半,即RX為26MHz~0.2MHz,TX為20MHz~0.625MHz。

六、濾波器配置

本節(jié)介紹發(fā)射和接收的濾波器通路。

1、發(fā)射濾波器通路

TX濾波器通路總體分為3級數(shù)字濾波器和兩級模擬濾波器,示意圖如下圖6-1所示:

圖6-1

通路輸入為I、Q兩路12bit補碼。

A)TX數(shù)字濾波器

數(shù)字濾波器分為4級,主要用于對接口I、Q信號進行插值濾波。它們可由用戶控制選通。

第一級Prog TX FIR支持1倍、2倍、4倍插值,可通過用戶配置最高128階位寬16bit濾波器系數(shù),并且可提供0~-6db濾波器增益。其插值倍數(shù)和濾波器階數(shù)關(guān)系如表6-1所示:

表6-1

第二級HB1是一個固定2倍插值低通濾波器。其濾波器系數(shù)為[?53, 0, 313, 0, ?1155, 0, 4989, 8192, 4989,0, ?1155, 0, 313, 0, ?53]。頻率幅度相應(yīng)如圖6-2:

圖6-2

第三級HB2也是一個固定2倍插值低通濾波器,系數(shù)為[?9, 0, 73, 128, 73, 0, ?9]。其幅頻相應(yīng)如圖6-3所示。

圖6-3

第四級HB3/INT3可實現(xiàn)2倍或者3倍插值。2倍插值濾波系數(shù)為[1, 2, 1],其幅頻相應(yīng)如圖6-4所示。三倍插值系數(shù)為[36, ?19, 0, ?156, ?12, 0, 479, 223, 0, ?1215, ?993, 0, 3569, 6277,8192, 6277, 3569, 0, ?993, ?1215, 0, 223, 479, 0, ?12, ?156, 0, ?19, 36],幅頻相應(yīng)如圖6-5所示。

圖6-4

圖6-5

B)TX模擬濾波器

在數(shù)字濾波信號經(jīng)過DAC轉(zhuǎn)換成模擬信號之后,需要經(jīng)過低通濾波器在濾除雜散干擾。

模擬濾波器分為兩級,帶寬均可配置。第一級的帶寬范圍較窄,為625kHz~32MHz,通帶帶寬設(shè)置為信號帶寬的1.6倍;第二級的帶寬范圍為2.7MHz~100MHz,通帶帶寬設(shè)置為信號帶寬的5倍。

2、接收濾波器通路

接收通路分為兩級模擬濾波器和四級數(shù)字濾波器,連接示意圖如圖6-6所示:

圖6-6

通路輸出也為12bit補碼。

A)RX模擬濾波器

接收端模擬濾波器也分為兩級,第一級TIA LPF的可配置帶寬為1MHz~70MHz,配置帶寬設(shè)置為信號帶寬的2.5倍;第二級BB LPF的可配帶寬為200kHz~39.2MHz,配置帶寬為信號帶寬的1.4倍。

B)RX數(shù)字濾波器

數(shù)字通路的4級濾波器正好是發(fā)射通路的反向。

第一級HB3/DEC3為2倍或3倍抽取可選。2倍抽取的濾波系數(shù)為[1, 4, 6, 4, 1],其幅頻相應(yīng)如圖6-7所示。3倍抽取濾波器系數(shù)為[55, 83, 0, ?393, ?580, 0, 1914, 4041, 5120, 4041, 1914, 0, ?580,?393, 0, 83, 55]。其幅頻相應(yīng)如圖6-8所示。

圖6-7

圖6-8

第二級HB2和第三級HB1均為2倍抽取的低通濾波器。其系數(shù)如下:

HB2:[?9, 0, 73, 128, 73, 0, ?9]

HB3:[?8, 0, 42, 0, ?147, 0, 619, 1013, 619, 0, ?147, 0, 42, 0, ?8]

HB2的幅頻相應(yīng)如圖6-9,HB3的幅頻相應(yīng)如圖6-10。

圖6-9

圖6-10

最后一級Prog RX FIR也支持1倍、2倍、4倍抽取,可通過用戶配置最高128階位寬16bit濾波器系數(shù),并且可提供-12db、-6db、0db、6db濾波器增益。

七、數(shù)字接口詳述

AD9361與數(shù)字基帶的接口示意圖如圖7-1所示:

圖7-1

數(shù)字接口電平有兩種可配置模式:CMOS和LVDS。

1、接口功能介紹

AD9361主要的接口有SPI、數(shù)據(jù)端口P0_D、P1_D、DATA_CLK、FB_CLK、TX_FRAME、RX_FRAME、ENABLE、TXNRX。

l SPI:該芯片集成的SPI接口為4線SPI,可讀可寫,主要用于配置內(nèi)部寄存器。

l P0/1_D:這是數(shù)據(jù)傳輸端口,位寬均為12bit,根據(jù)應(yīng)用模式可配置成輸入、輸出和雙向。

l DATA_CLK:DATA_CLK由AD9361輸出。該時鐘主要用于RX狀態(tài)外部數(shù)字基帶對P0_D、P1_D數(shù)據(jù)采樣,數(shù)字基帶生成的數(shù)據(jù)和控制信號均需為DATA_CLK時鐘域的,否則可能導(dǎo)致AD9361獲取數(shù)據(jù)時的采樣問題。CMOS模式下DATA_CLK通過DATA_CLK_P端口輸出。

l FB_CLK:FB_CLK是DATA_CLK反饋到AD9361的數(shù)據(jù)時鐘。用于AD9361內(nèi)部對TX_FRAME、ENABLE、TXNRX信號的上升沿采樣,以及對于P0_D、P1_D數(shù)據(jù)端口的上升沿和下降沿采樣。注意:FB_CLK必須與DATA_CLK同源(頻率相同,占空比相同),對兩個時鐘的相位沒有要求。CMOS模式下,僅適用FB_CLK_P線。

l RX_FRAME:RX_FRAME用于在接收狀態(tài)下標識P0_D、P1_D的數(shù)據(jù)有效。它可以配置成常高,或是50%占空比的脈沖信號。

l TX_FRAME:TX_FRAME用于TX狀態(tài)下,標識發(fā)射數(shù)據(jù)有效。其時序與RX_FRAME類似。發(fā)射狀態(tài)下,TX_FRAME為低,射頻發(fā)射空數(shù)據(jù)。

l ENABLE & TXNRX:ENABLE和TXNRX信號主要在TDD模式下使用,ENABLE拉高時,根據(jù)TXNRX信號,使射頻芯片進入TX或RX狀態(tài),TXNRX為1表示TX,為0表示RX。

2、接口模式

AD9361數(shù)字接口模式主要分四個方面:電平模式(LVDS、CMOS),數(shù)據(jù)速率(Single Data Rate(SDR)、Dual Data Rate(DDR)),端口模式(Dual Port、Single Port)、收發(fā)天線個數(shù)(1T1R、2T2R)(此處暫時不詳述)。

A)電平模式

接口電平模式主要根據(jù)電平信號類型來分類,主要分為兩種:LVDS模式和CMOS模式。它們的區(qū)別體現(xiàn)在可使用的信號bit為上。

CMOS模式下,各種接口時序的最高頻率如表7-1所示。

表7-1

LVDS模式下,各接口時序的最高頻率如表7-2所示。

表7-2

CMOS模式下,所有接口信號都是單端信號。在此電平模式下,允許兩組12bit端口P0_D、P1_D并行使用,即允許雙端口時序。CMOS模式下,單端口信號TX時序如圖7-2,RX時序如圖7-3;P0/1_D和T/Rx_D_P/N的對應(yīng)關(guān)系可參見硬件連接的spec。

圖7-2

圖7-3

LVDS模式下,每bit信號需要P和N兩個接口,因此24bit接口用作12bit數(shù)據(jù)信號。LVDS模式下,TX信號時序如圖7-4所示,RX信號時序如圖7-5所示。

圖7-4

圖7-5

B)數(shù)據(jù)速率

數(shù)據(jù)速率是針對數(shù)據(jù)端口和時鐘的關(guān)系來區(qū)分。主要分為兩種:Single Data Rate(SDR)、Dual Data Rate(DDR)。

SDR的時序舉例如下圖7-6所示:

圖7-6

DDR的時序舉例如圖7-7所示:

圖7-7

C)端口模式

端口模式的區(qū)分主要根據(jù)使用端口的個數(shù)上,分為雙端口(Dual Port)和單端口(Single Port)。

單端口如圖7-8所示;雙端口如圖7-9所示。

圖7-8

圖7-9

八、射頻工作狀態(tài)機控制

AD9361的工作模式通過狀態(tài)機(ENSM,enable state machine)控制,ENSM可通過SPI控制狀態(tài)跳轉(zhuǎn),也可以通過ENABLE、TXNRX pin信號來實時控制。不過假如校準不成功,這些控制均無效。

圖8-1為TDD和FDD模式下,ENSM各狀態(tài)之間的跳轉(zhuǎn)關(guān)系。圖中的TO_ALERT是通過寄存器ENSM Config1控制,它的作用是在ENSM從TX或者RX狀態(tài)跳轉(zhuǎn)到WAIT狀態(tài)后,自動進入ALERT狀態(tài)。

圖8-1

ENSM的狀態(tài)定義如表8-1所示。

表8-1

1、SPI控制

SPI控制跳轉(zhuǎn)與接口時鐘DATA_CLK非一個時鐘域,因此被認為是異步跳轉(zhuǎn),默認關(guān)閉,可通過ENSM Config1寄存器打開。

ENSM狀態(tài)機控制寄存器如下表8-2所示:

表8-2

其中Force Rx、Force Tx、Force Alert State用于在TDD模式下,SPI控制狀態(tài)機。而在FDD模式下,F(xiàn)orce Rx信號是無用的,從ALERT->FDD狀態(tài)通過Force Tx控制。

2、ENABLE/TXNRX PIN控制

ENABLE/TXNRX Pin控制跳轉(zhuǎn)默認開啟。這種控制模式還分兩種:一種是Pulse Mode;二是Level Mode。

Pulse Mode

PulseMode的Pulse主要是針對ENABLE信號而言的。TXNRX主要標示下一個狀態(tài)是跳轉(zhuǎn)到TX還是RX,為1時跳轉(zhuǎn)TX,為0時跳轉(zhuǎn)RX。

ENABLE以脈沖的形式給出,脈寬不得小于一個FB_CLK周期。TDD模式下控制時序如下圖8-2所示:

8-2

FDD模式下,控制時序如圖8-3所示:

圖8-3

Level Mode

LevelMode下,ENABLE以電平形式給出,而ENABLE信號為高時表示芯片現(xiàn)在處于工作狀態(tài)。而VCO、LDO的上電使能還是要通過SPI配置。

TDD模式下,控制時序如圖8-4所示:

圖8-4

FDD模式下,控制時序如圖8-5所示:

圖8-5

3、FDD Independent模式

AD9361的TX和RX在FDD模式下允許工作在同一載波頻率下,這就使得FDD模式不局限于僅適用在全雙工系統(tǒng)中。像wifi、藍牙這樣的半雙工系統(tǒng),也可以使用FDD模式來避開TDD模式下PLL穩(wěn)定時間較長的問題。而假如FDD模式,TX、RX工作在同一頻率,則會導(dǎo)致發(fā)送和接收的相互干擾,此時我們就需要TX、RX支持開關(guān)。

而本小節(jié)的FDD Independent模式便支持收發(fā)開關(guān)獨立控制,功能開關(guān)是ENSM Config2 D7比特。功能開啟后,可通過TXNRX、ENABLE共同控制TX、RX的開啟關(guān)閉,控制邏輯如表8-3所示。

表8-3

這個模式下,收發(fā)關(guān)閉后,狀態(tài)機是不會跳轉(zhuǎn)到FDD FLUSH狀態(tài)的,因此用戶使用時要控制好時間,在兩次收或者發(fā)開啟之間留下足夠的時間清空殘留數(shù)據(jù)。

FDDIndependent模式的Level Mode和Pulse Mode的控制時序如圖8-6所示:

圖8-6

4、ENSM與RF VCO校準

ENSM會輸出一個內(nèi)部信號,控制TX、RX頻率綜合器校準。

FDD模式下,TX、RX頻率綜合器會在兩種情況下進行校準,一是ENSM從WAIT->ALERT時,二是頻率控制字寫入時。而在FDD狀態(tài)下,校準結(jié)果是保持不變的。

TDD模式下,與FDD類似,會在ENSM從WAIT->ALERT時進行校準,在頻率控制字寫入時,會根據(jù)TXNRX判斷,讓當(dāng)前使能的VCO進行校準。

為了節(jié)省功耗,TDD模式下,T/Rx的VCO并一直保持鎖定狀態(tài),在RX使能時,TX VCO會關(guān)閉,反之亦然。當(dāng)TXNRX改變時,再對當(dāng)前使能的VCO重新校準。因此在使用時,ALERT狀態(tài)下應(yīng)該盡早跳轉(zhuǎn)TXNRX來為VCO校準爭取最大時間。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • adi
    adi
    +關(guān)注

    關(guān)注

    144

    文章

    45796

    瀏覽量

    246012
  • 射頻
    +關(guān)注

    關(guān)注

    102

    文章

    5471

    瀏覽量

    166937
  • 基站
    +關(guān)注

    關(guān)注

    17

    文章

    1373

    瀏覽量

    66541

原文標題:面向3G和4G基站應(yīng)用的高性能、高集成度的射頻解決方案——AD9361

文章出處:【微信號:all4lib,微信公眾號:開源Block】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    模擬集成度音叉電平開關(guān)解決方案應(yīng)用說明

    電子發(fā)燒友網(wǎng)站提供《模擬集成度音叉電平開關(guān)解決方案應(yīng)用說明.pdf》資料免費下載
    發(fā)表于 09-11 09:27 ?0次下載
    <b class='flag-5'>高</b>模擬<b class='flag-5'>集成度</b>音叉電平開關(guān)<b class='flag-5'>解決方案</b>應(yīng)用說明

    廣泛用于4G/5G基站4G/5G直放站的GC080X收發(fā)機芯片

    廣泛用于4G/5G基站、4G/5G直放站的GC080X收發(fā)機芯片
    的頭像 發(fā)表于 05-14 09:51 ?365次閱讀
    廣泛用于<b class='flag-5'>4G</b>/5<b class='flag-5'>G</b>小<b class='flag-5'>基站</b>、<b class='flag-5'>4G</b>/5<b class='flag-5'>G</b>直放站的GC080X收發(fā)機芯片

    針對2G/3G/4G 射頻(RF) 功率放大器的LM3243電流降壓轉(zhuǎn)換器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《針對2G/3G/4G 射頻(RF) 功率放大器的LM3243電流降壓轉(zhuǎn)換器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 04-18 10:14 ?0次下載
    針對2<b class='flag-5'>G</b>/<b class='flag-5'>3G</b>/<b class='flag-5'>4G</b> <b class='flag-5'>射頻</b>(RF) 功率放大器的LM3243<b class='flag-5'>高</b>電流降壓轉(zhuǎn)換器數(shù)據(jù)表

    用于2G/3G/4G射頻功率放大器的大電流降壓轉(zhuǎn)換器LM3253數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《用于2G/3G/4G射頻功率放大器的大電流降壓轉(zhuǎn)換器LM3253數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 04-15 11:22 ?0次下載
    用于2<b class='flag-5'>G</b>/<b class='flag-5'>3G</b>/<b class='flag-5'>4G</b><b class='flag-5'>射頻</b>功率放大器的大電流降壓轉(zhuǎn)換器LM3253數(shù)據(jù)表

    用于3G4G 射頻(RF) 功率放大器的LM3269無縫轉(zhuǎn)換降壓-升壓轉(zhuǎn)換器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《用于3G4G 射頻(RF) 功率放大器的LM3269無縫轉(zhuǎn)換降壓-升壓轉(zhuǎn)換器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 04-15 11:09 ?0次下載
    用于<b class='flag-5'>3G</b>和<b class='flag-5'>4G</b> <b class='flag-5'>射頻</b>(RF) 功率放大器的LM3269無縫轉(zhuǎn)換降壓-升壓轉(zhuǎn)換器數(shù)據(jù)表

    用于電池供電的3G/4G射頻功率放大器的無縫轉(zhuǎn)換降壓-升壓轉(zhuǎn)換器LM3209-G3數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《用于電池供電的3G/4G射頻功率放大器的無縫轉(zhuǎn)換降壓-升壓轉(zhuǎn)換器LM3209-G3數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 04-15 11:03 ?0次下載
    用于電池供電的<b class='flag-5'>3G</b>/<b class='flag-5'>4G</b><b class='flag-5'>射頻</b>功率放大器的無縫轉(zhuǎn)換降壓-升壓轉(zhuǎn)換器LM3209-<b class='flag-5'>G3</b>數(shù)據(jù)表

    【飛騰派4G版免費試用】飛騰派4G版開發(fā)板套裝測試及環(huán)境搭建

    時,調(diào)試串口位置為 J2,串口終端程序必須設(shè)置為:波特率:115200;數(shù)據(jù)位:8;奇偶校驗:無;停止位:1 8TX10RX12地 飛騰派4G版開發(fā)板套裝文件下載鏈接: 百網(wǎng)盤鏈接:https://pan.baidu.com/s/1pStiyqohrB
    發(fā)表于 01-22 00:47

    英飛凌PA柵壓管理解決方案助力5G基站建設(shè)

    隨著全球進入5G網(wǎng)絡(luò)時代,針對5G MIMO基站射頻前端子系統(tǒng),英飛凌推出一片式
    的頭像 發(fā)表于 01-19 11:17 ?439次閱讀
    英飛凌PA柵壓管理<b class='flag-5'>解決方案</b>助力5<b class='flag-5'>G</b><b class='flag-5'>基站</b>建設(shè)

    【飛騰派4G版免費試用】大家來了解飛騰派4G版開發(fā)板

    國產(chǎn)高性能、低功耗通用計算微處理器的設(shè)計研發(fā)和產(chǎn)業(yè)化推廣。飛騰派是一款面向行業(yè)工程師、學(xué)生和愛好者的開源硬件,采用飛騰嵌入式四核處理器,兼容ARM V8架構(gòu),板載64位 DDR4內(nèi)存,分為2G
    發(fā)表于 01-02 22:43

    比科奇推出5G基站開放式RAN射頻單元的高性能低功耗SoC

    基帶芯片和電信級軟件提供商比科奇(Picocom)今日宣布:推出全新的、全面優(yōu)化的PC805系統(tǒng)級芯片(SoC),以幫助業(yè)界進一步提升5G基站開放式RAN射頻單元(O-RU)的
    發(fā)表于 11-08 15:31 ?768次閱讀
    比科奇<b class='flag-5'>推出</b>5<b class='flag-5'>G</b>小<b class='flag-5'>基站</b>開放式RAN<b class='flag-5'>射頻</b>單元的<b class='flag-5'>高性能</b>低功耗SoC

    面向5G射頻功放推出的高密度異構(gòu)集成SiP解決方案即將在國內(nèi)大規(guī)模量產(chǎn)

    JSCJ長晶長電科技面向5G射頻功放推出的高密度異構(gòu)集成SiP解決方案即將在國內(nèi)大規(guī)模量產(chǎn)
    的頭像 發(fā)表于 11-01 15:20 ?515次閱讀

    想你所想,Prisemi芯導(dǎo)推出集成度低功耗TWS耳機充電全新解決方案

    想你所想,Prisemi芯導(dǎo)推出集成度低功耗TWS耳機充電全新解決方案
    的頭像 發(fā)表于 11-01 14:55 ?418次閱讀
    想你所想,Prisemi芯導(dǎo)<b class='flag-5'>推出</b><b class='flag-5'>高</b><b class='flag-5'>集成度</b>低功耗TWS耳機充電全新<b class='flag-5'>解決方案</b>

    4G基站輻射答疑

    電子發(fā)燒友網(wǎng)站提供《4G基站輻射答疑.doc》資料免費下載
    發(fā)表于 10-31 11:34 ?0次下載
    <b class='flag-5'>4G</b><b class='flag-5'>基站</b>輻射答疑

    EVB-P6UL的3G網(wǎng)絡(luò)測試

    3G/4G通信是目前流行的技術(shù),EVB-P6UL具備Mini-PCIE接口,可以直接支持3G/4G通信模塊,為您帶來無線連接的解決方案。 本
    發(fā)表于 10-09 08:53

    4G無線車載視頻監(jiān)控解決方案

    4G無線車載視頻監(jiān)控解決方案?
    發(fā)表于 10-07 11:17 ?0次下載