0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AXI總線的概念及基本特點(diǎn)是什么

牽手一起夢 ? 來源:網(wǎng)絡(luò)整理 ? 作者:佚名 ? 2019-12-19 10:02 ? 次閱讀

AXI總線是一種多通道傳輸總線,將地址、讀數(shù)據(jù)、寫數(shù)據(jù)、握手信號在不同的通道中發(fā)送,不同的訪問之間順序可以打亂,用BUSID來表示各個(gè)訪問的歸屬。主設(shè)備在沒有得到返回?cái)?shù)據(jù)的情況下可發(fā)出多個(gè)讀寫操作。讀回的數(shù)據(jù)順序可以被打亂,同時(shí)還支持非對齊數(shù)據(jù)訪問。

它還定義了在進(jìn)出低功耗節(jié)電模式前后的握手協(xié)議。規(guī)定如何通知進(jìn)入低功耗模式,何時(shí)關(guān)斷時(shí)鐘,何時(shí)開啟時(shí)鐘,如何退出低功耗模式。這使得所有IP在進(jìn)行功耗控制的設(shè)計(jì)時(shí),有據(jù)可依,容易集成在統(tǒng)一的系統(tǒng)中。

特點(diǎn):

1、單向通道體系結(jié)構(gòu)。信息流只以單方向傳輸,簡化時(shí)鐘域間的橋接,減少門數(shù)量。當(dāng)信號經(jīng)過復(fù)雜的片上系統(tǒng)時(shí),減少延時(shí)。

2、支持多項(xiàng)數(shù)據(jù)交換。通過并行執(zhí)行猝發(fā)操作,極大地提高了數(shù)據(jù)吞吐能力,可在更短的時(shí)間內(nèi)完成任務(wù),在滿足高性能要求的同時(shí),又減少了功耗。

3、獨(dú)立的地址和數(shù)據(jù)通道。地址和數(shù)據(jù)通道分開,能對每一個(gè)通道進(jìn)行單獨(dú)優(yōu)化,可以根據(jù)需要控制時(shí)序通道,將時(shí)鐘頻率提到最高,并將延時(shí)降到最低。

4、增強(qiáng)的靈活性。AXI技術(shù)擁有對稱的主從接口,無論在點(diǎn)對點(diǎn)或在多層系統(tǒng)中,都能十分方便地使用AXI技術(shù)。

AXI 能夠使SoC 以更小的面積、更低的功耗,獲得更加優(yōu)異的性能。AXI 獲得如此優(yōu)異性能的一個(gè)主要原因,就是它的單向通道體系結(jié)構(gòu)。單向通道體系結(jié)構(gòu)使得片上的信息流只以單方向傳輸,減少了延時(shí)。

推薦閱讀:http://www.ttokpm.com/d/625051.html

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    6713

    瀏覽量

    88300
  • 總線
    +關(guān)注

    關(guān)注

    10

    文章

    2817

    瀏覽量

    87697
  • 低功耗
    +關(guān)注

    關(guān)注

    10

    文章

    2286

    瀏覽量

    103318
收藏 人收藏

    評論

    相關(guān)推薦

    Xilinx zynq AXI總線全面解讀

    AXI (Advanced eXtensible Interface) 本是由ARM公司提出的一種總線協(xié)議, Xilinx從 6 系列的 FPGA 開始對 AXI 總線提供支持,目前使
    的頭像 發(fā)表于 12-04 12:22 ?6827次閱讀
     Xilinx zynq <b class='flag-5'>AXI</b><b class='flag-5'>總線</b>全面解讀

    ARM+FPGA開發(fā):基于AXI總線的GPIO IP創(chuàng)建

    FPGA+ARM是ZYNQ的特點(diǎn),那么PL部分怎么和ARM通信呢,依靠的就是AXI總線。這個(gè)實(shí)驗(yàn)是創(chuàng)建一個(gè)基于AXI總線的GPIO IP,利
    的頭像 發(fā)表于 12-25 14:07 ?5339次閱讀
    ARM+FPGA開發(fā):基于<b class='flag-5'>AXI</b><b class='flag-5'>總線</b>的GPIO IP創(chuàng)建

    FPGA與CPLD的概念及其區(qū)別PDF

    FPGA與CPLD的概念及其區(qū)別
    發(fā)表于 08-15 15:46

    PCI總線特點(diǎn)是什么? 如何去設(shè)計(jì)PCI接口?

    PCI總線特點(diǎn)是什么?PCI接口開發(fā)現(xiàn)狀如何?如何去設(shè)計(jì)PCI接口?
    發(fā)表于 04-29 07:09

    AXI具有哪些性能特點(diǎn)?

    AXI有哪些性能?AXI特點(diǎn)是什么?AXI4有哪些工作模式?
    發(fā)表于 06-23 08:13

    現(xiàn)場總線控制系統(tǒng)的特點(diǎn)是什么

    控制系統(tǒng)?5. 現(xiàn)場總線控制系統(tǒng)的特點(diǎn)是什么?6. 目前流行的計(jì)算機(jī)控制系統(tǒng)的控制規(guī)律有哪幾種7. 什么是工業(yè)控制計(jì)算機(jī)?有哪些特點(diǎn)?8. 工控機(jī)由哪幾部分組成?各部分的作用是什么?9. 什么是
    發(fā)表于 09-01 07:12

    USB基本概念及從機(jī)編程方法介紹

    慕課蘇州大學(xué).嵌入式開發(fā)及應(yīng)用.第四章.較復(fù)雜通信模塊.USB基本概念及從機(jī)編程方法0 目錄4 較復(fù)雜通信模塊4.4 USB基本概念及從機(jī)編程方法4.4.1 課堂重點(diǎn)4.4.2 測試與作業(yè)5 下一
    發(fā)表于 11-08 09:14

    嵌入式系統(tǒng)的概念及特點(diǎn)

    文章目錄嵌入式系統(tǒng)概要嵌入式系統(tǒng)的概念及特點(diǎn)嵌入式系統(tǒng)硬件嵌入式系統(tǒng)軟件嵌入式系統(tǒng)的編程模式微控制器的程序開發(fā)方式嵌入式系統(tǒng)概要嵌入式系統(tǒng)的概念及特點(diǎn)1.
    發(fā)表于 12-22 06:36

    嵌入式系統(tǒng)的概念及特點(diǎn)

    嵌入式系統(tǒng)概要嵌入式系統(tǒng)概要1.嵌入式系統(tǒng)的概念及特點(diǎn)2.嵌入式硬件3.嵌入式系統(tǒng)軟件4.嵌入式系統(tǒng)編程模式5.微控制器的程序開發(fā)方式嵌入式系統(tǒng)概要1.嵌入式系統(tǒng)的概念及特點(diǎn)2.嵌入式
    發(fā)表于 12-22 07:21

    AMBA AXI總線學(xué)習(xí)筆記

    AMBA AXI 總線學(xué)習(xí)筆記,非常詳細(xì)的AXI總線操作說明
    發(fā)表于 11-11 16:49 ?11次下載

    AXI 總線和引腳的介紹

    1、AXI 總線通道,總線和引腳的介紹 AXI接口具有五個(gè)獨(dú)立的通道: (1)寫地址通道(AW):write address channel (2)寫數(shù)據(jù)通道( W): write d
    發(fā)表于 01-05 08:13 ?1w次閱讀
    <b class='flag-5'>AXI</b> <b class='flag-5'>總線</b>和引腳的介紹

    ZYNQ中DMA與AXI4總線

    ZYNQ中DMA與AXI4總線 為什么在ZYNQ中DMA和AXI聯(lián)系這么密切?通過上面的介紹我們知道ZYNQ中基本是以AXI總線完成相關(guān)功能
    的頭像 發(fā)表于 11-02 11:27 ?4183次閱讀
    ZYNQ中DMA與<b class='flag-5'>AXI</b>4<b class='flag-5'>總線</b>

    AMBA 3.0 AXI總線接口協(xié)議的研究與應(yīng)用

    本文介紹了AMBA 3.0 AXI的結(jié)構(gòu)和特點(diǎn),分析了新的AMBA 3.0 AXI協(xié)議相對于AMBA 2. 0的優(yōu)點(diǎn)。它將革新未來高性能SOC總線互連技術(shù),其
    發(fā)表于 04-12 15:47 ?28次下載

    AXI總線工作流程

    在zynq開發(fā)過程中,AXI總線經(jīng)常遇到,每次看到AXI總線相關(guān)的信號時(shí)都一頭霧水,仔細(xì)研究一下,將信號分分類,發(fā)現(xiàn)其實(shí)也不難。
    的頭像 發(fā)表于 05-25 11:22 ?854次閱讀
    <b class='flag-5'>AXI</b><b class='flag-5'>總線</b>工作流程

    S參數(shù)的概念及應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《S參數(shù)的概念及應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 08-12 14:29 ?0次下載