0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

采用低壓電源供電的高壓DAC對可調(diào)天線進行網(wǎng)絡阻抗匹配

牽手一起夢 ? 來源:網(wǎng)絡整理 ? 作者:佚名 ? 2020-01-07 16:37 ? 次閱讀

電路功能與優(yōu)勢

圖1中所示電路可產(chǎn)生高壓信號,用于控制BST(鈦酸鋇鍶)電容的電容量。只需向正確的端子施加0 V與30 V的電壓,便可改變BST電容量。這樣,電介質(zhì)厚度改變,因此電容量改變。BST常用于調(diào)諧天線陣列和可調(diào)濾波器。尤其對于這些調(diào)諧應用具有明顯優(yōu)勢,例如,補償組件容差誤差、精密調(diào)諧濾波器截止頻率或者針對可調(diào)天線進行網(wǎng)絡阻抗匹配。

此類應用需要一個方便、緊湊、低成本的電路來產(chǎn)生高壓電源,僅為了該功能添加獨立電源通常并不實用。圖1中的電路采用ADP1613 升壓轉(zhuǎn)換器和 AD5504 30 V/60 V DAC便滿足了上述要求。升壓調(diào)節(jié)器電路的總電路板面積僅為43 mm2。ADP1613提供8引腳MSOP封裝,AD5504提供16引腳TSSOP封裝。

升壓電路也可用于LED驅(qū)動器應用,以及在光學通信系統(tǒng)中提供接收機偏置電壓。

采用低壓(3 V)電源供電的高壓(30 V) DAC產(chǎn)生用于天線和濾波器的調(diào)諧信號 (CN0193)

圖1.升壓電源和高壓DAC為BST電容提供調(diào)諧信號(簡化示意圖:未顯示所有連接)

電路描述

該電路可以用3 V (VDD) 電源,BST電容需要超過20 V的電壓以實現(xiàn)完全控制。兩個主電路模塊是ADP1613升壓開關轉(zhuǎn)換器和AD5504高壓DAC。電路圖如圖1所示。

ADP1613是一款升壓DC-DC開關轉(zhuǎn)換器,集成了功率開關,能夠提供高達20 V的輸出。使用其他外部組件后可實現(xiàn)更高的輸出電壓。ADP1613具有可調(diào)軟啟動功能,可防止器件使能時產(chǎn)生浪涌電流。引腳可選的開關頻率和PWM電流模式架構(gòu)能提供簡便的噪聲濾波和出色的瞬態(tài)響應。圍繞ADP1613連接的組件可從3 V輸入產(chǎn)生32 V輸出。

The ADIsimPower? 設計工具為設計人員提供了一種根據(jù)輸入和輸出要求決定適當組件的簡單方法。圖1所示的ADP1613電路設計使用ADIsimPower的“最低成本”選項,采用3 V輸入電壓、32 V輸出電壓和40 mA負載電流。該設計可從下載。

ADIsimPower設計文件包含物料清單、詳細原理圖、波特圖、效率曲線圖、瞬態(tài)響應以及建議電路板布局。

ADP1613的32 V輸出用作AD5504的電源。AD5504是一款四通道、12位DAC,能夠提供最高60 V的輸出電壓。AD5504的滿量程輸出由R_SEL 引腳狀態(tài)決定。該應用中,R_SEL 連接至VDD,因此選擇30 V的滿量程輸出。AD5504由兼容3 V邏輯的串行接口控制。通過串行接口寫入適當?shù)腄AC寄存器,便可改變DAC輸出。發(fā)送脈沖將負載DAC((LDAC))引腳拉低,可同時更新多個DAC,從而可同時改變?nèi)克膫€BST電容。

使用圖1所示的電路,可產(chǎn)生最高30 V的DAC輸出電壓。輸出電壓用于設置BST電容的偏置電壓,進而調(diào)節(jié)天線響應。圖2顯示用作可調(diào)匹配網(wǎng)絡的BST電容等效電路,圖3顯示BST電容與偏置電壓和所產(chǎn)生天線響應的傳遞函數(shù)關系。

采用低壓(3 V)電源供電的高壓(30 V) DAC產(chǎn)生用于天線和濾波器的調(diào)諧信號 (CN0193)

圖2.BST電容等效電路

在任何注重精度的電路中,必須仔細考慮電路板上的電源和接地回路布局。包含本電路的印刷電路板(PCB)應將模擬部分與數(shù)字部分分離。如果該電路所在系統(tǒng)中有其它器件要求AGND至DGND連接,則只能在一個點上進行連接。該接地點應盡可能靠近AD5504。本電路應該采用具有較大面積接地層和電源層的多層PCB。有關布局和接地的更多討論,請參考教程MT-031。

AD5504的電源應使用10 μF和0.1 μF電容進行旁路。這些電容應盡可能靠近該器件,0.1 μF電容最好正對著該器件。10 μF電容應為鉭珠型或陶瓷型電容。0.1 μF電容必須具有低等效串聯(lián)電阻(ESR)和低等效串聯(lián)電感(ESL),普通陶瓷型電容通常具有這些特性。針對內(nèi)部邏輯開關引起的瞬態(tài)電流所導致的高頻,該0.1 μF電容可提供低阻抗接地路徑。有關正確去耦技術(shù)的更多信息,請參考 教程MT-101。

電源走線應盡可能寬,以提供低阻抗路徑,并減小電源線路上的毛刺效應。時鐘和其它快速開關的數(shù)字信號應通過數(shù)字地將其與電路板上的其它器件屏蔽開。

ADIsimPower設計文件提供了電路ADP1613部分的建議布局。

采用低壓(3 V)電源供電的高壓(30 V) DAC產(chǎn)生用于天線和濾波器的調(diào)諧信號 (CN0193)

圖3:偏置電壓與BST電容和所產(chǎn)生天線響應的關系

常見變化

根據(jù)系統(tǒng)要求,可以使用其它升壓調(diào)節(jié)器代替。

電路評估和測試

圖1的電路通過對VDD施加3 V電源進行測試。這將為AD5504提供32 V電源(可在引腳14上測量),同時為AD5504提供VLOGIC電源。微控制器、DSPFPGA用于給AD5504提供適當?shù)臄?shù)字接口信號。

正常工作時,CLR 應為高電平。 SYNC、SCLK和SDATA應按照AD5504數(shù)據(jù)手冊所述進行操作,以向AD5504的各個寄存器寫入數(shù)據(jù)。向LDAC為低電平的DAC寄存器寫入數(shù)據(jù)時,相應輸出會立即更新。向LDAC為高電平的DAC寄存器寫入數(shù)據(jù)時,DAC輸出將保持其當前值,直至發(fā)送脈沖將LDAC拉低。

責任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    184

    文章

    17486

    瀏覽量

    249168
  • 天線
    +關注

    關注

    68

    文章

    3167

    瀏覽量

    140632
  • dac
    dac
    +關注

    關注

    43

    文章

    2261

    瀏覽量

    190757
收藏 人收藏

    評論

    相關推薦

    [灌水]天線阻抗匹配器ZN28100

    ;nbsp;ZN28100天線阻抗匹配器分為兩部分,即人工天線網(wǎng)絡部分和阻抗匹配單元部分,二者可據(jù)具體要求同時連接使用,也可單獨使用阻抗匹配
    發(fā)表于 04-16 14:14

    阻抗匹配技術(shù)無法匹敵孔徑調(diào)諧技術(shù)

    (TIM)  天線孔徑調(diào)諧Antenna Aperture Tuning (AAT)  利用可調(diào)阻抗匹配的方法要求在天線和接收機/發(fā)射機之間植入可變
    發(fā)表于 11-07 10:40

    怎么進行GSM手機雙頻天線阻抗匹配

    為什么說阻抗匹配只能是在兩個頻段上折衷? 通常對某個頻點上的阻抗匹配可利用SMITH圓圖工具進行,兩個器件肯定能搞定,即通過串+并聯(lián)電感或電容即可實現(xiàn)由圓圖上任一點到另一點的阻抗匹配,
    發(fā)表于 08-13 08:10

    如何采用低壓(3 V)電源供電高壓(30 V) DAC產(chǎn)生用于天線和濾波器的調(diào)諧信號?

    如何采用低壓(3 V)電源供電高壓(30 V) DAC產(chǎn)生用于
    發(fā)表于 05-26 06:28

    藍牙天線阻抗匹配

    藍牙天線阻抗匹配 阻抗匹配中,阻抗的測試是在板子供電的情況下測試還是在沒有供電的情況下測試?比如
    發(fā)表于 09-18 10:20

    寬帶天線阻抗匹配網(wǎng)絡的設計

    寬帶天線阻抗匹配網(wǎng)絡的設計:給出了一種處理寬帶天線雙端匹配的改進實頻法1 該方法將匹配
    發(fā)表于 11-04 18:07 ?52次下載

    寬帶天線阻抗匹配網(wǎng)絡的優(yōu)化設計

    寬帶天線阻抗匹配網(wǎng)絡的優(yōu)化設計:給出了一種處理寬帶天線雙端匹配的改進方法, 即最優(yōu)化算法, 并且與實頻法
    發(fā)表于 11-04 18:10 ?46次下載

    什么是阻抗匹配

     什么是阻抗匹配?   阻抗匹配(Imped
    發(fā)表于 09-25 14:21 ?4497次閱讀

    怎樣理解阻抗匹配_pcb阻抗匹配如何計算

    本文主要介紹的是阻抗匹配,首先介紹了阻抗匹配條件,其次闡述了如何理解阻抗匹配及常見阻抗匹配的方式,最后介紹了pcb阻抗匹配如何計算,具體的跟
    發(fā)表于 05-02 17:11 ?4.2w次閱讀
    怎樣理解<b class='flag-5'>阻抗匹配</b>_pcb<b class='flag-5'>阻抗匹配</b>如何計算

    阻抗匹配是什么意思_阻抗匹配原理詳解

    本文主要詳解什么是阻抗匹配,首先介紹了輸入及輸出阻抗是什么,其次介紹了阻抗匹配的原理,最后闡述了阻抗匹配的應用領域,具體的跟隨小編一起來了解一下吧。
    的頭像 發(fā)表于 05-03 11:42 ?5w次閱讀
    <b class='flag-5'>阻抗匹配</b>是什么意思_<b class='flag-5'>阻抗匹配</b>原理詳解

    如何才能進行GSM手機雙頻天線阻抗匹配

    通常對某個頻點上的阻抗匹配可利用SMITH圓圖工具進行,兩個器件肯定能搞定,即通過串+并聯(lián)電感或電容即可實現(xiàn)由圓圖上任一點到另一點的阻抗匹配, 但這是單頻的。而手機天線是雙頻的,對其中
    發(fā)表于 08-11 18:52 ?0次下載
    如何才能<b class='flag-5'>進行</b>GSM手機雙頻<b class='flag-5'>天線</b>的<b class='flag-5'>阻抗匹配</b>

    CN0193 采用低壓(3 V)電源供電高壓(30 V) DAC產(chǎn)生用于天線和濾波器的調(diào)諧信號

    陣列和可調(diào)濾波器。尤其對于這些調(diào)諧應用具有明顯優(yōu)勢,例如,補償組件容差誤差、精密調(diào)諧濾波器截止頻率或者針對可調(diào)天線進行網(wǎng)絡
    發(fā)表于 06-03 10:51 ?5次下載
    CN0193 <b class='flag-5'>采用</b><b class='flag-5'>低壓</b>(3 V)<b class='flag-5'>電源</b><b class='flag-5'>供電</b>的<b class='flag-5'>高壓</b>(30 V) <b class='flag-5'>DAC</b>產(chǎn)生用于<b class='flag-5'>天線</b>和濾波器的調(diào)諧信號

    如何理解阻抗匹配阻抗變換?

    產(chǎn)生損害。阻抗匹配常見于各級放大電路之間、放大器與負載之間、測量儀器與被測電路之間、天線與接收機或發(fā)信機與天線之間,等等。例如,擴音機的輸出電路與揚聲器之間必須做到阻抗匹配,不
    發(fā)表于 02-11 10:46 ?19次下載
    如何理解<b class='flag-5'>阻抗匹配</b>,<b class='flag-5'>阻抗</b>變換?

    為什么高頻小信號諧振放大器中要考慮阻抗匹配?如何實現(xiàn)阻抗匹配

    放大器的增益和帶寬。因此,為了避免這些問題,需要進行阻抗匹配。 實現(xiàn)阻抗匹配的方法有很多種,最常見的是使用匹配網(wǎng)絡或特定的連接方式。
    的頭像 發(fā)表于 10-11 17:43 ?2149次閱讀

    為什么要阻抗匹配?怎么進行阻抗匹配?

    )。 其中電抗又包括容抗和感抗,由電容引起的電流阻礙稱為容抗,由電感引起的電流阻礙稱為感抗。 阻抗匹配的理想模型 射頻工程師大都遇到過匹配阻抗的問題,通俗的講,阻抗匹配的目的是確保能實
    發(fā)表于 01-02 16:59 ?2417次閱讀
    為什么要<b class='flag-5'>阻抗匹配</b>?怎么<b class='flag-5'>進行</b><b class='flag-5'>阻抗匹配</b>?