0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AMD的7nm Zen2是全球多個(gè)團(tuán)隊(duì)協(xié)力設(shè)計(jì)的

汽車玩家 ? 來源:快科技 ? 作者:憲瑞 ? 2020-03-03 09:02 ? 次閱讀

AMD在7nm Zen2架構(gòu)銳龍處理器上使用了chiplets小芯片設(shè)計(jì),這是AMD的一大創(chuàng)舉,使得制造64核128線程處理器更加簡單,這一實(shí)現(xiàn)也是幾何AMD多個(gè)團(tuán)隊(duì)的功勞。

那這種設(shè)計(jì)到底能帶來什么好處呢?在日前的ISSCC大會上,AMD公布了一些數(shù)據(jù),對比了7nm Zen2在不同核心配置下的成本數(shù)據(jù)。

首先來看桌面版的,如果將16核32線程的銳龍3代作為100%基準(zhǔn),那么采用原生核心的16核處理器成本將超過2,至少是兩倍的成本。

如果是EPYC霄龍?zhí)幚砥鳎敲春诵臄?shù)越多,成本優(yōu)勢就越明顯,64核7nm銳龍作為基準(zhǔn)的話,那么48核的成本就是0.9,而原生48核設(shè)計(jì)的成本至少是1.9,依然是兩倍水平。

當(dāng)然,隨著核心數(shù)的減少,成本收益也會下滑,桌面8核的成本就跟原生核心設(shè)計(jì)差不多了,16核及以上才會有比較明顯的成本降低。

AMD上月底在ISSCC 2020大會上公布了64核小芯片設(shè)計(jì)的秘密,其中AMD在最后一頁感謝了全球研發(fā)團(tuán)隊(duì)的貢獻(xiàn),分別提到了奧斯汀(Austin)、班加羅爾、波斯頓、柯林斯堡Fort Collins、海得拉巴、萬錦市、圣克拉拉及上海等地。

這其中,奧斯汀是AMD原來的總部,也是研發(fā)團(tuán)隊(duì)的核心,班加羅爾、海得拉巴是印度的,萬錦市是加拿大的,上海是中國的,圣克拉拉是現(xiàn)在的AMD總部。

由此可見,現(xiàn)代CPU之復(fù)雜,不是一兩個(gè)團(tuán)隊(duì)就能搞定的,AMD這樣的公司都需要全球多個(gè)團(tuán)隊(duì)協(xié)力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    18924

    瀏覽量

    227204
  • amd
    amd
    +關(guān)注

    關(guān)注

    25

    文章

    5376

    瀏覽量

    133375
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    10698

    瀏覽量

    209329
收藏 人收藏

    評論

    相關(guān)推薦

    AMD將推出Zen5架構(gòu)CPU,效能比Zen4快40%

    AMDZen 5 CPU架構(gòu)采用了臺積電的3納米制程。雖然目前關(guān)于Zen 5 CPU的細(xì)節(jié)尚不清楚,但預(yù)計(jì)將提高性能效率,內(nèi)建人工智能和機(jī)器學(xué)習(xí)優(yōu)化,并重新管道化前端。據(jù)報(bào)道,單核心效能將提升15%,多核心效能將提升30%,準(zhǔn)
    的頭像 發(fā)表于 08-08 14:25 ?302次閱讀

    臺積電產(chǎn)能分化:6/7nm降價(jià)應(yīng)對低利用率,3/5nm漲價(jià)因供不應(yīng)求

    摩根士丹利的報(bào)告,以及最新的市場觀察,臺積電在6/7nm與3/5nm兩大制程節(jié)點(diǎn)上的產(chǎn)能利用情況及價(jià)格策略呈現(xiàn)出截然不同的態(tài)勢。
    的頭像 發(fā)表于 07-11 09:59 ?439次閱讀

    存內(nèi)計(jì)算——助力實(shí)現(xiàn)28nm等效7nm功效

    可重構(gòu)芯片嘗試在芯片內(nèi)布設(shè)可編程的計(jì)算資源,根據(jù)計(jì)算任務(wù)的數(shù)據(jù)流特點(diǎn),動態(tài)構(gòu)造出最適合的計(jì)算架構(gòu),國內(nèi)團(tuán)隊(duì)設(shè)計(jì)并在12nm工藝下制造的CGRA芯片,已經(jīng)在標(biāo)準(zhǔn)測試集上實(shí)現(xiàn)了和7nm的GPU基本相
    的頭像 發(fā)表于 05-17 15:03 ?1348次閱讀
    存內(nèi)計(jì)算——助力實(shí)現(xiàn)28<b class='flag-5'>nm</b>等效<b class='flag-5'>7nm</b>功效

    2024年全球與中國7nm智能座艙芯片行業(yè)總體規(guī)模、主要企業(yè)國內(nèi)外市場占有率及排名

    影響因素 1.5.4 進(jìn)入行業(yè)壁壘 **2 **國內(nèi)外市場占有率及排名 2.1 全球市場,近三年7nm智能座艙芯片主要企業(yè)占有率及排名(按銷量) 2.1.1 近三年7nm智能座艙芯片主
    發(fā)表于 03-16 14:52

    Ethernovia推出全球首款采用7nm工藝的汽車PHY收發(fā)器系列樣品

    硅谷初創(chuàng)企業(yè) Ethernovia宣布推出全球首款采用 7nm 工藝的單端口和四端口 10G 至 1G 汽車 PHY 收發(fā)器系列樣品,將在汽車領(lǐng)域帶來巨大變革,滿足軟件定義車輛 (SDV) 不斷增長的帶寬需求
    的頭像 發(fā)表于 03-15 09:07 ?883次閱讀
    Ethernovia推出<b class='flag-5'>全球</b>首款采用<b class='flag-5'>7nm</b>工藝的汽車PHY收發(fā)器系列樣品

    Linux 6.8初步整合AMD Zen 5處理器代碼

    Linux 6.8版本已初步加入Zen 5 CPU的相關(guān)編碼。AMD自上周公布AMD 1Ah系列00h至0Fh (即Zen 5)處理器的效能監(jiān)測計(jì)數(shù)值文件后,又向內(nèi)核
    的頭像 發(fā)表于 03-13 14:13 ?499次閱讀

    AMD擬2024年第3季度量產(chǎn)Zen 5芯片,加強(qiáng)AI終端布局

    據(jù)最新報(bào)道,AMD計(jì)劃于2024年第三季度投產(chǎn)Zen 5處理器,此舉旨在提升AI終端部署,包括桌面、筆記本及服務(wù)器領(lǐng)域。AMD與臺積電緊密合作,將負(fù)責(zé)開發(fā)擁有“涅槃”之名的Zen 5芯
    的頭像 發(fā)表于 02-20 14:03 ?580次閱讀

    AMD Ryzen Zen 4c架構(gòu)規(guī)格介紹

    與英特爾的 E 核一樣,AMDZen 4c 內(nèi)核旨在比標(biāo)準(zhǔn)性能內(nèi)核(AMDZen 4)占用更少的處理器芯片空間,同時(shí)為要求較低的任務(wù)提供足夠的性能,從而節(jié)省功耗(這方面還需要探
    發(fā)表于 12-25 15:36 ?412次閱讀
    <b class='flag-5'>AMD</b> Ryzen <b class='flag-5'>Zen</b> 4c架構(gòu)規(guī)格介紹

    一文詳解芯片的7nm工藝

    芯片的7nm工藝我們經(jīng)常能聽到,但是7nm是否真的意味著芯片的尺寸只有7nm呢?讓我們一起來看看吧!
    的頭像 發(fā)表于 12-07 11:45 ?4467次閱讀
    一文詳解芯片的<b class='flag-5'>7nm</b>工藝

    產(chǎn)能利用率低迷,傳臺積電7nm將降價(jià)10%!

    早在今年10月的法說會上,臺積電總裁魏哲家就曾被外資當(dāng)面詢問7nm產(chǎn)能利用率不斷下滑的問題,臺積電7nm在總營收當(dāng)中的占比持續(xù)滑落,從第二季度的23%降至了第三季度17%,相比去年同期的26%更是下跌了近10個(gè)百分點(diǎn)。
    的頭像 發(fā)表于 12-04 17:16 ?711次閱讀

    AMD Zen6升級CCD 2nm工藝:輕松256核心!

    AMD Zen5架構(gòu)產(chǎn)品還沒發(fā),Zen6架構(gòu)的不少細(xì)節(jié)就被曝光,看起來令人極為振奮。
    的頭像 發(fā)表于 12-04 09:31 ?1912次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Zen</b>6升級CCD <b class='flag-5'>2nm</b>工藝:輕松256核心!

    臺積電7nm制程降幅約為5%至10%

    據(jù)供應(yīng)鏈消息透露,臺積電計(jì)劃真正降低其7nm制程的價(jià)格,降幅約為5%至10%。這一舉措的主要目的是緩解7nm制程產(chǎn)能利用率下滑的壓力。
    的頭像 發(fā)表于 12-01 16:46 ?762次閱讀

    AMD選擇三星代工廠制造下一代的4nm Zen 5c架構(gòu)產(chǎn)品

    AMD一向傾向于使用臺積電打造其最先進(jìn)的硅設(shè)計(jì),當(dāng)然,并不包括他們目前正在研發(fā)中的下一代Zen 5c架構(gòu)產(chǎn)品。根據(jù)一份來自臺灣的新報(bào)告,AMD已經(jīng)選擇三星代工廠來生產(chǎn)為其下一代平臺打造的Zen
    的頭像 發(fā)表于 11-22 13:44 ?577次閱讀
    <b class='flag-5'>AMD</b>選擇三星代工廠制造下一代的4<b class='flag-5'>nm</b> <b class='flag-5'>Zen</b> 5c架構(gòu)產(chǎn)品

    三星代工獲AMD大單!

    內(nèi)情人士透露,AMD採用Zen 5c架構(gòu)的新一代芯片包含眾多型號,其中低階芯片將由三星4nm制程代工,高階芯片則由臺積電3nm制程代工。業(yè)界認(rèn)為臺積電3
    的頭像 發(fā)表于 11-17 16:37 ?609次閱讀

    芯片封裝:向上堆疊,翻越內(nèi)存墻

    AMD 在代號 Milan-X 的 EPYC 7003X 系列處理器上應(yīng)用了第一代 3D V-Cache 技術(shù)。這些處理器采用 Zen 3 架構(gòu)核心,每片 Cache(L3 Cache Die,簡稱 L3D)為 64MB 容量,面積約 41mm2,采用
    發(fā)表于 10-27 14:38 ?577次閱讀
    芯片封裝:向上堆疊,翻越內(nèi)存墻