據(jù)ZDnet報道,三星宣布,已成功將EUV技術應用于DRAM的生產中。
三星已經出貨了100萬個使用EUV工藝制造的10nm級DDR4 DRAM模塊,并得到了客戶的評估。三星表示,評估工作完成后,將為明年大規(guī)模生產新的DRAM鋪平道路。
三星在平澤工廠的EUV專用V2生產線將于下半年開始生產DRAM模塊。該生產線預計將生產4代10nm級DDR5和LPDDR5。
這是平澤工廠除7nm邏輯芯片外又一使用EUV技術生產的芯片,三星稱,EUV技術將使其單個12英寸晶圓的生產效率提升一倍。
三星、英特爾和臺積電等全球半導體制造商預計都將擴大EUV技術在芯片生產中的應用。三星此前曾表示,計劃利用EUV技術生產3nm芯片。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
DRAM
+關注
關注
40文章
2282瀏覽量
182976 -
三星電子
+關注
關注
34文章
15796瀏覽量
180670 -
EUV
+關注
關注
8文章
600瀏覽量
85848
發(fā)布評論請先 登錄
相關推薦
三星已成功開發(fā)16層3D DRAM芯片
在近日舉行的IEEE IMW 2024活動上,三星DRAM部門的執(zhí)行副總裁Siwoo Lee宣布了一個重要里程碑:三星已與其他公司合作,成功研發(fā)出16層3D
三星電子研發(fā)16層3D DRAM芯片及垂直堆疊單元晶體管
在今年的IEEE IMW 2024活動中,三星DRAM業(yè)務的資深副總裁Lee指出,已有多家科技巨頭如三星成功制造出16層3D DRAM,其中
在機遇與挑戰(zhàn)并存的AI時代,三星如何在DRAM領域開拓創(chuàng)新?
在機遇與挑戰(zhàn)并存的AI時代,三星如何在DRAM領域開拓創(chuàng)新?
發(fā)表于 05-09 18:46
?345次閱讀
三星否認MR-RUF方式用于HBM內存生產
實現(xiàn)HBM的關鍵所在為多層DRAM堆疊,市場主要采用兩種鍵合作程: SK海力士旗下的MR-RUF與三星的TC-NCF方案。前者為反流焊接粘附DRAM,后填塑模具填充間隙;后者則為熱壓粘連NCF(非導電薄膜)至各
三星電子成功發(fā)布其首款12層堆疊HBM3E DRAM—HBM3E 12H
2024年2月27日 - 三星電子今日宣布,公司成功發(fā)布其首款12層堆疊HBM3E DRAM——HBM3E 12H,這是三星目前為止容量最大的HBM產品。
三星在硅谷建立3D DRAM研發(fā)實驗室
三星電子,全球領先的存儲芯片制造商,近日宣布在美國設立新的研究實驗室,專注于開發(fā)新一代3D DRAM技術。這個實驗室將隸屬于總部位于美國硅谷的Device Solutions America (DSA),負責
三星正在研發(fā)新型LLW DRAM存儲器
近日,三星宣布正在研發(fā)一種新型的LLW DRAM存儲器,這一創(chuàng)新技術具有高帶寬和低功耗的特性,有望引領未來內存技術的發(fā)展。
傳三星/SK海力士已開始訂購DRAM機群工藝和HBM相關設備
數(shù)據(jù)顯示,首爾半導體操作 DRAM晶圓及HBM相關設備的定單數(shù)量有所上升。其中三星電子已開始擴大其HBM生產能力,并啟動大規(guī)模HBM設備采購;此外,三星和SK海力士計劃加強
三星將于明年量產LPDDR5T DRAM芯片
三星將從明年開始批量生產LPDDR5T DRAM芯片。三星電子副總裁Ha-Ryong Yoon最近在投資者論壇上介紹了公司狀況和今后計劃等。當投資者詢問
單芯片超過 100Gb,三星表示將挑戰(zhàn)業(yè)界最高密度 DRAM 芯片
三星電子在此次會議上表示:“從2023年5月開始批量生產了12納米級dram,目前正在開發(fā)的11納米級dram將提供業(yè)界最高密度?!绷硗?,三星
三星將削減NAND和DRAM平澤P3晶圓廠投資
平澤p3 晶圓廠是三星最大的生產基地之一。據(jù)報道,三星原計劃將p3工廠的生產能力增加到8萬個dram和3萬個nand芯片,但目前已將
評論