0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

晶體管密度的提升,決定著CPU的整體性能

獨愛72H ? 來源:互聯(lián)范兒 ? 作者:互聯(lián)范兒 ? 2020-04-02 14:26 ? 次閱讀

(文章來源:互聯(lián)范兒)

五年前,AMD似乎不太可能超越領(lǐng)先的競爭對手英特爾,但事實恰恰是這樣,這不是最初的Zen架構(gòu),而是去年Zen 2的推出使納米級轉(zhuǎn)變?yōu)?納米。AMD保持領(lǐng)先地位還有多長時間,還有待觀察,但是展望未來,我們有理由對AMD最終轉(zhuǎn)向5nm感到樂觀甚至激動。

仍有一些漏洞需要解決,但是對于那些對方程式制造方面感興趣的人,一篇有趣的文章,介紹了臺積電的發(fā)展方向。順便說一句,臺積電是AMD的主要制造合作伙伴。據(jù)報道,不久之后(如果尚未),AMD 將成為臺積電最大的7nm芯片客戶。

與此相關(guān)的是,這是如何工作的非常簡短的版本-AMD設(shè)計其處理器,而臺積電主要是制造它們。曾經(jīng)有一段時間,AMD制造自己的芯片,但似乎不太理想。關(guān)于5nm制造,臺積電已經(jīng)處于起步階段,并將在今年后半年擴大早期生產(chǎn)。這些基本上是原型設(shè)計,這也帶給我們有趣的一點。

上述所說的那篇文章提到:“在IEDM上,臺積電報告的密度比該公司自己的N7節(jié)點提高了1.84倍。我們的估計為1.87倍,這已經(jīng)相當接近了。從4月份開始,臺積電逐漸將其7納米節(jié)點擴展到了兩年。”

與目前的7nm設(shè)計相比,晶體管密度提高了84%至87%。傳統(tǒng)上,晶體管密度一直是整體性能的指標,并且比這更復(fù)雜的是“兔子洞深處的地方”,如果你關(guān)心在網(wǎng)絡(luò)上挖洞的話,AMD與Zen 4可能會在計算性能和能效方面取得重大進步,稱其為怪物或野獸一點都不為過。

之所以說Zen 4,是因為AMD已經(jīng)確認它將成為該公司的第一個向5nm躍進的CPU體系結(jié)構(gòu),而Zen 3(將于今年晚些時候推出)將基于精制的7nm節(jié)點構(gòu)建。

這對英特爾意味著什么?簡而言之,持續(xù)競爭。在最近的相關(guān)消息中,英特爾首席財務(wù)官喬治·戴維斯(George Davis)承認AMD在節(jié)點方面的領(lǐng)先地位,稱英特爾必須“加速其10nm和7nm節(jié)點之間,然后是7nm和5nm節(jié)點之間的重疊”,以便“重新獲得處理器領(lǐng)導(dǎo)地位”?;蛘吒唵蔚卣f,英特爾預(yù)計在其7nm和/或5nm部件到貨之前不會再次領(lǐng)先。

至于英特爾的10nm制造,我們已經(jīng)在移動端(Ice Lake)看到了一些零件,但仍在等待10nm臺式機CPU。然而,就成品率而言,10nm不會像人們期望的那樣強于14nm或7nm。最重要的是,現(xiàn)在和至少未來幾年,AMD都將保持良好的狀態(tài)。
(責任編輯:fqj)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    18927

    瀏覽量

    227231
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9502

    瀏覽量

    136935
收藏 人收藏

    評論

    相關(guān)推薦

    晶體管CPU性能的影響

    晶體管作為CPU(中央處理器)的基本構(gòu)成單元,對CPU性能有著至關(guān)重要的影響。
    的頭像 發(fā)表于 09-13 17:22 ?177次閱讀

    CMOS晶體管的尺寸規(guī)則

    CMOS晶體管尺寸規(guī)則是一個復(fù)雜且關(guān)鍵的設(shè)計領(lǐng)域,它涉及到多個方面的考量,包括晶體管性能、功耗、面積利用率以及制造工藝等。以下將從CMOS晶體管的基本結(jié)構(gòu)、尺寸對
    的頭像 發(fā)表于 09-13 14:10 ?190次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導(dǎo)體場效應(yīng)晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點、應(yīng)用場景等方面詳細闡述NMO
    的頭像 發(fā)表于 09-13 14:10 ?212次閱讀

    晶體管CPU中的工作模式

    CPU(中央處理器)的晶體管是計算機系統(tǒng)的核心組件,它們的工作機制對于理解計算機如何執(zhí)行指令和處理數(shù)據(jù)至關(guān)重要。晶體管作為半導(dǎo)體器件,在CPU中扮演著微型電子開關(guān)的角色,通過控制電流的
    的頭像 發(fā)表于 09-11 09:28 ?242次閱讀

    GaN晶體管的應(yīng)用場景有哪些

    GaN(氮化鎵)晶體管,特別是GaN HEMT(高電子遷移率晶體管),近年來在多個領(lǐng)域展現(xiàn)出廣泛的應(yīng)用場景。其出色的高頻性能、高功率密度、高溫穩(wěn)定性以及低導(dǎo)通電阻等特性,使得GaN
    的頭像 發(fā)表于 08-15 11:27 ?384次閱讀

    GaN晶體管的基本結(jié)構(gòu)和性能優(yōu)勢

    GaN(氮化鎵)晶體管,特別是GaN HEMT(高電子遷移率晶體管),是近年來在電力電子和高頻通信領(lǐng)域受到廣泛關(guān)注的一種新型功率器件。其結(jié)構(gòu)復(fù)雜而精細,融合了多種材料和工藝,以實現(xiàn)高效、高頻率和高功率密度
    的頭像 發(fā)表于 08-15 11:01 ?437次閱讀

    芯片晶體管的深度和寬度有關(guān)系嗎

    直接決定晶體管的幾何結(jié)構(gòu),還深刻影響著晶體管的電學(xué)性能、功耗、可靠性以及整體芯片的性能表現(xiàn)。
    的頭像 發(fā)表于 07-18 17:23 ?342次閱讀

    晶體管的三種工作狀態(tài)

    晶體管作為現(xiàn)代電子技術(shù)的基石,其工作狀態(tài)直接影響電子設(shè)備的性能和功能。晶體管通常具備三種基本的工作狀態(tài):截止狀態(tài)、放大狀態(tài)和飽和狀態(tài)。這三種狀態(tài)不僅決定
    的頭像 發(fā)表于 05-28 14:53 ?936次閱讀

    如何提高晶體管的開關(guān)速度,讓晶體管快如閃電

    咱們今天講講電子世界的跑步選手——晶體管。這小東西在電子產(chǎn)品里就像是繼電賽跑的選手,開關(guān)的速度決定了電子設(shè)備的快慢。那么,如何才能提高晶體管的開關(guān)速度呢?來一探究竟。如果把晶體管比作一
    的頭像 發(fā)表于 04-03 11:54 ?485次閱讀
    如何提高<b class='flag-5'>晶體管</b>的開關(guān)速度,讓<b class='flag-5'>晶體管</b>快如閃電

    什么是達林頓晶體管?達林頓晶體管的基本電路

    達林頓晶體管(Darlington Transistor)也稱為達林頓對(Darlington Pair),是由兩個或更多個雙極性晶體管(或其他類似的集成電路或分立元件)組成的復(fù)合結(jié)構(gòu)。通過這種結(jié)構(gòu),第一個雙極性晶體管放大的電流
    的頭像 發(fā)表于 02-27 15:50 ?3647次閱讀
    什么是達林頓<b class='flag-5'>晶體管</b>?達林頓<b class='flag-5'>晶體管</b>的基本電路

    對芯片性能影響最大的三個因素

    制程技術(shù)決定了芯片上晶體管的尺寸和密度。較小的晶體管尺寸意味更高的集成度,可以提供更高的性能
    發(fā)表于 02-19 13:46 ?1298次閱讀

    晶體管偏置的大小由什么決定的?

    加載合適的偏置電流,必須牢固地掌握晶體管的特性曲線,正確地讀取偏置電流的大小,要能在盡可能廣的范圍內(nèi)加載偏置電流。
    發(fā)表于 02-05 15:10 ?226次閱讀
    <b class='flag-5'>晶體管</b>偏置的大小由什么<b class='flag-5'>決定</b>的?

    在特殊類型晶體管的時候如何分析?

    管子多用于集成放大電路中的電流源電路。 請問對于這種多發(fā)射極或多集電極的晶體管時候該如何分析?按照我的理解,在含有多發(fā)射極或多集電極的晶體管電路時,如果多發(fā)射極或多集電極的每一極分別接到獨立的電源回路中
    發(fā)表于 01-21 13:47

    性能翻倍的新型納米片晶體管

    IBM 的概念納米片晶體管在氮沸點下表現(xiàn)出近乎兩倍的性能提升。這一成就預(yù)計將帶來多項技術(shù)進步,并可能為納米片晶體管取代 FinFET 鋪平道路。更令人興奮的是,它可能會導(dǎo)致更強大的芯片
    的頭像 發(fā)表于 12-26 10:12 ?487次閱讀

    MOS晶體管中各種類型的泄漏電流的原因

    MOS晶體管中各種類型的泄漏電流的原因? MOS晶體管是一種廣泛應(yīng)用于現(xiàn)代電子技術(shù)中的晶體管,它具有低功耗、小尺寸、高密度等優(yōu)點,被廣泛應(yīng)用于集成電路中。然而,MOS
    的頭像 發(fā)表于 10-31 09:41 ?1308次閱讀