0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

I2C串行擴(kuò)展通信的特點(diǎn)及實(shí)現(xiàn)IP核的設(shè)計(jì)

牽手一起夢(mèng) ? 來(lái)源:?jiǎn)纹瑱C(jī)與嵌入式系統(tǒng)應(yīng)用 ? 作者:李明峰,李沁遙 ? 2020-04-07 09:54 ? 次閱讀

由于CPLD數(shù)字設(shè)計(jì)結(jié)構(gòu)化的趨勢(shì),將出現(xiàn)針對(duì)CPLD不同層次的IP(Intellectual Property)核。各個(gè)IP核可重復(fù)利用,可大大提高設(shè)計(jì)能力和效率。國(guó)外各大公司都推出了專門的IP核,我國(guó)也迫切需要發(fā)展自己的IP核。本文針對(duì)I2C的主方式串行擴(kuò)展通信的特點(diǎn),詳細(xì)給出設(shè)計(jì)過(guò)程和結(jié)果。

1、IP核簡(jiǎn)介

IP核是指:將一些在數(shù)字電路中常用但比較復(fù)雜的功能塊,如FIR濾波器SDRAM控制器、PCI接口等等設(shè)計(jì)成可修改參數(shù)的模塊,讓其它用戶可以直接調(diào)用這些模塊,以避免重復(fù)勞動(dòng)。隨著CPLD/FPGA的規(guī)模越來(lái)越大,設(shè)計(jì)越來(lái)越復(fù)雜,使用IP核是一個(gè)發(fā)展趨勢(shì)。許多公司推薦使用現(xiàn)成的或經(jīng)過(guò)測(cè)試的宏功能模塊、IP核,用來(lái)增強(qiáng)已有的HDL的設(shè)計(jì)方法。當(dāng)在進(jìn)行復(fù)雜系統(tǒng)設(shè)計(jì)的時(shí)侯,這些宏功能模塊、IP核無(wú)疑將大大地減少設(shè)計(jì)風(fēng)險(xiǎn)及縮短開發(fā)周期。使用這些宏功能模塊、IP核,就會(huì)將更多的時(shí)間和精力放在改善及提高系統(tǒng)級(jí)的產(chǎn)品方面,而不需要重新開發(fā)現(xiàn)成的宏功能模塊、IP核。我國(guó)IP核庫(kù)的建設(shè)已相當(dāng)迫切,它是集成電路產(chǎn)業(yè)發(fā)展的一個(gè)重要目標(biāo)。

2、I2C串行通信特點(diǎn)簡(jiǎn)介

Philips公司推出的I2C軟、硬件協(xié)議十分巧妙,在單主方式的I2C總線系統(tǒng)中,總線上只有一個(gè)單片機(jī),其余都是帶I2C總線的外圍器件。由于總線上只有一個(gè)單片機(jī)成為主節(jié)點(diǎn),單片系統(tǒng)永遠(yuǎn)占據(jù)了總線,不會(huì)出現(xiàn)競(jìng)爭(zhēng),主節(jié)點(diǎn)不必有自己的節(jié)點(diǎn)地址。只要每個(gè)外圍器件有自己的器件地址,兩根I/O口線SCL(時(shí)鐘線)和SDA(數(shù)據(jù)線)就可以虛擬I2C總線接口。I2C總線上的數(shù)據(jù)傳送如圖 1所示??偩€上傳送的每一幀數(shù)據(jù)均為1個(gè)字節(jié)。啟動(dòng)總線后,要求每傳送1個(gè)字節(jié)后,對(duì)方回應(yīng)一個(gè)應(yīng)答位。在發(fā)送時(shí),首先發(fā)送最高位。每次傳送開始有起始信號(hào),結(jié)束時(shí)有停止信號(hào)。在總線傳送完1個(gè)字節(jié)后,可以通過(guò)對(duì)時(shí)鐘線的控制,使傳送暫停,這時(shí)可在應(yīng)答信號(hào)后使SCL變低電平,控制總線暫停。 當(dāng)主節(jié)點(diǎn)要求總線暫停時(shí)亦可采用同樣的方法。圖1是CPLD向外圍I2C器件發(fā)送01010011 和01001001這兩個(gè)數(shù)據(jù)的情況。

I2C串行擴(kuò)展通信的特點(diǎn)及實(shí)現(xiàn)IP核的設(shè)計(jì)

3、 在MaxplusII環(huán)境下I2C串行擴(kuò)展IP核的建立

MaxplusII是美國(guó)Altera公司用于CPLD的EDA軟件,內(nèi)部有許多常用的宏單元,如計(jì)數(shù)器、四則運(yùn)算、各類邏輯門乃至ROM、RAM等。這些宏單元內(nèi)具體的參數(shù)都可以由用戶來(lái)自行設(shè)定,這就是上面提到的IP核形式。它避免了重復(fù)勞動(dòng),提高了效率。以下將要設(shè)計(jì)的是下位機(jī)的IP核。

MaxplusII的AHDL(Altera Hard ware Description Language)是Altera公司開發(fā)的完全集成于MaxplusII中的一種模塊化高級(jí)語(yǔ)言,特別適合于描述復(fù)雜的組合邏輯、組運(yùn)算、狀態(tài)機(jī)和真值表。本文利用AHDL,直接生成IP核。

設(shè)計(jì)的最終目標(biāo)是生成如圖 2所示的Symbol。通過(guò)輸入數(shù)據(jù)來(lái)達(dá)到控制SDA和SCL的目的,將信號(hào)按要求的時(shí)序傳送給I2C器件。

I2C串行擴(kuò)展通信的特點(diǎn)及實(shí)現(xiàn)IP核的設(shè)計(jì)

設(shè)計(jì)思路是利用狀態(tài)機(jī)實(shí)現(xiàn)時(shí)序。主要包括輸入數(shù)據(jù)鎖存、起始、數(shù)據(jù)傳輸、停止等狀態(tài)機(jī)。通過(guò)狀態(tài)機(jī),在每一狀態(tài)下確定下一狀態(tài)SDA和SCL是高電平或者低電平,通過(guò)這種方式實(shí)現(xiàn)了I2C所需要的每一種時(shí)序。由于使用的是AHDL,這種狀態(tài)機(jī)實(shí)現(xiàn)起來(lái)非常方便,程序簡(jiǎn)潔明了。由于篇幅限制,僅介紹數(shù)據(jù)傳輸?shù)臓顟B(tài)機(jī)。狀態(tài)圖如圖3所示。

I2C串行擴(kuò)展通信的特點(diǎn)及實(shí)現(xiàn)IP核的設(shè)計(jì)

以下程序中,Cmd_reg2為發(fā)送允許暫存位;Sh_reg[]為數(shù)據(jù)鎖存,通過(guò)左移,最高位數(shù)據(jù)Sh_reg7為當(dāng)前將發(fā)送數(shù)據(jù),存入SDA_tmp 。通過(guò)圖 3對(duì)照程序,可以看到發(fā)送一個(gè)利用狀態(tài)機(jī)數(shù)據(jù)位的詳細(xì)過(guò)程。程序清單如下:

IF Cmd_reg2 THEN --若“發(fā)送允許”,則將Sh_reg7作為當(dāng)前發(fā)送位 SDA_tmp = Sh_reg7; ELSE SDA_tmp = VCC; END IF; St.clk = SysClk; St.ena = BaudGen; CASE St IS --控制傳輸8位數(shù)據(jù)的狀態(tài)機(jī) WHEN t0 =》 IF Cmd_reg2 OR Cmd_reg3 THEN SDA = SDA_tmp; --開始傳送數(shù)據(jù) SCL = GND; St = t1; ELSE St = t0; END IF; WHEN t1 =》 SCL = VCC; SDA = SDA_tmp; St = t1a; WHEN t1a =》 SCL = VCC; SDA = SDA_tmp; St = t2; WHEN t2 =》 Sh_reg[7..1] = Sh_reg[6..0]; --數(shù)據(jù)左移,取高位 Sh_reg[0] = GND; Sh_reg[].ena = EXU; SCL = GND; SDA = SDA_tmp; IF Bit[] == 7 THEN --若8位傳完,則發(fā)應(yīng)答位;否則繼續(xù) St = t3; ELSE St = t0; END IF; WHEN t3 =》 --發(fā)應(yīng)答位 SDA =GND; St = t4; WHEN t4 =》 SDA = GND; SCL = VCC; St = t4a; WHEN t4a =》 SDA = GND; SCL = VCC; St = t5; WHEN t5 =》 SCL = GND; St = t6; WHEN t6 =》 SDA = GND; FINISHED = VCC; St = t0; END CASE; Bit[] = Bit[] + 1; ――--傳輸完一位,已傳輸位數(shù)加一

圖 4為仿真結(jié)果。起始信號(hào)給出以后,傳輸2個(gè)8位數(shù)據(jù):每個(gè)數(shù)據(jù)后跟一個(gè)應(yīng)答位,在輸送完第一個(gè)數(shù)據(jù)要求的情況下,暫停一段時(shí)間,再輸送第二個(gè)數(shù)據(jù);2個(gè)數(shù)據(jù)輸完以后,主機(jī)發(fā)出停止輸送要求,即給出停止信號(hào)。這些信號(hào),在SDA和SCL上完全符合I2C的時(shí)序要求。要使總線傳輸速率達(dá)到改進(jìn)后的規(guī)范,即400 kb/s,因?yàn)楦鶕?jù)以上敘述,每發(fā)送1位數(shù)據(jù)需要4個(gè)時(shí)鐘周期,所以所給的時(shí)鐘為1600 kHz。圖4中Execute為執(zhí)行信號(hào),即它為高電平時(shí),輸入數(shù)據(jù)DIN[7..0]有效;EXU為發(fā)送使能信號(hào),只有當(dāng)它為高電平時(shí),方可輸送串行數(shù)據(jù)到外圍器件;Start為開始控制信號(hào),用于發(fā)生起始信號(hào);STOP用于告知總線數(shù)據(jù)傳輸結(jié)束,發(fā)生停止信號(hào)。

I2C串行擴(kuò)展通信的特點(diǎn)及實(shí)現(xiàn)IP核的設(shè)計(jì)

仿真以后,通過(guò)編程電纜將生成的pof文件用ISP(在系統(tǒng)編程)方式下載到FPGA板EPM7128SLC84-6,I/O口SDA和SCL掛上拉電阻,外接兩片I2C器件SAA1064(LED顯示I2C串入并出芯片)進(jìn)行測(cè)試,結(jié)果CPLD利用該I2C的IP核,工作正常,可以按照要求顯示。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1244

    瀏覽量

    168938
  • I2C
    I2C
    +關(guān)注

    關(guān)注

    28

    文章

    1452

    瀏覽量

    122238
  • IP核
    +關(guān)注

    關(guān)注

    4

    文章

    318

    瀏覽量

    49267
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    I2C串行通信特點(diǎn)簡(jiǎn)介

    I2C串行通信特點(diǎn)簡(jiǎn)介Philips公司推出的I2C軟、硬件協(xié)議十分巧妙,在單主方式的I2C總線
    發(fā)表于 07-15 14:48

    針對(duì)I2C的主方式串行擴(kuò)展通信的接口IP設(shè)計(jì)

    ,我國(guó)也迫切需要發(fā)展自己的IP。本文針對(duì)I2C的主方式串行擴(kuò)展通信
    發(fā)表于 04-12 07:00

    視頻解碼技術(shù)中I2C總線控制實(shí)現(xiàn)

    本文介紹了I2C總線的通訊特點(diǎn),簡(jiǎn)要說(shuō)明了I2C總線的協(xié)議規(guī)范和特點(diǎn),并針對(duì)Philip公司視頻解碼系列芯片SAA7111A/SAA7121,從模塊控制的角度說(shuō)明了用FPGA
    發(fā)表于 05-27 11:55 ?17次下載

    PCA9698 I2C擴(kuò)展芯片

    PCA9698 是一款40 位I2C 輸入/輸出擴(kuò)展器,能夠實(shí)現(xiàn)I2C/SMBus 應(yīng)用中40 位GPIO 的擴(kuò)展
    發(fā)表于 11-10 14:24 ?86次下載

    I2C器件接口IP的CPLD設(shè)計(jì)

    I2C器件接口IP的CPLD設(shè)計(jì) 根據(jù)單片機(jī)I2C串行擴(kuò)展
    發(fā)表于 03-28 16:21 ?1136次閱讀
    <b class='flag-5'>I2C</b>器件接口<b class='flag-5'>IP</b><b class='flag-5'>核</b>的CPLD設(shè)計(jì)

    I2C器件接口IP的CPLD設(shè)計(jì)

    摘 要: 根據(jù)單片機(jī)I2C串行擴(kuò)展特點(diǎn),在EDA軟件MaxplusII的環(huán)境下,利用AHDL語(yǔ)言,建立IP
    發(fā)表于 06-20 13:36 ?894次閱讀
    <b class='flag-5'>I2C</b>器件接口<b class='flag-5'>IP</b><b class='flag-5'>核</b>的CPLD設(shè)計(jì)

    基于CPLD的I2C總線接口設(shè)計(jì)

    在電路設(shè)計(jì)中,I2C總線是比較常用的兩線式串行通信方式,大多數(shù)的CPU都擅長(zhǎng)于并口操作,不具備直接操作I2C總線接口的能力。為了使不具備I2C
    發(fā)表于 02-12 16:11 ?95次下載
    基于CPLD的<b class='flag-5'>I2C</b>總線接口設(shè)計(jì)

    I2C串行總線的組成及工作原理的詳細(xì)資料說(shuō)明

    常用的串行擴(kuò)展總線有:I2C總線,SPI總線,單總線,Microwire/PLUS。 I2C串行總線概述
    發(fā)表于 07-31 17:35 ?6次下載
    <b class='flag-5'>I2C</b><b class='flag-5'>串行</b>總線的組成及工作原理的詳細(xì)資料說(shuō)明

    Core I2C的原理及采用FPGA技術(shù)實(shí)現(xiàn)I2C IP的設(shè)計(jì)

    I2C(Inter Integrated Circuit)雙向二線制串行總線,是由飛利浦公司制定的。I2C總線是一個(gè)多主機(jī)的總線,使用串行數(shù)據(jù)線(SDA)和
    發(fā)表于 07-20 18:08 ?2662次閱讀
    Core <b class='flag-5'>I2C</b>的原理及采用FPGA技術(shù)<b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>I2C</b> <b class='flag-5'>IP</b><b class='flag-5'>核</b>的設(shè)計(jì)

    i2c通信的詳細(xì)講解

    I2C屬于串行通信,所有的數(shù)據(jù)以位為單位在SDA上串行傳輸
    發(fā)表于 11-24 14:09 ?1.9w次閱讀
    <b class='flag-5'>i2c</b><b class='flag-5'>通信</b>的詳細(xì)講解

    I2C通信的詳細(xì)講解

    I2C屬于串行通信,所有的數(shù)據(jù)以位為單位在SDA線上串行傳輸。
    的頭像 發(fā)表于 06-25 17:19 ?13.5w次閱讀
    <b class='flag-5'>I2C</b><b class='flag-5'>通信</b>的詳細(xì)講解

    MCU實(shí)現(xiàn)I2C通信

    調(diào)試過(guò)程吧。 ?需要做的工作小結(jié)如下:1、MCU的I2C采用IO口模擬實(shí)現(xiàn);2、MCU作為I2C主設(shè)備與定時(shí)芯片RX-8025SA建立通信;
    發(fā)表于 11-01 16:24 ?5次下載
    MCU<b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>I2C</b><b class='flag-5'>通信</b>

    I2C串行總線協(xié)議是什么?I2C總線有哪些優(yōu)點(diǎn)?

    1982年發(fā)明并推廣,用于連接智能傳感器和存儲(chǔ)器器件,以及控制和監(jiān)控外設(shè)。該協(xié)議是一種主從式通信協(xié)議,允許多個(gè)從設(shè)備連接到同一總線上,并在總線上進(jìn)行數(shù)據(jù)交換。I2C總線是一種低速度、低功耗的串行總線,通過(guò)
    的頭像 發(fā)表于 09-12 11:18 ?1321次閱讀

    什么是串口轉(zhuǎn)I2C?有什么特點(diǎn)?

    什么是串口轉(zhuǎn)I2C?有什么特點(diǎn)?? 串口轉(zhuǎn)I2C是一種設(shè)備,用于將串行通信接口(通常稱為串口)轉(zhuǎn)換為I2
    的頭像 發(fā)表于 09-14 17:52 ?1084次閱讀

    簡(jiǎn)單認(rèn)識(shí)I2C通信協(xié)議

    I2C(Inter-Integrated Circuit)通信協(xié)議是由飛利浦公司(現(xiàn)為恩智浦半導(dǎo)體)開發(fā)的一種簡(jiǎn)單、雙向二線制同步串行總線協(xié)議。自1982年發(fā)布以來(lái),I2C協(xié)議因其高效
    的頭像 發(fā)表于 07-25 18:06 ?921次閱讀