0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何使用模型添加法設(shè)置相對傳輸延遲的等長規(guī)則

凡億教育 ? 來源:凡億教育 ? 2020-04-15 10:55 ? 次閱讀

今天我們講述一下如何使用模型添加法去添加相對傳輸延遲的等長規(guī)則,具體的操作步驟如下所示:

第一步,打開規(guī)則管理器,執(zhí)行菜單命令Setup-Constraints,在下拉菜單中選擇Constraint Manager,如圖5-99所示,進(jìn)入到規(guī)則管理器中;

圖5-99 規(guī)則管理器示意圖

第二步,進(jìn)入到規(guī)則管理器之后,在CM左側(cè)的目標(biāo)欄中選擇Net,在Net中選擇相對傳輸延遲選項(xiàng)Relative Propagation Delay,如圖5-100所示;

圖5-100 相對傳輸延遲設(shè)置示意圖

第三步,選中一根需要做等長其中一根信號線,點(diǎn)擊鼠標(biāo)右鍵,選擇SigXplorer進(jìn)行模型分析,如圖5-101所示;

圖5-101 模型分析設(shè)置示意圖

第四步,彈出的如圖5-102所示的界面,顯示了該網(wǎng)絡(luò)的鏈接拓?fù)浣Y(jié)構(gòu)以及網(wǎng)絡(luò)的連接關(guān)系,如圖5-102所示,U7與U15表示是的是元器件,下方的A2與193是器件的管腳標(biāo)號;

圖5-102 信號走線拓?fù)浣Y(jié)構(gòu)示意圖

第五步,執(zhí)行菜單命令Set-Constraints,設(shè)置規(guī)則即可,點(diǎn)擊之后彈出如圖5-103所示的界面,在這個界面進(jìn)行規(guī)則的設(shè)定;

圖5-103 規(guī)則設(shè)定窗口示意圖

第六步,進(jìn)入規(guī)則設(shè)定以后,我們需要選擇相對傳輸延遲,選擇Rel Prop Delay選項(xiàng)卡,在規(guī)則名稱一欄中輸入“MG_DDR_D”,From與To的選擇框不用手動去填寫,在左側(cè)的拓?fù)浣Y(jié)構(gòu)中直接選擇即可,其它設(shè)置參數(shù)如圖5-104所示;

圖5-104 規(guī)則參數(shù)設(shè)置示意圖

第七步,設(shè)置好規(guī)則以后,點(diǎn)擊Add按鈕,在規(guī)則窗口Existing Rules中就新添加了一個相對延遲的規(guī)則;

第八步,添加好規(guī)則以后,需要更新規(guī)則管理器,這樣規(guī)則才會更新到規(guī)則管理器中,執(zhí)行菜單命令File-Update Constraints Manager或者是單擊Update CM的按鈕,效果也是一致的,更新以后,回到規(guī)則管理器,就會出現(xiàn)我們剛才添加的規(guī)則,如圖5-105所示;

圖5-105 約束模板示意圖

第九步,上述的操作,就成功添加了一個模型,我們還需要將這個模型應(yīng)用到其它相同拓?fù)浣Y(jié)構(gòu)中去,如圖5-106所示;

圖5-106 應(yīng)用模板示意圖

第十步,應(yīng)用模板以后,所有相同拓?fù)浣Y(jié)構(gòu)的網(wǎng)絡(luò)都會自動添加到等長的集合當(dāng)中,如圖5-107所示,這樣所有的等長規(guī)則就已經(jīng)全部設(shè)定好了;

圖5-107 模型添加法完成示意圖

第十一步,應(yīng)用好所有的模型之后,所有的需要等長的信號全部出現(xiàn)在等長列表中,按照直接添加法中的設(shè)置一樣,設(shè)置好目標(biāo)線,回到PCB界面進(jìn)行等長即可。

上述,就是在Allegro軟件中如何通過模型添加的方法,去添加相對傳輸延遲的等長規(guī)則的方法解析。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 數(shù)據(jù)傳輸
    +關(guān)注

    關(guān)注

    9

    文章

    1698

    瀏覽量

    64218
  • CM
    CM
    +關(guān)注

    關(guān)注

    0

    文章

    28

    瀏覽量

    23018
  • 信號
    +關(guān)注

    關(guān)注

    11

    文章

    2741

    瀏覽量

    76181
收藏 人收藏

    評論

    相關(guān)推薦

    AD9元器件間距規(guī)則如何設(shè)置

    在Altium Designer 9(簡稱AD9)中設(shè)置元器件間距規(guī)則,主要是為了確保PCB(Printed Circuit Board,印刷電路板)上的元器件之間保持適當(dāng)?shù)木嚯x,以避免短路、干擾或
    的頭像 發(fā)表于 09-02 15:26 ?675次閱讀

    加法器是時序邏輯電路嗎

    意味著,對于給定的輸入,組合邏輯電路的輸出是確定且立即的,沒有時間延遲(除了傳播延遲)。加法器就是這樣一種電路,它將兩個或多個二進(jìn)制數(shù)相加,并立即產(chǎn)生和的結(jié)果,不需要考慮之前的狀態(tài)或時間信息。 相比之下,時序邏輯
    的頭像 發(fā)表于 08-28 11:05 ?167次閱讀

    是否有uart命令來設(shè)置傳輸時的字符延遲?

    19200接收UART,但是該應(yīng)用程序有時會丟失一些字符。在 16mhz 時,無論我如何做到這一點(diǎn),都不會丟失任何字符。 一個問題:是否有 uart 命令來設(shè)置傳輸時的字符延遲?
    發(fā)表于 07-16 07:47

    使用ESP8266模塊進(jìn)行UDP傳輸,重新連接路由后發(fā)送數(shù)據(jù)有延遲怎么避免?

    );wifi_station_set_reconnect_policy(1),設(shè)置成自動連接路由,UDP每1S發(fā)送一條數(shù)據(jù)(100字節(jié)),如果正在正常發(fā)送數(shù)據(jù)的時候路由器斷電,UDP服務(wù)器收不到數(shù)據(jù),路由再上電后,從模塊WIFI GOT IP到UDP服務(wù)器再次收到數(shù)據(jù)有差不多一分鐘的
    發(fā)表于 07-12 06:06

    串行加法器和并行加法器的區(qū)別?

    串行加法器和并行加法器是兩種基本的數(shù)字電路設(shè)計(jì),用于執(zhí)行二進(jìn)制數(shù)的加法運(yùn)算。它們在設(shè)計(jì)哲學(xué)、性能特點(diǎn)以及應(yīng)用場景上有著明顯的區(qū)別。
    的頭像 發(fā)表于 05-23 15:06 ?1168次閱讀

    加法器的原理是什么 加法器有什么作用

    加法器是數(shù)字電路中的基本組件之一,用于執(zhí)行數(shù)值的加法運(yùn)算。加法器的基本原理和作用可以從以下幾個方面進(jìn)行詳細(xì)闡述。
    的頭像 發(fā)表于 05-23 15:01 ?1503次閱讀
    <b class='flag-5'>加法</b>器的原理是什么 <b class='flag-5'>加法</b>器有什么作用

    同相加法器和反相加法器的區(qū)別是什么

    同相加法器和反相加法器是運(yùn)算放大器在模擬電路設(shè)計(jì)中常用的兩種基本電路結(jié)構(gòu),它們在信號處理方面有著不同的特性和應(yīng)用場景。
    的頭像 發(fā)表于 05-23 14:35 ?1568次閱讀

    差分對內(nèi)等長多串

    差分對內(nèi)等長會出現(xiàn)其中一根線多串其他數(shù)據(jù)的情況,都是一樣創(chuàng)建的模型。如何避免這種問題 !
    發(fā)表于 05-13 10:09

    Altium Designer電氣規(guī)則設(shè)置后無報(bào)錯原因解析

    可是很多時候我們明明是在規(guī)則編輯器里面設(shè)置規(guī)則的,為什么在我們規(guī)則之外的時候它竟然不報(bào)錯呢?是哪里設(shè)置不對嗎?
    發(fā)表于 03-28 09:35 ?1430次閱讀
    Altium Designer電氣<b class='flag-5'>規(guī)則</b><b class='flag-5'>設(shè)置</b>后無報(bào)錯原因解析

    請問AD軟件中怎么添加不同元素之間的間距規(guī)則呢?

    AD軟件提供了某一個元素針對其他元素之間的間距規(guī)則設(shè)置。
    的頭像 發(fā)表于 03-21 09:09 ?1129次閱讀
    請問AD軟件中怎么<b class='flag-5'>添加</b>不同元素之間的間距<b class='flag-5'>規(guī)則</b>呢?

    視頻光纖矩陣與傳統(tǒng)視頻傳輸方式的比較分析

    隨著視頻技術(shù)的快速發(fā)展,高清、超高清甚至8K視頻的需求日益增長,傳統(tǒng)的視頻傳輸方式已經(jīng)難以滿足這些高帶寬、低延遲的需求。而視頻光纖矩陣作為一種新興的視頻傳輸技術(shù),正逐漸受到人們的關(guān)注。下面,我們將
    的頭像 發(fā)表于 02-19 14:58 ?406次閱讀

    pcb走線的規(guī)則設(shè)置方法介紹

    規(guī)則設(shè)置方法,以確保設(shè)計(jì)的可靠性和性能。 一、規(guī)則的制定前提 在制定PCB走線規(guī)則之前,有幾個前提需要清楚。 設(shè)備要求:首先,根據(jù)實(shí)際設(shè)備要求考慮PCB的尺寸、限制
    的頭像 發(fā)表于 01-09 10:45 ?1775次閱讀

    邊緣側(cè)部署大模型優(yōu)勢多!模型量化解決邊緣設(shè)備資源限制問題

    設(shè)備上,可以減少數(shù)據(jù)傳輸延遲和帶寬需求,提高模型的實(shí)時性和響應(yīng)速度。 ? 邊緣端部署大模型的優(yōu)勢 ? 邊緣側(cè)部署大模型有諸多優(yōu)勢。低
    的頭像 發(fā)表于 01-05 00:06 ?2931次閱讀

    ad覆銅規(guī)則怎么設(shè)置距離

    AD覆銅規(guī)則是指在PCB板上通過化學(xué)方法將銅層覆蓋在絕緣層上,用于實(shí)現(xiàn)電路連接和信號傳輸。距離是指AD覆銅之間的間距,通常也稱為覆銅間距。合理的AD覆銅規(guī)則設(shè)置能夠保證電路的正常工作和
    的頭像 發(fā)表于 12-20 10:46 ?3857次閱讀

    PCB設(shè)計(jì)中常見的走線等長要求

    PCB設(shè)計(jì)中常見的走線等長要求
    的頭像 發(fā)表于 11-24 14:25 ?2497次閱讀
    PCB設(shè)計(jì)中常見的走線<b class='flag-5'>等長</b>要求