0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

消除與漏極開關(guān)有關(guān)的電路

analog_devices ? 來源:亞德諾半導(dǎo)體 ? 作者:亞德諾半導(dǎo)體 ? 2020-05-29 09:28 ? 次閱讀

能否在 200 ns 內(nèi)開啟或關(guān)閉RF源?

在脈沖雷達(dá)應(yīng)用中,從發(fā)射到接收操作的過渡期間需要快速開啟/關(guān)閉高功率放大器 (HPA)。典型的轉(zhuǎn)換時(shí)間目標(biāo)可能小于1 μs。傳統(tǒng)上,這是通過漏極控制來實(shí)現(xiàn)的。漏極控制需要在28 V至50 V的電壓下切換大電流。已知開關(guān)功率技術(shù)可以勝任這一任務(wù),但會(huì)涉及額外的物理尺寸和電路問題。在現(xiàn)代相控陣天線開發(fā)中,雖然要求盡可能低的SWaP(尺寸重量和功耗),但希望消除與HPA漏極開關(guān)相關(guān)的復(fù)雜問題。

本文將提出一種獨(dú)特但簡(jiǎn)單的柵極脈沖驅(qū)動(dòng)電路,為快速開關(guān)HPA提供了另一種方法,同時(shí)消除了與漏極開關(guān)有關(guān)的電路。實(shí)測(cè)切換時(shí)間小于200 ns,相對(duì)于 1 μs 的目標(biāo)還有一些裕量。其他特性包括:解決器件間差異的偏置編程能力,保護(hù)HPA免受柵極電壓增加影響的柵極箝位,以及用于優(yōu)化脈沖上升時(shí)間的過沖補(bǔ)償。

典型漏極脈沖配置

通過漏極控制開關(guān)HPA的典型配置如圖1所示。一個(gè)串聯(lián)FET開啟輸入HPA的高電壓。控制電路需要將邏輯電平脈沖轉(zhuǎn)換為更高電壓以使串聯(lián)FET導(dǎo)通。

圖1. 傳統(tǒng)HPA脈沖漏極配置

此配置的難點(diǎn)包括:

?大電流的切換要求從大容量電容到HPA漏極引腳的路徑是一條低電感路徑。

?關(guān)閉時(shí),漏極電容保有電荷,需要額外的放電路徑。這是通過額外的FET Q2來實(shí)現(xiàn)的,對(duì)控制電路的約束隨之增加:Q1和Q2絕不能同時(shí)使能。

?很多情況下,串聯(lián)FET是N溝道器件。這要求控制電路產(chǎn)生一個(gè)高于HPA漏極電壓的電壓才能開啟。

控制電路的設(shè)計(jì)方法已是眾所周知且行之有效。然而,相控陣系統(tǒng)不斷期望集成封裝并降低SWaP,因此希望消除上述難點(diǎn)。實(shí)際上,人們的愿望是完全消除漏極控制電路。

推薦柵極脈沖電路

柵極驅(qū)動(dòng)電路的目標(biāo)是將邏輯電平信號(hào)轉(zhuǎn)換成合適的GaN HPA柵極控制信號(hào)。需要一個(gè)負(fù)電壓來設(shè)置適當(dāng)?shù)钠?a href="http://www.ttokpm.com/tags/電流/" target="_blank">電流,以及一個(gè)更大的負(fù)電壓來關(guān)閉器件。因此,電路應(yīng)接受正邏輯電平輸入并轉(zhuǎn)換為兩個(gè)負(fù)電壓之間的脈沖。電路還需要克服柵極電容影響,提供急速上升時(shí)間,過沖應(yīng)極小或沒有。

對(duì)柵極偏置設(shè)置的擔(dān)憂是,偏置電壓的小幅增加可能導(dǎo)致HPA電流的顯著增加。這就增加了一個(gè)目標(biāo),即柵極控制電路應(yīng)非常穩(wěn)定,并有一個(gè)箝位器來防止受損。另一個(gè)問題是,設(shè)置所需漏極電流時(shí),不同器件的最佳偏置電壓有差異。這種差異使得人們更希望有系統(tǒng)內(nèi)可編程?hào)艠O偏置特性。

圖2所示電路達(dá)成了所述的全部目標(biāo)。運(yùn)算放大器U1使用反相單負(fù)電源配置。利用一個(gè)精密DAC設(shè)置運(yùn)算放大器基準(zhǔn)電壓,以實(shí)現(xiàn)V+引腳上的增益。當(dāng)邏輯輸入為高電平時(shí),運(yùn)算放大器箝位到負(fù)供電軌。當(dāng)輸入為低電平時(shí),運(yùn)算放大器輸出接近一個(gè)小的負(fù)值,該值由電阻值和DAC設(shè)置決定。反相配置是故意選擇的,目的是當(dāng)邏輯輸入為低電平或接地時(shí)開啟HPA,因?yàn)檫壿嫷碗娖降碾妷翰町愋∮谶壿嫺唠娖?。采用軌到軌運(yùn)算放大器,它具有較大壓擺率和足夠的輸出電流驅(qū)動(dòng)能力,適合該應(yīng)用。

圖2. 推薦HPA柵極驅(qū)動(dòng)電路

元件值選擇如下:

◆ R1和R2設(shè)置運(yùn)放增益。

◆ DAC設(shè)置連同R3和R4決定運(yùn)算放大器V+引腳的基準(zhǔn)電壓。C1和R3針對(duì)低通濾波器噪聲而選擇。

◆ R5和R6用于實(shí)現(xiàn)重要的箝位功能。這是因?yàn)檫\(yùn)放的VCC引腳以地為基準(zhǔn),所以這是運(yùn)放輸出的最大值。R5和R6為–5 V電源提供一個(gè)電阻分壓器。

◆ R5的不利影響是由于柵極電容,它會(huì)減慢脈沖響應(yīng)。這要通過增加C3來補(bǔ)償,以實(shí)現(xiàn)陡峭的脈沖。

◆ C2的值較小,用以限制運(yùn)放輸出脈沖上升沿的過沖。

實(shí)測(cè)數(shù)據(jù)

用于驗(yàn)證電路的測(cè)試設(shè)置如圖3所示。對(duì)精密DAC、運(yùn)算放大器和HPA使用評(píng)估板。一個(gè)脈沖發(fā)生器用于模擬1.8 V邏輯信號(hào)。信號(hào)發(fā)生器連續(xù)工作,利用一個(gè)輸入帶寬高于RF頻率的RF采樣示波器測(cè)量HPA對(duì)RF信號(hào)的開啟/關(guān)閉。

圖3. 測(cè)試設(shè)置

測(cè)試所用的元器件值參見表1。

表1. 所用元器件值

實(shí)測(cè)開啟時(shí)間如圖4所示。時(shí)間標(biāo)度為每格500 ns,RF信號(hào)的上升時(shí)間小于200 ns。對(duì)于測(cè)量從柵極脈沖開始到RF脈沖上升沿結(jié)束的時(shí)間的系統(tǒng),可以看到開啟時(shí)間約為300 ns,這說明系統(tǒng)分配1 μs用于發(fā)射到接收轉(zhuǎn)換會(huì)有相當(dāng)可觀的裕量。

圖4. 實(shí)測(cè)HPA開啟時(shí)間

實(shí)測(cè)關(guān)閉時(shí)間如圖5所示。時(shí)間標(biāo)度同樣是每格500 ns,下降時(shí)間明顯快于上升時(shí)間,同樣遠(yuǎn)小于200 ns,說明系統(tǒng)分配1 μs用于發(fā)射到接收轉(zhuǎn)換會(huì)有相當(dāng)可觀的裕量。

圖5. 實(shí)測(cè)HPA關(guān)閉時(shí)間

布局考慮

對(duì)一個(gè)代表性布局做了尺寸研究,如圖6所示。柵極脈沖電路的運(yùn)算放大器部分放置在通向HPA輸入的RF路徑附近。精密DAC未顯示出來,假定其放置在控制部分中,為多個(gè)發(fā)射通道提供輸入。布局研究表明,可將該電路添加到實(shí)際的低成本PWB實(shí)現(xiàn)方案中,發(fā)射RF電路所需的額外空間極小。

圖6. 物理尺寸分配 結(jié)語:

本文提出了一種獨(dú)特的柵極脈沖電路,并進(jìn)行了HPA快速開/關(guān)評(píng)估。其特性包括:

轉(zhuǎn)換時(shí)間小于200 ns。

兼容任何邏輯輸入

通過可編程偏置消除器件間差異

提供箝位保護(hù)以設(shè)置最大柵極電壓

上升時(shí)間/過沖補(bǔ)償

尺寸支持高密度相控陣應(yīng)用

先進(jìn)電子系統(tǒng)集成度不斷提高,要求縮小物理尺寸,因此可以想象,這種電路及其方法的其他變化,將開始在需要快速HPA轉(zhuǎn)換時(shí)間的相控陣應(yīng)用中激增。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 放大器
    +關(guān)注

    關(guān)注

    143

    文章

    13433

    瀏覽量

    212175
  • 電平
    +關(guān)注

    關(guān)注

    5

    文章

    352

    瀏覽量

    39716
  • 柵極
    +關(guān)注

    關(guān)注

    1

    文章

    162

    瀏覽量

    20822

原文標(biāo)題:請(qǐng)聽題:能否在 200 ns 內(nèi)開啟或關(guān)閉RF源?

文章出處:【微信號(hào):analog_devices,微信公眾號(hào):analog_devices】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    柵極脈沖驅(qū)動(dòng)電路

    了一種獨(dú)特但簡(jiǎn)單的柵極脈沖驅(qū)動(dòng)電路,為快速開關(guān)HPA提供了另一種方法,同時(shí)消除了與開關(guān)有關(guān)
    發(fā)表于 02-27 08:04

    開關(guān)電源中如何消除開關(guān)mos管產(chǎn)生的振蕩成份呢?

    開關(guān)電源中如何消除開關(guān)mos管產(chǎn)生的振蕩成份呢?
    發(fā)表于 05-09 14:56

    電路

    電路
    發(fā)表于 05-06 16:14 ?1538次閱讀
    共<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>電路</b>圖

    開路電路

    開路電路
    發(fā)表于 08-15 16:37 ?997次閱讀
    開路<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>電路</b>圖

    放大電路

    放大電路放大電路如圖4-12 所示。由圖可見,共
    發(fā)表于 09-16 10:01 ?2.1w次閱讀

    OD門(開路的門電路

    OD門(開路的門電路) 如同TTL OC門,CMOS OD門,可用來“線與”。
    發(fā)表于 02-28 19:15 ?1.7w次閱讀
    OD門(<b class='flag-5'>漏</b><b class='flag-5'>極</b>開路的門<b class='flag-5'>電路</b>)

    集電極開路輸出和開路輸出

    電路中常會(huì)遇到開路(Open Drain)和集電極開路(Open Collector)兩種情形。開路
    發(fā)表于 11-09 12:11 ?3.2w次閱讀
    集電極開路輸出和<b class='flag-5'>漏</b><b class='flag-5'>極</b>開路輸出

    一種獨(dú)特的柵極脈沖電路,并進(jìn)行了HPA快速開/關(guān)評(píng)估

    本文將提出一種獨(dú)特但簡(jiǎn)單的柵極脈沖驅(qū)動(dòng)電路,為快速開關(guān)HPA提供了另一種方法,同時(shí)消除了與開關(guān)有關(guān)
    的頭像 發(fā)表于 02-03 12:20 ?4800次閱讀
    一種獨(dú)特的柵極脈沖<b class='flag-5'>電路</b>,并進(jìn)行了HPA快速開/關(guān)評(píng)估

    基于導(dǎo)通區(qū)特性理解mosfet開關(guān)過程資料下載.pdf

    基于導(dǎo)通區(qū)特性理解mosfet開關(guān)過程資料
    發(fā)表于 05-10 10:53 ?5次下載

    R課堂 | 和源之間產(chǎn)生的浪涌

    本文的關(guān)鍵要點(diǎn) ?和源間的浪涌是由各種電感分量和 MOSFET 寄生電容的諧振引起的。 ?在實(shí)際的版圖設(shè)計(jì)中,很多情況下無法設(shè)計(jì)出可將線路電感降至最低的布局,此時(shí),盡可能在開關(guān)
    的頭像 發(fā)表于 06-21 08:35 ?669次閱讀
    R課堂 | <b class='flag-5'>漏</b><b class='flag-5'>極</b>和源<b class='flag-5'>極</b>之間產(chǎn)生的浪涌

    和源之間產(chǎn)生的浪涌

    開關(guān)導(dǎo)通時(shí),線路和電路板版圖的電感之中會(huì)直接積蓄電能(電流能量)。當(dāng)該能量與開關(guān)器件的寄生電容發(fā)生諧振時(shí),就會(huì)在和源
    的頭像 發(fā)表于 06-29 15:22 ?710次閱讀
    <b class='flag-5'>漏</b><b class='flag-5'>極</b>和源<b class='flag-5'>極</b>之間產(chǎn)生的浪涌

    的區(qū)別

    的區(qū)別? 源是晶體管中的兩個(gè)重要
    的頭像 發(fā)表于 12-07 15:48 ?4706次閱讀

    薄膜開關(guān)有哪些應(yīng)用領(lǐng)域?

    薄膜開關(guān)有哪些應(yīng)用領(lǐng)域
    的頭像 發(fā)表于 03-06 15:01 ?415次閱讀

    可抑制尖峰電壓的電路及設(shè)計(jì)

    電子發(fā)燒友網(wǎng)站提供《可抑制尖峰電壓的電路及設(shè)計(jì).docx》資料免費(fèi)下載
    發(fā)表于 06-17 14:08 ?4次下載

    mos管源電流相等嗎

    MOSFET(金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)晶體管)是一種廣泛使用的半導(dǎo)體器件,它在電子電路中扮演著開關(guān)和放大器的角色。MOSFET由四個(gè)主要部分組成:源(Source)、
    的頭像 發(fā)表于 09-18 09:58 ?93次閱讀