0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

探索分析數?;旌想娐返脑肼暩蓴_和優(yōu)化設計的途徑

lhl545545 ? 來源:電子工程技術 ? 作者:電子工程技術 ? 2020-06-06 09:12 ? 次閱讀

數?;旌想娐返脑O計,一直是困擾硬件電路設計師提高性能的瓶頸。眾所周知,現實的世界都是模擬的,只有將模擬的信號轉變成數字信號,才方便做進一步 的處理。模擬信號和數字信號的轉變是否實時、精確,是電路設計的重要指標。除了器件工藝,算法的進步會影響系統數模變換的精度外,現實世界中眾多干擾,噪聲也是困擾數模電路性能的主要因素。

數?;旌想娐吩O計當中,干擾源、干擾對象和干擾途徑的辨別是分析數?;旌显O計干擾的基礎。通常的電路 中,模擬信號上由于存在隨時間變化的連續(xù)變化的電壓和電流有效成分,在設計和調試過程中,需要同時控制這兩個變量,而且他們對于外部的干擾更敏感,因而通 常作為被干擾對象做分析;數字信號上只有隨時間變化的門限量化后的電壓成分,相比模擬信號對干擾有較高的承受能力,但是這類信號變化快,特別是變化沿速度 快,還有較高的高頻諧波成分,對外釋放能量,通常作為干擾源。

作為干擾源的數字電路部分多采用CMOS工藝,從而導致數字信號輸入端極高 的輸入電阻,通常在幾十k歐到上兆歐姆。這樣高的內阻導致數字信號上的電流非常微弱,因而只有電壓有效信號在起作用,在數?;旌细蓴_分析中,這類信號可以 作為電壓型干擾源,如CLK信號,Reset等信號。除了快速交變的數字信號,數字信號的電源管腳上,由于引腳電感和互感引起的同步開關噪聲(SSN), 也是數模混合電路中存在的重要一類電壓型干擾源。此外,電路中還存在一些電流信號,特別是直流電源到器件負載之間的電源信號上有較大的電流,根據右手螺旋 定理,電流信號周圍會感應出磁場,進而引起變化的電場,在分析時,直流電源作為電流型干擾源。

無論電壓型還是電流型的干擾源,在耦合到被 干擾對象時,既可能通過電路傳導耦合,也可能通過空間電磁場耦合,或者二者兼有。然而一般的仿真分析工具,往往由于功能所限,只能分析其中一種。例如在傳 統的SPICE電路仿真工具中,只考慮電路傳導型的干擾,并不考慮空間電磁場的耦合;而一般的PCB信號完整性(SI)分析工具,只考察空間電磁場耦合, 將所有的電源、地都看作理想DC直流,不予分析考慮。耦合路徑提取的不完整,也是困擾數模混合噪聲分析的重要原因。

數模混合設計中,電源 和地的劃分,是業(yè)內爭論的焦點。傳統的設計中,數字模擬部分被嚴格分開;然而隨著系統越來越復雜,數模電路集成度不斷提高,分割又會造成數字信號跨分割, 信號回流不完整,進而影響信號完整性,另外,電源的分割還造成電源分配系統的阻抗過高;有人提出“單點連接”:還是做分割,但是在跨分割的信號下方單點連 接以避免跨分割問題;但是如果數模之間信號很多,難于分開,這種“單點連接”也存在困難,因而又有人提出不分割,只是保持數字和模擬部分不要交叉;還有一 些資料介紹,在跨分割的信號旁邊包地線或者并聯電容,用來提供完整回流路徑。無論哪種方法,似乎都有一定道理,而且都有成功的先例,然而所有這些分割方案 的有效性以及可能存在的問題,一直沒有檢驗的標準。

數模混合電路的仿真,還存在模型的問題。業(yè)界普遍接受的模擬電路仿真模型還是 SPICE模型,數字電路信號完整性分析使用IBIS模型。多家EDA公司的仿真軟件已經推出支持多種模型的混合模型仿真器,然而擺在設計師案頭的主要困 難是器件模型,特別是模擬器件模型很難得到。在數字設計看來,時域的瞬態(tài)分析,即某一時間點上確定的電壓值,是仿真的主要手段,就像調試中的示波器那樣直 觀。沒有精確的模型,瞬態(tài)分析就無法實現。然而對模擬設計,特別是噪聲分析,激勵源在時間軸上難于描述或很難預測,只知道他的頻率帶寬范圍和大致幅度,這 時候我們通常會引入頻域掃頻分析,考察掃頻信號在關注點的變化,如同頻譜分析儀的作用?;蛘吒纱嗳?a href="http://www.ttokpm.com/v/tag/1722/" target="_blank">網絡分析儀(NA)那樣考察信號或噪聲通過的通道的頻域 SYZ參數,進而預測干擾發(fā)生的頻率和幅度??梢姡瑪的;旌显肼暦治觯刃枰С只旌夏P偷姆抡嫫?,也需要仿真器同時支持時域分析和頻域分析。

通過“AD-Mix Signal Noise Design Suites” 數?;旌显肼暦抡嬖O計軟件的對數?;旌显O計PCB的仿真,探索分析數?;旌想娐返脑肼暩蓴_和優(yōu)化設計的途徑,以達到改善系統性能目的。
責任編輯:pj

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 混合電路
    +關注

    關注

    0

    文章

    28

    瀏覽量

    13703
收藏 人收藏

    評論

    相關推薦

    電路中怎樣消除高頻干擾

    干擾主要來源于以下幾個方面: 1.1.1 電源干擾:電源線路上的高頻噪聲,如開關電源的開關噪聲、電源線對地的電容耦合等。 1.1.2 信號干擾
    的頭像 發(fā)表于 08-22 11:05 ?371次閱讀

    噪聲系數分析儀的功率 噪聲系數分析儀的原理

    噪聲系數分析儀是一種用于測量電子設備或系統的噪聲系數的儀器。噪聲系數是衡量信號在傳輸過程中受到噪聲干擾程度的一個重要參數。本文將詳細介紹
    的頭像 發(fā)表于 06-03 16:08 ?464次閱讀

    數模混合設計遇到的幾個問題求解

    最近一直在做數模混合方面的設計,遇到了幾個問題 (1)通常建議AGND和DGND的鋪銅不要上下重疊,如果模擬器件和數字器件實在沒有辦法完全分開,出現AGND和DGND鋪銅上下重疊時,有什么好的辦法
    發(fā)表于 01-09 07:01

    伺服電機應用中常見干擾類型和產生途徑

    伺服電機應用中常見干擾類型和產生途徑
    的頭像 發(fā)表于 01-07 17:56 ?1196次閱讀

    關于數模混合PCB設計,知道這些事半功倍

    對于以下基本概念的理解非常重要,掌握有關設計的基本概念,有助于理解后面制定得很嚴格的布局和布線設計規(guī)則,從而在終端產品數模混合的設計時,不會輕易打折執(zhí)行其中的重要約束規(guī)則。并且有助于靈活有效地處理數模
    發(fā)表于 12-13 15:49 ?339次閱讀

    噪聲與運算放大器電路分析

    電子發(fā)燒友網站提供《噪聲與運算放大器電路分析.pdf》資料免費下載
    發(fā)表于 11-24 10:34 ?2次下載
    <b class='flag-5'>噪聲</b>與運算放大器<b class='flag-5'>電路</b><b class='flag-5'>分析</b>

    如何降低運放電路中的電源噪聲

    的阻抗轉換成差模,對放大電路造成干擾(如圖6)。共模方式引入的干擾一般為開關噪聲中的高頻分量(數MHz以上)。措施主要有如下三點:提供一條從開關電源次級地返回初級地的低阻抗
    發(fā)表于 11-21 06:27

    請問外部噪聲引入目標系統的途徑和抑制方法有哪些?

    請問外部噪聲引入目標系統的途徑和抑制方法有哪些? 外部噪聲是指來自于環(huán)境或設備的不希望信號干擾,導致目標系統輸出的信號出現失真或其他問題。為了解決這個問題,我們首先需要了解外部
    的頭像 發(fā)表于 11-09 15:53 ?371次閱讀

    如何在PCB設計中克服放大器的噪聲干擾?

    的設計技巧和方法。 一、噪聲源識別 首先,要充分了解放大器的工作原理和噪聲來源。放大器的噪聲主要包括熱噪聲、1/f噪聲、
    的頭像 發(fā)表于 11-09 10:08 ?568次閱讀

    噪聲分析、誤差分析中,什么類型的噪聲、誤差可以用均方根計算?

    噪聲分析、誤差分析中,什么類型的噪聲、誤差可以用均方根計算?什么類型的噪聲需要直接加在總噪聲中?
    的頭像 發(fā)表于 11-09 09:50 ?1128次閱讀

    電源是如何影響放大電路的輸出噪聲的呢?

    電源是如何影響放大電路的輸出噪聲的呢? 電源對于放大電路的輸出噪聲有著非常重要的影響。電路中的噪聲
    的頭像 發(fā)表于 11-06 11:14 ?624次閱讀

    干擾耦合途徑 抑制干擾噪聲的方法

    外部干擾源產生的噪聲影晌到檢測系統的正常工作,是經由某種傳播途徑被耦合到了檢測系統之中。
    的頭像 發(fā)表于 10-12 12:52 ?2068次閱讀
    <b class='flag-5'>干擾</b>耦合<b class='flag-5'>途徑</b> 抑制<b class='flag-5'>干擾</b><b class='flag-5'>噪聲</b>的方法

    列舉常見檢測系統的?干擾噪聲

    干擾噪聲種類很多,它可能是電噪聲,通過電磁場或直接的電氣連接耦合到檢測電路,這些都是電磁兼容性問題;
    的頭像 發(fā)表于 10-12 12:31 ?1522次閱讀
    列舉常見檢測系統的?<b class='flag-5'>干擾</b><b class='flag-5'>噪聲</b>源

    怎么使用LTspice教程進行噪聲分析

    LTspice的一個功能是能夠對電路中的噪聲進行建模。本文介紹了用LTSPICE進行基本電路仿真之外的噪聲分析和結果顯示的基本知識。
    的頭像 發(fā)表于 10-02 16:33 ?1715次閱讀
    怎么使用LTspice教程進行<b class='flag-5'>噪聲</b><b class='flag-5'>分析</b>?

    射頻與數模混合類高速PCB設計

    理清功能方框圖 網表導入PCB Layout工具后進行初步處理的技巧射頻PCB布局與數模混合類PCB布局 無線終端PCB常用HDI工藝介紹信號完整性(SI)的基礎概念 射頻PCB與數模混合
    發(fā)表于 09-27 07:54