0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速 ADC 咋有這么多不同的電源軌和電源域呢?

analog_devices ? 來源:未知 ? 作者:發(fā)哥 ? 2020-08-11 20:49 ? 次閱讀

在采樣速率和可用帶寬方面,當今的射頻模數(shù)轉(zhuǎn)換器(RF ADC)已有長足的發(fā)展。其中還納入了大量數(shù)字處理功能,電源方面的復雜性也有提高。那么,當今的RF ADC為什么有如此多不同的電源軌和電源域?

為了解電源域和電源的增長情況,我們需要追溯ADC的歷史脈絡(luò)。早在ADC不過爾爾的時候,采樣速度很慢,大約在數(shù)十MHz內(nèi),而數(shù)字內(nèi)容很少,幾乎不存在。電路的數(shù)字部分主要涉及如何將數(shù)據(jù)傳輸?shù)綌?shù)字接收邏輯——專用集成電路 (ASIC) 或現(xiàn)場可編程門陣列 (FPGA)。用于制造這些電路的工藝節(jié)點幾何尺寸較大,約在180 nm或更大。使用單電壓軌(1.8 V )和兩個不同的域(AVDD和DVDD,分別用于模擬域和數(shù)字域),便可獲得足夠好的性能。
隨著硅處理技術(shù)的改進,晶體管的幾何尺寸不斷減小,意味著每 mm2面積上可以容納更多的晶體管(即特征)。但是,人們?nèi)匀幌M?ADC 實現(xiàn)與其前一代器件相同(或更好)的性能。
現(xiàn)在,ADC 的設(shè)計采取了多層面方法,其中:
1. 采樣速度和模擬帶寬必須得到改善;
2. 性能必須與前一代相同或更好;
3. 納入更多片內(nèi)數(shù)字處理功能來輔助數(shù)字接收邏輯。
下面將進一步討論上述各方面特性以及它們對芯片設(shè)計構(gòu)成怎樣的挑戰(zhàn)。
需要高速度
在 CMOS 技術(shù)中,提高速度(帶寬)的最普遍方法是讓晶體管幾何尺寸變小。使用更精細的 CMOS 晶體管可降低寄生效應,從而有助于提高晶體管的速度。晶體管速度越快,則帶寬越寬。數(shù)字電路的功耗與開關(guān)速度有直接關(guān)系,與電源電壓則是平方關(guān)系,如下式所示:
其中:
P為功耗
CLD為負載電容
V 為電源電壓
fSW為開關(guān)頻率
幾何尺寸越小,電路設(shè)計人員能實現(xiàn)的電路速度就越快,而每MHz每個晶體管的功耗與上一代相同。以 AD9680和 AD9695為例,二者分別采用65 nm和28 nm CMOS技術(shù)設(shè)計而成。在1.25 GSPS和1.3GSPS時,AD9680和AD9695的功耗分別為3.7 W和1.6 W。這表明,架構(gòu)大致相同時,采用28 nm工藝制造的電路功耗比采用65 nm工藝制造的相同電路的功耗要低一半。因此,在消耗相同功率的情況下,28 nm工藝電路的運行速度可以是65 nm工藝電路的一倍。AD9208很好地說明了這一點。
裕量最重要
對更寬采樣帶寬的需求促使業(yè)界采用更精細的幾何尺寸,不過對數(shù)據(jù)轉(zhuǎn)換器性能(如噪聲和線性度)的期望仍然存在。這對模擬設(shè)計提出了獨特的挑戰(zhàn)。轉(zhuǎn)向更小幾何尺寸的一個不希望出現(xiàn)的結(jié)果是電源電壓降低,這使得開發(fā)模擬電路以工作在高采樣速率并保持相同的噪聲/線性度性能所需的裕量大大降低。為了克服這一限制,電路設(shè)計有不同的電壓軌以提供所需的噪聲和線性度性能。
例如在 AD9208中,0.975 V電源為需要快速切換的電路供電。這包括比較器和其他相關(guān)電路,以及數(shù)字和驅(qū)動器輸出。1.9 V電源為基準電壓和其他偏置電路供電。2.5 V電源為輸入緩沖器供電,而要在高模擬頻率下工作,裕量必須很高。沒有必要為緩沖器提供2.5 V電源,它也可以工作在1.9 V。電壓軌的降低會導致線性度性能下降。
數(shù)字電路不需要裕量,因為最重要的參數(shù)是速度。所以,數(shù)字電路通常以最低電源電壓運行,以獲取CMOS開關(guān)速度和功耗的優(yōu)勢。這在新一代ADC中很明顯,最低電壓軌已降低至0.975 V。下面的表1列出了若干代的一些常見ADC。
表1:產(chǎn)品比較
隔離是關(guān)鍵
隨著業(yè)界轉(zhuǎn)向深亞微米技術(shù)和高速開關(guān)電路,功能集成度也在提高。以 AD9467 和A D9208為例,AD9467采用180 nm BiCMOS工藝,而AD9208采用28 nm CMOS工藝。當然,AD9467的噪聲密度約為-157 dBF S/Hz,而AD9208的噪聲密度約為-152 dBF S/Hz。但是,如果拿數(shù)據(jù)手冊做一個簡單的計算,取總功耗(每通道)并將其除以分辨率和采樣速率,就可以看到A D9467的功耗約為330μW/位/MSPS,而AD9208僅為40μW/位/MSPS。
與AD9467相比,AD9208具有更高的采樣速率(3 GSPS對250 MSPS)和高得多的輸入帶寬(9 GHz對0.9 GHz),并且集成了更多數(shù)字特性。A D9208可以完成所有這些工作,每位每MSPS的功耗只有大約1/8。每位每MSPS的功耗不是工業(yè)標準指標,其在本例中的作用是突出ADC設(shè)計中使用更小尺寸工藝的好處。當超快電路在非常近的距離內(nèi)運行時,各個模塊之間總會存在耦合或震顫的風險。
為了改善隔離,設(shè)計者必須考慮各種耦合機制。最明顯的機制是通過共享電源域。如果電源域盡可能遠離電路,那么共享同一電壓軌(AD9208為0.975 V)的數(shù)字電路和模擬電路發(fā)生震顫的可能性將非常小。在硅片中,電源已被分開,接地也是如此。封裝設(shè)計繼續(xù)貫徹了這種隔離電源域處理。由此所得的同一封裝內(nèi)不同電源域和地的劃分,如表2所示,其以AD9208為例。
表2:AD9208電源域和接地域
顯示AD9208各不同域的引腳排列圖如圖1所示。
圖1. AD9208引腳配置(頂視圖)
這可能會讓系統(tǒng)設(shè)計人員驚慌失措。乍一看,數(shù)據(jù)手冊給人的印象是這些域需要分開處理以優(yōu)化系統(tǒng)性能。
看不到盡頭?
情況并不像看起來那么可怕。數(shù)據(jù)手冊的目的僅僅是喚起人們對各種敏感域的關(guān)注,讓系統(tǒng)設(shè)計人員可以關(guān)注PDN(電源輸送網(wǎng)絡(luò))設(shè)計,對其進行適當?shù)膭澐?。共享相同供電軌的大多?shù)電源域和接地域可以合并,因此PDN可以簡化。這導致BOM(物料清單)和布局得以簡化。根據(jù)設(shè)計約束,圖2和圖3顯示了AD9208的兩種PDN設(shè)計方法。
圖2. AD9208引腳配置(頂視圖)
圖3. AD9208 PDN,DC-DC轉(zhuǎn)換器為所有域供電
通過充分濾波和布局分離,各個域可以合理布置,使得ADC性能最大化,同時降低BOM和PDN復雜性。各接地域采用開爾文連接方法也會改善隔離。從網(wǎng)表角度來看,仍然只有一個GND網(wǎng)。電路板可以劃分為不同接地域以提供充分的隔離。在AD9208的評估板AD9208-3000EBZ中,不同接地分區(qū)在第9層上形成開爾文連接。圖4所示為10層PCB(印刷電路板)AD9208-3000EBZ的橫截面,其顯示了不同GND連接。
圖4. AD9208下方的AD9208-3000 EBZ PCB橫截面
所以,這不是世界末日?

絕對不是。僅僅因為AD9208數(shù)據(jù)手冊顯示了所有這些域,并不意味著它們在系統(tǒng)板上必須全部分離。了解系統(tǒng)性能目標和ADC目標性能對優(yōu)化ADC的PDN起著重要作用。在電路板上使用智能分區(qū)以減少不必要的接地回路,是將各個域之間的串擾降到最低的關(guān)鍵。適當?shù)毓蚕黼娫从?,同時滿足隔離要求,將能簡化PDN和BOM。

AD9208
  • 支持每線高達 16 Gbps 的線速
  • SFDR = 70 dBFS
  • SNR = 57.2 dBFS
  • SFDR = 78 dBFS
  • SNR = 59.5 dBFS
  • 48 位 NCO
  • 4 個級聯(lián)半帶濾波器
  • 具有除以 2 和除以 4 選項的整數(shù)時鐘
  • 靈活的 JESD204B 線配置
  • JESD204B(子類 1)編碼串行數(shù)字輸出
  • 3 GSPS 時每通道的總功率為 1.65 W(默認設(shè)置)
  • ?2 dBFS 幅度、2.6 GHz 輸入時的性能
  • ?9 dBFS 幅度、2.6 GHz 輸入時的性能
  • 集成式輸入緩沖器
  • 噪聲密度 = ?152 dBFS/Hz
  • 0.975 V、1.9 V 和 2.5 V 直流電源供電
  • 9 GHz 模擬輸入全功率帶寬 (?3 dB)
  • 用于高效 AGC 實施的幅度檢測
  • 每個通道具有 2 個集成式寬帶數(shù)字處理器
  • 相位相干 NCO 切換
  • 提供多達 4 個通道
  • 串口控制
  • 片內(nèi)抖動
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • adc
    adc
    +關(guān)注

    關(guān)注

    98

    文章

    6391

    瀏覽量

    543774

原文標題:高速 ADC 咋有這么多不同的電源軌和電源域呢?

文章出處:【微信號:analog_devices,微信公眾號:analog_devices】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    電源是什么,電源不同列之間導通嗎

    電源是電子設(shè)計中一個重要的概念,它主要指的是電路板上用于傳輸電力的線路。具體來說,電源是連接電源和芯片、電容等電子元件的金屬走線,這些走
    的頭像 發(fā)表于 10-01 15:28 ?318次閱讀

    大揭秘!電源模塊命名有這么多講究?

    電源模塊命名方式
    的頭像 發(fā)表于 08-28 09:35 ?263次閱讀
    大揭秘!<b class='flag-5'>電源</b>模塊命名<b class='flag-5'>有這么多</b>講究?

    OPA2188單電源時最大輸出3.7V,不能輸出怎么解決?

    (1)雙電源電路如下 這一部分從正相端用信號發(fā)生器輸入信號,從輸出端可以看到最大輸出在4.9V左右,滿足datasheet說明的“” (2)單電源電路如下 這一部分從
    發(fā)表于 08-07 07:51

    OPA340單電源運算放大器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《OPA340單電源運算放大器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-14 10:55 ?0次下載
    OPA340單<b class='flag-5'>電源</b><b class='flag-5'>軌</b>到<b class='flag-5'>軌</b>運算放大器數(shù)據(jù)表

    OPA4350-DIE高速、單電源運算放大器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《OPA4350-DIE高速、單電源、運算放大器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-12 11:12 ?0次下載
    OPA4350-DIE<b class='flag-5'>高速</b>、單<b class='flag-5'>電源</b>、<b class='flag-5'>軌</b>到<b class='flag-5'>軌</b>運算放大器數(shù)據(jù)表

    OPAx350 MicroAmplifier系列高速電源運算放大器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《OPAx350 MicroAmplifier系列高速電源運算放大器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-06 10:45 ?0次下載
    OPAx350 MicroAmplifier系列<b class='flag-5'>高速</b>單<b class='flag-5'>電源</b><b class='flag-5'>軌</b>至<b class='flag-5'>軌</b>運算放大器數(shù)據(jù)表

    高速ADC電源拓撲結(jié)構(gòu)設(shè)計方案

    當供電上有噪聲時,決定ADC性能的因素主要有三個,它們是PSRR-dc、PSRR-ac和PSMR。PSRR-dc指電源電壓的變化與由此產(chǎn)生的ADC增益或失調(diào)誤差的變化之比值,它可以用
    發(fā)表于 03-22 10:29 ?290次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>ADC</b>的<b class='flag-5'>電源</b>拓撲結(jié)構(gòu)設(shè)計方案

    探頭阻抗如何影響電源的測量?

    探頭阻抗如何影響電源的測量? 探頭阻抗是指測試電源時用于連接到被測電路的測量電纜和夾具的電阻性質(zhì)。它對測量結(jié)果的影響非常重要,因為電源
    的頭像 發(fā)表于 01-08 11:42 ?451次閱讀

    為什么使用電源探頭?

    現(xiàn)代電子產(chǎn)品新增的功能、更高的密度、更快的開關(guān)速度,正推動著對更低的供電電壓的需求。設(shè)計人員需要放大電源,查找高頻干擾信號,測量紋波,在更緊張的容限下分析耦合效應。示波器通常沒有足夠的偏置,把 DC 上的噪聲和紋波位移到屏幕
    的頭像 發(fā)表于 12-11 10:35 ?452次閱讀
    為什么使用<b class='flag-5'>電源</b><b class='flag-5'>軌</b>探頭?

    為什么需要引入這么多細分的GND地線功能?

    為什么需要引入這么多細分的GND地線功能? 引入細分的GND地線功能有以下幾點原因: 1. 減少噪聲和干擾:細分GND地線可以將不同的信號隔離開來,通過分離不同的信號路徑,減少信號之間的相互干擾
    的頭像 發(fā)表于 12-07 11:43 ?586次閱讀

    在AD9787里面,哪些管腳是屬于DVDD33的電源,哪些是屬于DVDD18的電源?

    在AD9787里面,數(shù)字電壓有兩個一個是DVDD33,一個是DVDD18,想問的是,哪些管腳是屬于DVDD33的電源,哪些是屬于DVDD18的電源?
    發(fā)表于 12-01 06:33

    硬件電路設(shè)計有這么多坑,如何少走彎路?看大牛怎么說

    硬件電路設(shè)計有這么多坑,如何少走彎路?看大牛怎么說
    的頭像 發(fā)表于 11-27 17:34 ?593次閱讀

    用于3.3V電源的簡單備用電源

    電子發(fā)燒友網(wǎng)站提供《用于3.3V電源的簡單備用電源.pdf》資料免費下載
    發(fā)表于 11-24 11:18 ?0次下載
    用于3.3V<b class='flag-5'>電源</b><b class='flag-5'>軌</b>的簡單備用<b class='flag-5'>電源</b>

    運算放大器輸入、輸出、單電源問題

    電子發(fā)燒友網(wǎng)站提供《運算放大器輸入、輸出、單電源問題.pdf》資料免費下載
    發(fā)表于 11-22 16:07 ?0次下載
    運算放大器輸入、輸出、單<b class='flag-5'>電源</b>和<b class='flag-5'>軌</b>到<b class='flag-5'>軌</b>問題

    AD8666運放飽和電壓誤差大的原因?

    我用的是AD8666芯片,電源供電10.6V,該電源是由MC33063出來的電壓供電的。當調(diào)整Vin的輸入時,Vout最大只能到9.2V,與
    發(fā)表于 11-20 06:26