0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何利用verilog實(shí)現(xiàn)4線SPI配置時(shí)序

FPGA之家 ? 來(lái)源:FPGA之家 ? 2020-09-07 17:15 ? 次閱讀

第二篇以德州儀器(TI)的高速ADC芯片——ads52j90為例,介紹完了4線SPI配置時(shí)序。本篇將以該芯片SPI結(jié)構(gòu)為例,具體介紹如何利用verilog實(shí)現(xiàn)4線SPI配置時(shí)序。

無(wú)論實(shí)現(xiàn)讀還是寫功能,都先要提供SCLK。假如FPGA系統(tǒng)工作時(shí)鐘40MHz,我們可以利用計(jì)數(shù)器產(chǎn)生一個(gè)n分頻的時(shí)鐘作為SCLK,本例中n取8,SCLK頻率5MHz。SCLK產(chǎn)生的代碼如下:

SCLK時(shí)鐘有了,接下來(lái)我們建立一個(gè)狀態(tài)機(jī)實(shí)現(xiàn)讀和寫功能:

初始化狀態(tài)的下一個(gè)狀態(tài)就是寫寄存器操作了,每次SCLK的上升沿寫入數(shù)據(jù):

寫完一個(gè)寄存器參數(shù),CSB先拉高。接下來(lái)在進(jìn)入下一個(gè)狀態(tài),本篇例子下一個(gè)狀態(tài)的操作是讀取對(duì)應(yīng)寄存器地址的數(shù)據(jù)。我們首先需在SCLK的上升沿寫入8bit的寄存器地址,接下來(lái)在SCLK的下降沿讀取16bit的數(shù)據(jù)。

到此,讀寫操作都完成了。代碼上的注釋可以便于大家理解,大家還可以仿真看一下波形加深理解。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Verilog
    +關(guān)注

    關(guān)注

    28

    文章

    1333

    瀏覽量

    109721
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1669

    瀏覽量

    90744
  • ADC芯片
    +關(guān)注

    關(guān)注

    3

    文章

    74

    瀏覽量

    20190

原文標(biāo)題:FPGA通過(guò)SPI對(duì)ADC配置簡(jiǎn)介(四)---Verilog實(shí)現(xiàn)4線SPI配置

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    使用IO-link主幀處理程序實(shí)現(xiàn)靈活的時(shí)序配置

    電子發(fā)燒友網(wǎng)站提供《使用IO-link主幀處理程序實(shí)現(xiàn)靈活的時(shí)序配置.pdf》資料免費(fèi)下載
    發(fā)表于 09-19 11:28 ?0次下載
    使用IO-link主幀處理程序<b class='flag-5'>實(shí)現(xiàn)</b>靈活的<b class='flag-5'>時(shí)序</b><b class='flag-5'>配置</b>

    FPGA Verilog HDL有什么奇技巧?

    不同的代碼段,方便進(jìn)行代碼的調(diào)試和不同配置實(shí)現(xiàn)。 利用 always_ff 、 always_latch 等新的語(yǔ)法特性:在特定的場(chǎng)景下更清晰地表達(dá)電路的行為。 利用系統(tǒng)任務(wù)和函數(shù):
    發(fā)表于 09-12 19:10

    DDR4時(shí)序參數(shù)介紹

    DDR4(Double Data Rate 4時(shí)序參數(shù)是描述DDR4內(nèi)存模塊在執(zhí)行讀寫操作時(shí)所需時(shí)間的一組關(guān)鍵參數(shù),它們直接影響到內(nèi)存的性能和穩(wěn)定性。以下是對(duì)DDR
    的頭像 發(fā)表于 09-04 14:18 ?277次閱讀

    GitHub Copilot+ESP開(kāi)發(fā)實(shí)戰(zhàn)-SPI

    準(zhǔn)備工作1.ESP32-C3-DevKitC-1開(kāi)發(fā)板一塊;2.SPI轉(zhuǎn)uart小板一塊;3.杜邦4根、USB;一、向Copilot提問(wèn)需要實(shí)現(xiàn)
    的頭像 發(fā)表于 03-30 08:03 ?275次閱讀
    GitHub Copilot+ESP開(kāi)發(fā)實(shí)戰(zhàn)-<b class='flag-5'>SPI</b>

    STM32F030F4使用HAL_SPI_Transmit發(fā)送函數(shù),執(zhí)行到數(shù)據(jù)寫入DR時(shí)就進(jìn)硬件錯(cuò)誤中斷怎么解決?

    大家好,我最近用STM32F030F4SPI驅(qū)動(dòng)一塊3.5寸LCD,是三的,LCD要求時(shí)序如下 于是我配置
    發(fā)表于 03-28 07:11

    基于TI AM62x的SPI接口配置

    SPI(Serial Peripheral Interface)通信總線以其高速、全雙工、同步的特性而被廣泛應(yīng)用,它只需要四根就能實(shí)現(xiàn)數(shù)據(jù)傳輸,有效地節(jié)約了芯片管腳的數(shù)量,同時(shí)為PCB布局帶來(lái)
    發(fā)表于 03-22 15:52

    網(wǎng)表時(shí)序仿真案例:淺說(shuō)$width語(yǔ)法

    verilog中,$width是時(shí)序檢查函數(shù),用于檢查脈沖的位寬是否符合要求。
    的頭像 發(fā)表于 03-01 09:46 ?2019次閱讀
    網(wǎng)表<b class='flag-5'>時(shí)序</b>仿真案例:淺說(shuō)$width語(yǔ)法

    關(guān)于LTC6804芯片SPI喚醒的問(wèn)題求解

    你好,我想咨詢下LTC6804芯片SPI喚醒的問(wèn)題,初步打算采用4SPI(ISOMODE=V-)。VREG的輸入由LT3990芯片提供,芯片的EN/VVLO通過(guò)DRIVE驅(qū)動(dòng)
    發(fā)表于 01-04 08:09

    想要ad9211-300輸出共模電壓,按照手冊(cè)spi接口發(fā)送命令是0x000f02,為什么配置不進(jìn)去數(shù)據(jù)呢?

    我想要ad9211-300輸出共模電壓,按照手冊(cè)spi接口發(fā)送命令是0x000f02,但是就是配置不進(jìn)去數(shù)據(jù)。(配置完讀出一直是0x00這個(gè)默認(rèn)值) 我的spi的主控器是用fpga邏
    發(fā)表于 12-22 08:20

    AD7193如何通過(guò)spi時(shí)序圖來(lái)進(jìn)行模擬spi的通信編程?

    本人準(zhǔn)備應(yīng)用AD7193,現(xiàn)在一直無(wú)法實(shí)現(xiàn)AD7193 的spi通信,請(qǐng)問(wèn)如何通過(guò)spi時(shí)序圖來(lái)進(jìn)行模擬spi的通信編程?
    發(fā)表于 12-21 07:36

    FPGA通過(guò)SPI對(duì)ADC配置簡(jiǎn)介(三)3SPI配置時(shí)序分析

    AD9249的SPI控制模塊包含4根信號(hào),即CSB1、CSB2、SDIO以及SCLK。但CSB1、CSB2可以一起由CSB來(lái)控制,實(shí)際上就是3S
    的頭像 發(fā)表于 12-12 10:47 ?1939次閱讀
    FPGA通過(guò)<b class='flag-5'>SPI</b>對(duì)ADC<b class='flag-5'>配置</b>簡(jiǎn)介(三)3<b class='flag-5'>線</b><b class='flag-5'>SPI</b><b class='flag-5'>配置</b><b class='flag-5'>時(shí)序</b>分析

    FPGA通過(guò)SPI對(duì)ADC配置簡(jiǎn)介(二)-4SPI配置時(shí)序分析

    本篇將以德州儀器(TI)的高速ADC芯片—ads52j90為例,進(jìn)行ADC的4SPI配置時(shí)序介紹與分析。
    的頭像 發(fā)表于 12-11 09:05 ?1503次閱讀
    FPGA通過(guò)<b class='flag-5'>SPI</b>對(duì)ADC<b class='flag-5'>配置</b>簡(jiǎn)介(二)-<b class='flag-5'>4</b><b class='flag-5'>線</b><b class='flag-5'>SPI</b><b class='flag-5'>配置</b><b class='flag-5'>時(shí)序</b>分析

    AD5412非標(biāo)的三SPI如何與標(biāo)準(zhǔn)的四SPI通信?

    AD5412非標(biāo)的三SPI如何與標(biāo)準(zhǔn)的四SPI通信,芯片手冊(cè)中的時(shí)序不是標(biāo)準(zhǔn)的SPI
    發(fā)表于 12-01 06:31

    利用單片機(jī)430_5324的SPI配置AD9517,配置不成功的原因?

    各位專家好: 我使用AD9517-4時(shí)鐘芯片產(chǎn)生LVDS差分時(shí)鐘以供AD9653使用,現(xiàn)在AD9517-4使用外部采樣時(shí)鐘80M,通過(guò)使用AD9517軟件得到AD9517寄存器的配置表,利用
    發(fā)表于 11-16 07:42

    單片機(jī)spi接口的使用方法有哪些(spi接口和串口的區(qū)別)

    如果單片機(jī)沒(méi)有硬件SPI模塊,或者需要額外的IO引腳來(lái)實(shí)現(xiàn)多個(gè)SPI設(shè)備的通信,可以使用軟件SPI模擬。軟件SPI通常使用GPIO口模擬
    的頭像 發(fā)表于 11-10 16:38 ?2994次閱讀