0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

UltraScale/UltraScale+ GTH/GTY 收發(fā)器線速率設(shè)置的方法

454398 ? 來源:XILINX技術(shù)社區(qū) ? 作者:XILINX技術(shù)社區(qū) ? 2020-11-04 14:48 ? 次閱讀

本篇博文主要講解了動(dòng)態(tài)更改 UltraScale/UltraScale+ GTH/GTY 收發(fā)器線速率設(shè)置的方法。

您是否曾想過要使用 UltraScale/UltraScale+ GTH/GTY 收發(fā)器來動(dòng)態(tài)更改線速率設(shè)置?

有許多客戶會(huì)將 GTH/GTY 收發(fā)器用于其自己的通信協(xié)議,因此詢問我們?nèi)绾尾拍苁褂檬瞻l(fā)器來更改線速率。

在 Vivado IP Catalog 的 UltraScale FPGAs TransceiversWizard 中僅含一項(xiàng)線速率設(shè)置。

由于 UltraScale/UltraScale+ GTH/GTYTransceiver Wizard 不允許更改線速率設(shè)置,因此必須由收發(fā)器用戶手動(dòng)執(zhí)行更改。

1. 如何通過 DRP 接口更改線速率

(a) 生成收發(fā)器 IP

使用要實(shí)現(xiàn)的線速率配置生成收發(fā)器 IP。

(b) 生成設(shè)計(jì)樣本

(c) 對(duì)設(shè)計(jì)樣本執(zhí)行邏輯綜合

單擊 Flow Navigator 中的“運(yùn)行綜合 (Run Synthesis)”:

綜合完成后,選擇“打開已綜合的設(shè)計(jì) (Open Synthesized Design)”以打開網(wǎng)表。

(d) 運(yùn)行隨附的腳本

在 Tcl 控制臺(tái) (Tcl console) 中運(yùn)行g(shù)t_Attributes_97.tcl腳本:

執(zhí)行此腳本即可將“Channel/Common”屬性輸出到gtParams.txt文件。

并且,GTH/GTY 中的屬性和修復(fù)后的 GTH/GTY 端口也都將包含在同一個(gè)文件中輸出,以便于您進(jìn)行比較。

針對(duì)要實(shí)現(xiàn)的每項(xiàng) GTH/GTY 配置重復(fù)上述步驟 (a) 到 (d)。

(e) 比較輸出

通過比較來自 GTH/GTY 配置的gtParams.txt輸出,即可立即查看不同的屬性。

(f) 動(dòng)態(tài)重配置端口接口 (DRP I/F)

所需屬性必須通過 DRP I/F 來設(shè)置。

在 (UG576)/(UG578) 的附錄 B/C 中詳列了每個(gè)屬性的地址。

如果您不熟悉 DRP I/F,請(qǐng)參閱 (UG576)/(UG578) 的第 2 章,以獲取更多信息。

(g) 復(fù)位

在 DRP I/F 上設(shè)置完屬性后,必須先再次執(zhí)行復(fù)位,然后才能使用 GTH/GTY。

注:建議最好使用此腳本生成gtParams.txt,然后再進(jìn)行比較,而不是直接比較封裝器 RTL。

由于除 Channel 和 Common 屬性外,還可比較修復(fù)后的外部端口,因此您可放心更改這些屬性。

2. 更改 CPLL 校準(zhǔn)模塊的設(shè)置

如果在設(shè)計(jì)中使用了 CPLL,那么必須在 CPLL 校準(zhǔn)模塊中更改信號(hào)。

請(qǐng)參閱(賽靈思答復(fù)記錄 70485),以獲取有關(guān)更改信號(hào)所需的設(shè)置更改的信息

【答復(fù)記錄 70485, https://china.xilinx.com/support/answers/70485.html 】


綜上,如需動(dòng)態(tài)更改UltraScale/UltraScale+ GTH/GTY 的線速率,請(qǐng)遵循上述步驟 (1) 和 (2) 進(jìn)行操作。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3337

    瀏覽量

    105531
  • UltraScale
    +關(guān)注

    關(guān)注

    0

    文章

    114

    瀏覽量

    31421
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    是否有關(guān)于為GTY收發(fā)器發(fā)布IBERT的討論?

    是否有關(guān)于為GTY收發(fā)器發(fā)布IBERT的討論?現(xiàn)在可用的Virtex UltraScale器件是XCVU095-FFVD1924,它具有GTHGT
    發(fā)表于 09-28 11:28

    如何調(diào)試Zynq UltraScale+ MPSoC VCU DDR控制

      如何調(diào)試Zynq UltraScale+ MPSoC VCU DDR控制  Zynq UltraScale+ MPSoC VCU DDR 控制是一款專用 DDR 控制
    發(fā)表于 01-07 16:02

    如何調(diào)試Zynq UltraScale+ MPSoC VCU DDR控制

    如何調(diào)試 Zynq UltraScale+ MPSoC VCU DDR 控制
    發(fā)表于 01-22 06:29

    ZYNQ Ultrascale+ MPSOC FPGA教程

    ZYNQ Ultrascale+ MPSOC FPGA教程
    發(fā)表于 02-02 07:53

    Virtex UltraScale+ FPGA收發(fā)器的演示

    該視頻演示了具有32.75G背板功能的Virtex?UltraScale+?FPGA,功率優(yōu)化的收發(fā)器。 該收發(fā)器具有同類最佳的發(fā)送抖動(dòng)和第三代客戶驗(yàn)證的自適應(yīng)接收均衡功能....
    的頭像 發(fā)表于 11-28 06:39 ?2317次閱讀

    UltraScale收發(fā)器功耗降低功能

    UltraScale收發(fā)器功耗降低功能
    的頭像 發(fā)表于 11-28 06:11 ?2485次閱讀

    Zynq UltraScale+ MPSoC器件的收發(fā)器技術(shù)演示

    該視頻重點(diǎn)介紹了UltraScale +產(chǎn)品組合的第一個(gè)成員,Zynq?UltraScale+?MPSoC,以及其多樣化收發(fā)器技術(shù)的穩(wěn)健性。
    的頭像 發(fā)表于 11-27 06:33 ?2678次閱讀

    符合Virtex UltraScale方案的Virtex UltraScale 30G GTY收發(fā)器

    Xilinx Virtex UltraScale 30G GTY收發(fā)器完全符合最具挑戰(zhàn)且最應(yīng)具備的數(shù)據(jù)中心以太網(wǎng)標(biāo)準(zhǔn)(100GBASE-CR4和100GBASE-KR4電氣標(biāo)準(zhǔn))。
    的頭像 發(fā)表于 11-22 06:38 ?3329次閱讀

    動(dòng)態(tài)更改UltraScale/UltraScale+ GTH/GTY收發(fā)器速率設(shè)置方法

    由于 UltraScale/UltraScale+ GTH/GTYTransceiver Wizard 不允許更改線速率設(shè)置,因此必須由
    的頭像 發(fā)表于 09-03 10:04 ?4845次閱讀
    動(dòng)態(tài)更改<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b> <b class='flag-5'>GTH</b>/<b class='flag-5'>GTY</b><b class='flag-5'>收發(fā)器</b><b class='flag-5'>線</b><b class='flag-5'>速率</b><b class='flag-5'>設(shè)置</b>的<b class='flag-5'>方法</b>

    UltraScale/UltraScale+的時(shí)鐘資源

    UltraScaleUltraScale+進(jìn)一步增強(qiáng)了Clock root的概念,從芯片架構(gòu)和Vivado支持方面都體現(xiàn)了這一點(diǎn)。為了理解這一概念,我們先看看UltraScale/Ultra
    的頭像 發(fā)表于 05-12 15:34 ?1670次閱讀

    GTPOWERGOOD 在上電后可能無法斷言有效

    該設(shè)計(jì)咨詢涵蓋如下 UltraScale+ GTH/GTY 收發(fā)器問題,即 GTPOWERGOOD 在上電后可能無法斷言有效。所有 UltraSca
    發(fā)表于 08-02 16:28 ?732次閱讀
    GTPOWERGOOD 在上電后可能無法斷言有效

    淺談UltrascaleUltrascale+ Serdes與7 Series GTX/GTH的區(qū)別

    速率和帶寬效率。 今天我們來聊一聊7 Series、Ultrascale系列GTHUltrascale+ GTY的內(nèi)部區(qū)別。
    發(fā)表于 08-02 11:28 ?5831次閱讀
    淺談<b class='flag-5'>Ultrascale</b>、<b class='flag-5'>Ultrascale+</b> Serdes與7 Series GTX/<b class='flag-5'>GTH</b>的區(qū)別

    Versal ACAP GTY收發(fā)器仿真示例分析

    您可在 AM002 的“收發(fā)器主復(fù)位”部分中找到詳細(xì)描述。GTY 中的全新主復(fù)位控制取代了前幾代 UltraScale/UltraScale+
    的頭像 發(fā)表于 11-15 09:23 ?814次閱讀

    UltraScale架構(gòu)GTH收發(fā)器用戶指南

    電子發(fā)燒友網(wǎng)站提供《UltraScale架構(gòu)GTH收發(fā)器用戶指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-15 10:15 ?0次下載
    <b class='flag-5'>UltraScale</b>架構(gòu)<b class='flag-5'>GTH</b><b class='flag-5'>收發(fā)器</b>用戶指南

    UltraScale+ GTM收發(fā)器向?qū)Мa(chǎn)品指南

    電子發(fā)燒友網(wǎng)站提供《UltraScale+ GTM收發(fā)器向?qū)Мa(chǎn)品指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-15 11:21 ?0次下載
    <b class='flag-5'>UltraScale+</b> GTM<b class='flag-5'>收發(fā)器</b>向?qū)Мa(chǎn)品指南