0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA如何解決金融科技遇上的延時(shí)問(wèn)題

454398 ? 來(lái)源:一點(diǎn)靈Xi ? 作者:一點(diǎn)靈Xi ? 2020-11-13 15:23 ? 次閱讀

金融科技英譯為 Fintech, 是 Financial Technology 的縮寫(xiě),指通過(guò)利用各類(lèi)科技手段創(chuàng)新傳統(tǒng)金融行業(yè)所提供的產(chǎn)品和服務(wù),提升效率并有效降低運(yùn)營(yíng)成本。近年來(lái),眾多金融技術(shù)公司相繼推出基于 FPGA 的產(chǎn)品,在模型計(jì)算、高頻交易等領(lǐng)域大放異彩。

FPGA 是如何為金融行業(yè)服務(wù)的?解決了哪些金融問(wèn)題?想要回答這兩個(gè)問(wèn)題,就不得不從時(shí)延談起。

FPGA 成金融科技低延時(shí)“良方”

眾所周知,證券交易領(lǐng)域行情數(shù)據(jù)瞬息萬(wàn)變,具有交易時(shí)間相對(duì)集中、交易指令和數(shù)據(jù)密集的特點(diǎn)。盈利的機(jī)會(huì)轉(zhuǎn)瞬即逝,因此對(duì)交易系統(tǒng)處理速度具有很高的要求,如果能擁有更低的時(shí)延、更快的響應(yīng),意味著能精準(zhǔn)把握買(mǎi)賣(mài)機(jī)會(huì)和點(diǎn)位。因此“低時(shí)延”成為所有金融交易追求的核心目標(biāo)之一。

需要指出的是,當(dāng)前國(guó)內(nèi)金融行業(yè)的交易系統(tǒng)大部分基于傳統(tǒng)通用 CPU 架構(gòu),交易提速存在瓶頸,滿(mǎn)足不了超低時(shí)延的交易需求。尤其隨著近年來(lái)資本市場(chǎng)的快速發(fā)展和算法交易技術(shù)在全世界范圍內(nèi)的應(yīng)用,使得交易所在低交易時(shí)延領(lǐng)域面臨著巨大的技術(shù)挑戰(zhàn)。


此時(shí),F(xiàn)PGA 憑借自身優(yōu)秀的特性在金融科技領(lǐng)域嶄露頭角。究其原因,F(xiàn)PGA 內(nèi)部擁有豐富且靈活的邏輯與計(jì)算單元,可以支持定制低時(shí)延、高吞吐率的設(shè)計(jì),能夠?yàn)榻鹑诳萍继峁┻h(yuǎn)超軟件實(shí)現(xiàn)的性能優(yōu)勢(shì),還可以為金融企業(yè)提供可以跟隨最新科技演進(jìn)而發(fā)展的靈活應(yīng)變成本優(yōu)勢(shì)。

Alveo 助力實(shí)現(xiàn)納米級(jí)解碼

行業(yè)頂尖的上證解碼解決方案提供商西安子午線(xiàn)智能技術(shù)有限公司,借助賽靈思最新的數(shù)據(jù)中心加速卡 Alveo,在行情解碼技術(shù)上實(shí)現(xiàn)了質(zhì)的飛躍。

“傳統(tǒng)的行情解碼主要在 CPU 側(cè),使用軟件進(jìn)行處理。我們現(xiàn)在把 CPU 的工作放在 FPGA 上來(lái)完成,由于應(yīng)用了賽靈思的 Alveo 數(shù)據(jù)中心加速卡,實(shí)現(xiàn)了從 4 微秒到 0.15 微秒的本質(zhì)飛躍。”西安子午線(xiàn)智能技術(shù)有限公司總經(jīng)理劉超凡表示,Alveo 數(shù)據(jù)中心加速卡有著非常好的集成性,開(kāi)發(fā)者也容易上手,是理想的解決方案。

依托賽靈思 FPGA 以及協(xié)同自身 RTL 處理,劉超凡表示子午線(xiàn)的上證解碼已經(jīng)達(dá)到了行業(yè)的頂尖水平。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1620

    文章

    21510

    瀏覽量

    598923
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    10702

    瀏覽量

    209371
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    130964
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    何解決電感的漏感問(wèn)題

    電子發(fā)燒友網(wǎng)站提供《如何解決電感的漏感問(wèn)題.docx》資料免費(fèi)下載
    發(fā)表于 09-02 14:48 ?0次下載

    延時(shí)開(kāi)關(guān)接線(xiàn)技巧與注意事項(xiàng)有哪些

    延時(shí)開(kāi)關(guān)的接線(xiàn)技巧與注意事項(xiàng)是確保延時(shí)開(kāi)關(guān)正確安裝和穩(wěn)定運(yùn)行的關(guān)鍵。 一、延時(shí)開(kāi)關(guān)接線(xiàn)技巧 1. 理解延時(shí)開(kāi)關(guān)的基本結(jié)構(gòu) 延時(shí)開(kāi)關(guān)通常包含多
    的頭像 發(fā)表于 08-19 15:54 ?218次閱讀

    延時(shí)開(kāi)關(guān)怎么調(diào)時(shí)間長(zhǎng)短

    延時(shí)開(kāi)關(guān)是一種常見(jiàn)的電子控制設(shè)備,廣泛應(yīng)用于各種場(chǎng)合,如照明、空調(diào)、風(fēng)扇等。它可以根據(jù)用戶(hù)的需求,設(shè)定一定的延時(shí)時(shí)間,實(shí)現(xiàn)自動(dòng)控制。 一、延時(shí)開(kāi)關(guān)的工作原理 延時(shí)開(kāi)關(guān)的基本組成
    的頭像 發(fā)表于 08-19 15:46 ?348次閱讀

    延時(shí)開(kāi)關(guān)上l和a是什么意思

    延時(shí)開(kāi)關(guān)是一種常見(jiàn)的電子控制元件,廣泛應(yīng)用于各種電子設(shè)備和系統(tǒng)中。它可以實(shí)現(xiàn)對(duì)電路的自動(dòng)控制,使電路在一定的延時(shí)后自動(dòng)接通或斷開(kāi)。在延時(shí)開(kāi)關(guān)的標(biāo)識(shí)中,L和A通常代表不同的意義。 一、延時(shí)
    的頭像 發(fā)表于 08-19 15:45 ?229次閱讀

    線(xiàn)上研討會(huì):FPGA+金融丨硬件行情加速系統(tǒng) 打造極速交易場(chǎng)景

    線(xiàn)上研討會(huì):FPGA+金融丨硬件行情加速系統(tǒng) 打造極速交易場(chǎng)景
    的頭像 發(fā)表于 06-12 18:16 ?252次閱讀
    線(xiàn)上研討會(huì):<b class='flag-5'>FPGA</b>+<b class='flag-5'>金融</b>丨硬件行情加速系統(tǒng) 打造極速交易場(chǎng)景

    PLD/FPGA基本使用問(wèn)題

    工作,是芯片有問(wèn)題嗎? 設(shè)計(jì)PLD/FPGA內(nèi)部電路與設(shè)計(jì)74的分立電路是有區(qū)別的。這個(gè)問(wèn)題是由于電路中的毛刺產(chǎn)生的。電路布線(xiàn)長(zhǎng)短不同造成延時(shí)不一致,有競(jìng)爭(zhēng)冒險(xiǎn),會(huì)產(chǎn)生毛刺。分立元件之間存在分布電容
    發(fā)表于 04-12 16:58

    時(shí)間繼電器通電延時(shí)與斷電延時(shí)的區(qū)別

    時(shí)間繼電器通電延時(shí)與斷電延時(shí)的區(qū)別? 時(shí)間繼電器是一種常用的控制設(shè)備,可用于各種延時(shí)應(yīng)用。常見(jiàn)的時(shí)間繼電器主要包括通電延時(shí)繼電器和斷電延時(shí)
    的頭像 發(fā)表于 02-04 13:43 ?3147次閱讀

    FPGA圖書(shū)分享系列-2024.01.31

    Accelerators for Financial Applications》這本書(shū)面向金融領(lǐng)域,它探討了FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)加速器的最新方法和成果。 以下是這本書(shū)的一些亮點(diǎn)和值得學(xué)習(xí)的地方: 高性能計(jì)算
    發(fā)表于 01-31 21:14

    延時(shí)繼電器工作原理 延時(shí)繼電器的接法和用途

    延時(shí)繼電器是一種常用的電子設(shè)備,它能夠延遲觸發(fā)繼電器的動(dòng)作,從而在電路中產(chǎn)生一定的延時(shí)效果。它在工業(yè)自動(dòng)化控制、電氣設(shè)備保護(hù)、通信系統(tǒng)和家庭電器控制等領(lǐng)域中廣泛應(yīng)用。 一、延時(shí)繼電器的工作原理
    的頭像 發(fā)表于 01-19 11:24 ?5158次閱讀

    延時(shí)繼電器工作原理 斷電延時(shí)繼電器原理

    延時(shí)繼電器工作原理 斷電延時(shí)繼電器原理? 延時(shí)繼電器是一種常用的電器元件,可用于各種電路控制和自動(dòng)化控制系統(tǒng)中。它在電路中的作用是在斷電之后,延時(shí)一定的時(shí)間才會(huì)切斷電路。
    的頭像 發(fā)表于 12-26 15:26 ?2269次閱讀

    延時(shí)器的接線(xiàn)方法

    延時(shí)器是一種常用的電子設(shè)備,廣泛應(yīng)用于工業(yè)控制、家電控制等領(lǐng)域。它可以提供一段預(yù)設(shè)的時(shí)間延遲,用于控制電路的開(kāi)關(guān)或觸發(fā)不同的動(dòng)作。接下來(lái)將介紹延時(shí)器的接線(xiàn)方法。 常見(jiàn)的延時(shí)器接線(xiàn)方法 延時(shí)
    的頭像 發(fā)表于 12-15 11:21 ?2450次閱讀

    延時(shí)器的接線(xiàn)方法有哪些

    延時(shí)器是一種常用的電子元器件,用于在電路中引入延時(shí)。通過(guò)控制電流或電壓的幅度、時(shí)間或波形,延時(shí)器可以實(shí)現(xiàn)多種電路功能。在接線(xiàn)過(guò)程中,正確的方法對(duì)于確保延時(shí)器的正常工作和延長(zhǎng)其使用壽命至
    的頭像 發(fā)表于 12-13 18:12 ?1655次閱讀

    如何使RC延時(shí)電路無(wú)延時(shí)呢?

    如何使RC延時(shí)電路無(wú)延時(shí)呢? RC延時(shí)電路是一種常見(jiàn)的電子電路,用于在電路中引入一個(gè)可控的時(shí)間延遲。然而,有時(shí)候我們可能需要使RC延時(shí)電路無(wú)延時(shí)
    的頭像 發(fā)表于 11-20 17:05 ?1085次閱讀

    延時(shí)脈沖電路原理分析

    延時(shí)脈沖電路是一種可以在輸入脈沖信號(hào)的基礎(chǔ)上產(chǎn)生一個(gè)延時(shí)后的輸出脈沖信號(hào)的電路。
    的頭像 發(fā)表于 10-26 09:20 ?1278次閱讀

    Linux內(nèi)核延時(shí)函數(shù)接口

    內(nèi)核延時(shí)函數(shù)接口 延時(shí)的函數(shù)有 delay 和 sleep 兩種類(lèi)型: delay接口 void ndelay ( unsigned long nsecs) ; //納秒延時(shí) void udelay
    的頭像 發(fā)表于 10-04 15:40 ?749次閱讀