0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA設(shè)計案例之VerilogHDL可綜合設(shè)計

454398 ? 來源:博客園 ? 作者:IC_learner ? 2020-11-23 13:05 ? 次閱讀

一、邏輯設(shè)計

(1)組合邏輯設(shè)計

下面是一些用Verilog進(jìn)行組合邏輯設(shè)計時的一些注意事項:

①組合邏輯可以得到兩種常用的RTL 級描述方式。第一種是always 模塊的觸發(fā)事件為電平敏感信號列表;第二種就是用assign 關(guān)鍵字描述的數(shù)據(jù)流賦值語句。

②always 模塊的敏感表為電平敏感信號的電路可幾乎可以完成對所有組合邏輯電路的建模。always模塊的敏感列表為所有判斷條件信號和輸入信號,但一定要注意敏感列表的完整性(注意通配符*的使用)。

由于賦值語句有阻塞賦值和非阻塞賦值兩類,建議讀者使用阻塞賦值語句“=”,原因?qū)⒃凇白枞x值和非阻塞賦值”中(現(xiàn)在還沒有寫)進(jìn)行說明。

always 模塊中的信號必須定義為reg 型,不過最終的實現(xiàn)結(jié)果中并沒有寄存器。這是由于在組合邏輯電路描述中,將信號定義為reg 型,只是為了滿足語法要求。

③assign 語句的描述,利用條件符“?”可以描述一些相對簡單的組合邏輯電路,左邊的賦值信號只能被定義為wire 型。當(dāng)組合邏輯比較復(fù)雜時,需要很多條語句assign 語句或者多重嵌套“?”,使得代碼可讀性極差,因此此時推薦always組合邏輯建模方式。

④設(shè)計時要注意不要出現(xiàn)組合邏輯環(huán)路:


不要在組合邏輯中引入環(huán)路,在組合邏輯中引入環(huán)路會導(dǎo)致電路產(chǎn)生振蕩、毛刺以及沖突等問題,從而降低設(shè)計的穩(wěn)定性和可靠性,此外,環(huán)回邏輯的延時完全依靠組合邏輯門延遲和布線延遲。一旦這些傳播時延有所變化,則環(huán)路的整體邏輯將徹底失效。其次,環(huán)路的時序分析是個死循環(huán)過程。目前的EDA 開發(fā)工具為了計算環(huán)路的時序邏輯都會主動割斷時序路徑,引入許多不確定的因素。因此要徹底避免環(huán)路。

(2)時序邏輯設(shè)計

①時序電路的行為決定了其只能通過always 塊語句實現(xiàn),通過關(guān)鍵詞“posedge”和“negedge”來捕獲時鐘信號的上升沿和下降沿。在always 語句塊中可以使用任何可綜合的標(biāo)志符。

②在描述時序電路的always 塊中的reg 型信號都會被綜合成寄存器,這是和組合邏輯電路所不同的。

③時序邏輯中推薦使用非阻塞賦值“

④時序邏輯的敏感信號列表只需要加入所用的時鐘觸發(fā)沿即可,其余所有的輸入和條件判斷信號都不用加入,這是因為時序邏輯是通過時鐘信號的跳變沿來控制的。

二、鎖存器

鎖存器是個“奇葩”的器件,在FPGA邏輯設(shè)計中很避諱;在ASIC設(shè)計中,以前很喜歡(因為面積小),現(xiàn)在不是很喜歡了。在這里就記錄一下關(guān)于鎖存器的一些事項吧。

(1)鎖存器的概述

①鎖存器的詳細(xì)CMOS電路結(jié)果在前面電路基礎(chǔ)章節(jié)中已經(jīng)有描述,這里不詳細(xì)描述它的結(jié)構(gòu),詳情請挫這個鏈接:http://www.cnblogs.com/IClearner/p/6443539.html。

②鎖存器是一種對脈沖電平敏感的存儲單元電路,可以在特定輸入脈沖電平作用下改變狀態(tài),其本身也是一類常用的邏輯單元,有著特定的需求。

③鎖存器在數(shù)據(jù)未鎖存時,輸出端的信號隨輸入信號變化,就像信號通過一個緩沖器一樣,一旦鎖存信號有效,則數(shù)據(jù)被鎖住,輸入信號不起作用。因此,鎖存器也被稱為透明鎖存器,指的是不鎖存時輸出對于輸入是透明的。

④鎖存器和寄存器都是數(shù)字電路的基本存儲單元,但鎖存器是電平觸發(fā)的存儲器,觸發(fā)器是邊沿觸發(fā)的存儲器。

本質(zhì)上,鎖存器和D 觸發(fā)器的邏輯功能是基本相同的,都可存儲數(shù)據(jù),且鎖存器所需的門邏輯更少,具備更高的集成度。

⑤鎖存器具備下列三個缺點:

? 對毛刺敏感,不能異步復(fù)位,因此在上電后處于不確定的狀態(tài)。

? 鎖存器會使靜態(tài)時序分析變得非常復(fù)雜,不具備可重用性。

? 在FPGA/CPLD芯片中,基本的單元是由查找表和觸發(fā)器組成的,若生成鎖存器反而需要更多的資源。

(2)鎖存器的產(chǎn)生

①鎖存器產(chǎn)生于組合邏輯的設(shè)計中,在基于always的組合邏輯描述語句中,可能產(chǎn)生鎖存器的情況具體可分為兩種:其一是在if 語句中,另一種是在case 語句中。

②在always 塊中使用if 語句,但缺乏else 分支而造成鎖存器。

③在always 塊中使用case 語句,由于缺乏default 分支而造成鎖存器。

④如果用到if 語句,最好有else 分支;如果用到case 語句,最好有default 語句。即使需要鎖存器,也通過else 分支或default 分支來顯式說明。

(3)鎖存器的應(yīng)用

①在總線應(yīng)用上,鎖存器能提高驅(qū)動能力、隔離前后級。

②地址鎖存器、數(shù)據(jù)鎖存器、復(fù)位信號鎖存器;門控時鐘鐘的應(yīng)用等等。

三、設(shè)計思維

這個設(shè)計思維本來屬于設(shè)計技巧里面的,放在這里說明,是為了告訴自己,在進(jìn)行電路描述的時候, 是基于這些準(zhǔn)則的,在設(shè)計時能夠根據(jù)這些基本準(zhǔn)則進(jìn)行優(yōu)化電路。下面是常見的設(shè)計思維,主要是基于FPGA的,關(guān)于ASIC其他設(shè)計技巧或者設(shè)計思維,我記錄在了“技巧”篇。

(1)速度面積互換準(zhǔn)則

①速度與面積是設(shè)計時??紤]的的一個問題,因此在設(shè)計的時候要考慮怎么在這二者之間的權(quán)衡。當(dāng)然,現(xiàn)在功耗也與速度、面積成為需要考慮的重大因素之一。

②面積和速度互換的具體操作很多,比如模塊復(fù)用、乒乓操作、串并轉(zhuǎn)換以及流水線操作等。在設(shè)計技巧策略和技巧那一章節(jié)中將會進(jìn)行敘述。

③串并轉(zhuǎn)換乘法器:假設(shè)數(shù)據(jù)速率是乘法器模塊處理速度的3 倍,那么由于乘法器模塊的數(shù)據(jù)吞吐量滿足不了要求,在這種情況下,就利用面積換速度的思想,復(fù)制3 個乘法器模塊。首先將輸入數(shù)據(jù)進(jìn)行串并轉(zhuǎn)換,然后利用這3 個模塊并行處理所分配到的數(shù)據(jù),最后將處理結(jié)果并串轉(zhuǎn)換,達(dá)到數(shù)據(jù)速率的要求。

如下圖所示:


(2)FPGA中的設(shè)計思維

①信號反相的處理策略

在處理反相信號時,設(shè)計時應(yīng)盡可能地遵從分散反相原則。即應(yīng)使用多個反相器分別反相,每個反相器驅(qū)動一個負(fù)載,這個原則無論對時鐘信號還是對其它信號都是適用的。

因為在FPGA設(shè)計中,反相是被吸收到CLB或IOB中的,使用多個反相器并不占用更多的資源,而使用一個反相器將信號反相后驅(qū)動多個負(fù)載卻往往會多占資源,而且延遲也增加了。

②首先,如果輸入信號需要反相,則應(yīng)盡可能地調(diào)用輸入帶反相功能的符號,而不是用分離的反相器對輸入信號進(jìn)行反相。

因為在使用自帶反相功能的器件中,由于函數(shù)發(fā)生器用查表方式實現(xiàn)邏輯,反相操作是不占資源的,也沒有額外延遲;而分開使用不同邏輯使用反相操作實現(xiàn),從而消耗額外的資源,增加額外的延遲。

③其次,如果一個信號反相后驅(qū)動了多個負(fù)載,則應(yīng)將反相功能分散到各個負(fù)載中實現(xiàn),而不能采用傳統(tǒng)TTL電路設(shè)計,采用集中反相驅(qū)動多個負(fù)載來減少所用的器件的數(shù)量。

因為在FPGA設(shè)計中,集中反相驅(qū)動多個負(fù)載往往會多占一個邏輯塊或半個邏輯塊,而且延遲也增加了。分散信號的反相往往可以與其它邏輯在同一單元內(nèi)完成而不消耗額外的邏輯資源。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1620

    文章

    21510

    瀏覽量

    598932
  • 鎖存器
    +關(guān)注

    關(guān)注

    8

    文章

    903

    瀏覽量

    41317
  • VerilogHDL
    +關(guān)注

    關(guān)注

    2

    文章

    39

    瀏覽量

    19042
收藏 人收藏

    評論

    相關(guān)推薦

    Xilinx FPGA的約束設(shè)置基礎(chǔ)

    LOC約束是FPGA設(shè)計中最基本的布局約束和綜合約束,能夠定義基本設(shè)計單元在FPGA芯片中的位置,實現(xiàn)絕對定位、范圍定位以及區(qū)域定位。
    發(fā)表于 04-26 17:05 ?792次閱讀
    Xilinx <b class='flag-5'>FPGA</b>的約束設(shè)置基礎(chǔ)

    # FPGA 編程如何工作?

    。 FPGA 在提高智能電網(wǎng)的擴展性和性能方面非常有用,同時仍保持低功耗。 =#3。= 航空航天和國防 飛機有時會飛過惡劣的環(huán)境。因此,制造公司生產(chǎn)抗輻射和抗輻射 FPGA,與傳統(tǒng) ASIC 實現(xiàn)
    發(fā)表于 03-30 11:50

    FPGA開源項目:Verilog常用綜合IP模塊庫

    所有代碼在典型的 FPGA 和主流 FPGA 供應(yīng)商中都具有高度重用性。 可以出于任何目的對文件進(jìn)行重新混合、轉(zhuǎn)換和構(gòu)建,甚至是商業(yè)用途。
    發(fā)表于 03-29 11:31 ?662次閱讀
    <b class='flag-5'>FPGA</b>開源項目:Verilog常用<b class='flag-5'>可</b><b class='flag-5'>綜合</b>IP模塊庫

    初識FPGA需要關(guān)注的注意事項!

    ,特別是從軟件轉(zhuǎn)過來的,設(shè)計的程序既費資源又速度慢,而且很有可能綜合不了,這就要求我們熟悉一些固定模塊的寫法,綜合的模塊很多書上都有,語言介紹上都有,不要想當(dāng)然的用軟件的思想去寫硬件。 4.學(xué)習(xí)
    發(fā)表于 02-22 10:57

    時序電路為什么在FPGA綜合成了latch?

    有朋友提問,下面的代碼為什么在DC里可以綜合成DFF,而在FPGA上卻綜合成了latch。
    的頭像 發(fā)表于 02-20 16:12 ?646次閱讀
    時序電路為什么在<b class='flag-5'>FPGA</b>上<b class='flag-5'>綜合</b>成了latch?

    fpga是什么 fpga用什么編程語言

    FPGA(Field-Programmable Gate Array)是一種可編程邏輯技術(shù),它使用重構(gòu)的硬件單元(如門陣列和查找表)來實現(xiàn)電路功能。相比傳統(tǒng)的專用集成電路(ASIC),FPGA具有
    的頭像 發(fā)表于 02-04 15:26 ?1367次閱讀

    FPGA系列“速度等級”選型介紹

    大家在進(jìn)行FPGA選型時都會看見一個參數(shù):Speed Grade,這就是芯片的速度等級。
    的頭像 發(fā)表于 01-08 09:20 ?2593次閱讀
    <b class='flag-5'>FPGA</b>系列<b class='flag-5'>之</b>“速度等級”選型介紹

    FPGA圖像處理CLAHE算法

    FPGA圖像處理--CLAHE算法(一)中介紹了為啥要用CLAHE算法來做圖像增強。
    的頭像 發(fā)表于 01-04 12:23 ?2103次閱讀
    <b class='flag-5'>FPGA</b>圖像處理<b class='flag-5'>之</b>CLAHE算法

    FPGA基本開發(fā)設(shè)計流程

    FPGA的設(shè)計流程就是利用EDA開發(fā)軟件和編程工具對FPGA芯片進(jìn)行開發(fā)的過程。FPGA的開發(fā)流程一般包括功能定義、設(shè)計輸入、功能仿真、綜合優(yōu)化、
    發(fā)表于 12-31 21:15

    3D-IC 設(shè)計早期三維布圖綜合以及層次化設(shè)計方法

    3D-IC 設(shè)計早期三維布圖綜合以及層次化設(shè)計方法
    的頭像 發(fā)表于 12-04 16:53 ?399次閱讀
    3D-IC 設(shè)計<b class='flag-5'>之</b>早期三維布圖<b class='flag-5'>綜合</b>以及層次化設(shè)計方法

    使用Vivado高層次綜合(HLS)進(jìn)行FPGA設(shè)計的簡介

    電子發(fā)燒友網(wǎng)站提供《使用Vivado高層次綜合(HLS)進(jìn)行FPGA設(shè)計的簡介.pdf》資料免費下載
    發(fā)表于 11-16 09:33 ?0次下載
    使用Vivado高層次<b class='flag-5'>綜合</b>(HLS)進(jìn)行<b class='flag-5'>FPGA</b>設(shè)計的簡介

    FPGA項目開發(fā)同步信號和亞穩(wěn)態(tài)

    FPGA項目開發(fā)同步信號和亞穩(wěn)態(tài) 讓我們從觸發(fā)器開始,所有觸發(fā)器都有一個圍繞活動時鐘沿的建立(setup time)和保持窗口(hold time),在此期間數(shù)據(jù)不得更改。如果該窗口中的數(shù)據(jù)
    發(fā)表于 11-03 10:36

    FPGA是啥?太難了~

    1、FPGA是啥? 聽說FPGA多年,每次都會問,什么是FPGA,我,我,我,不知道如何說起,難以回答。 集網(wǎng)絡(luò)所成: FPGA是一種器件
    發(fā)表于 11-03 10:29

    綜合的RTL代碼的角度聊聊interface

    SystemVerilog引入了interface,這里我們從綜合的RTL代碼的角度聊聊interface。
    的頭像 發(fā)表于 10-12 09:06 ?1500次閱讀
    從<b class='flag-5'>可</b><b class='flag-5'>綜合</b>的RTL代碼的角度聊聊interface

    做好FPGA設(shè)計需要掌握哪些知識

    成為一名說得過去的FPGA設(shè)計者,需要練好5項基本功:仿真、綜合、時序分析、調(diào)試、驗證。
    發(fā)表于 09-28 10:36 ?786次閱讀