0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB布線的總體規(guī)劃要點

PCB線路板打樣 ? 來源:百家號 ? 作者:浩瀚星河中的一抹 ? 2020-11-25 11:35 ? 次閱讀

PCB布線的總體規(guī)劃:

1.結構器件的定位。原則上在建立元器件的PCB封裝庫時,以器件的中心位置為原點,這樣利于結構器件的定位。

2.定位孔的定位及孔徑大小確認。若有結構圖紙嚴格按結構圖紙尺寸,若要實物測量,則孔半徑徑可以適當大0.1-0.2mm。注意是需要金屬孔還是機械孔。

3.板框外形確認。國內多用keep- out層來畫PCB框外形,而正確的使用機械1層來畫PCB板框。

4.具體的布線:以線路回路面積最小為原則。

PCB差分走線

PCB元器件布局及走線

PCB不同層正交走線

PCB布線的具體建議:

1.元器件的擺放:元器件的擺放以電氣信號走向為主原則,兼之緊湊、整齊、美觀的要求。如一些IC電源100nF濾波旁路電容,以靠近IC電源腳為佳。

2.電源線布線:在滿足過最大電流,最細走線的同時,使電源線盡量的粗且路徑最短。這是因為導線自身也有阻抗,越細越長的導線其阻抗也就越大,其上的壓降也就越大。這樣會造成各個模塊的供電電壓不一致,影響系統整體的正常運行。

3.信號線布線:需要滿足輸入與輸出不在同一側,另外信號線不要有太多的彎折。萬一要有彎折用圓弧線或45度線,不要用直角線。若是差分線盡量做到對稱,以降低共模信號和噪聲。對于敏感的信號線要做隔離,有兩種方式:方式一、是用地線將敏感信號線包起來。且要滿足地線寬度大于敏感信號線寬度的三倍;方式二、是讓敏感信號線走線的三倍寬度范圍內成為禁止布線區(qū)。

4.控制線布線:由于控制線多為數字信號線,抗干擾能力較模擬小信號強。故只需滿足PCB生產工藝的最小線間距即可。盡量做到最小回路、整齊、美觀。

5.地線布線:地線是信號流回電源負極的回路,原則上地線要比電源線更粗。由于地線上會有各種信號的匯合,故干擾也就較大。若要做到各模塊相互干擾小,盡量使各模塊的地線隔離開來,在電源負極再匯總。在實際的布線中,應該盡量將大信號(如功放一級的音頻模擬地)地單獨走線。數字信號由于抗干擾能力強,故地線不用嚴格區(qū)分,不過要保證地線的完整和足夠的粗。
編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 元器件
    +關注

    關注

    112

    文章

    4677

    瀏覽量

    91853
  • PCB布線
    +關注

    關注

    20

    文章

    463

    瀏覽量

    42003
收藏 人收藏

    評論

    相關推薦

    [分享]實現PCB高效自動布線的設計技巧和要點

    管現在的EDA工具很強大,但隨著PCB尺寸要求越來越小,器件密度越來越高,PCB設計的難度并不小。如何實現PCB高的布通率以及縮短設計時間呢?本文介紹PCB
    發(fā)表于 01-09 10:26

    PCB規(guī)劃/布局和布線的設計技巧和要點

    盡管現在的EDA工具很強大,但隨著PCB尺寸要求越來越小,器件密度越來越高,PCB設計的難度并不小。如何實現PCB高的布通率以及縮短設計時間呢?本文介紹PCB
    發(fā)表于 01-22 06:44

    經濟技術開發(fā)區(qū)數字化建設總體規(guī)劃的研究

    分析了經濟技術開發(fā)區(qū)數字化建設的必要性,提出了數字化建設總體規(guī)劃的框架,論證了對當前經濟技術開發(fā)區(qū)建設的指導作用.關鍵詞:經濟技術開發(fā)區(qū);數字化建設,總體規(guī)縱
    發(fā)表于 01-08 16:16 ?26次下載

    PCB高效自動布線的設計技巧和要點

    PCB高效自動布線的設計技巧和要點盡管現在的EDA工具很強大,但隨著PCB尺寸要求越來越小,器件密度越來越高,PCB設計的難度并不小。如何實
    發(fā)表于 03-25 11:26 ?1115次閱讀
    <b class='flag-5'>PCB</b>高效自動<b class='flag-5'>布線</b>的設計技巧和<b class='flag-5'>要點</b>

    PCB布線要點

    PCB布線要點   一、電路板設計步驟   一般而言,設計電路板最基本的過程可以分為三大步驟。
    發(fā)表于 11-19 08:49 ?841次閱讀

    單片機入門教程目錄-單片機課程體系改革總體規(guī)劃

    單片機入門教程目錄-單片機課程體系改革總體規(guī)劃 第一部份:入門 一、 單片機的基礎知識 1、 微型計算機與單片機  1) 微型計算機的
    發(fā)表于 01-07 16:56 ?1737次閱讀

    良好的EMC性能的PCB布線設計要點

    良好的EMC性能的PCB布線設計要點  要使單片機系統有良好的EMC性能,PCB設計十分關鍵。一個具有良好的EMC性能
    發(fā)表于 03-13 14:48 ?1033次閱讀

    網絡總體規(guī)劃設計

    網絡總體規(guī)劃設計 網絡工程設計的原則   1.網絡建設的核心原則——實用    1) 網絡的基本功能  ● 文件共享?!?文件傳輸?!?共享應用程序。
    發(fā)表于 11-06 08:48 ?2472次閱讀

    PCB布線要點

    PCB布線要點
    發(fā)表于 12-15 17:04 ?0次下載

    開關電源PCB布線要點

    開關電源PCB布線要點
    發(fā)表于 07-21 14:37 ?51次下載

    如何實現PCB自動布線的設計方法詳細資料說明

    盡管現在的EDA工具很強大,但隨著PCB尺寸要求越來越小,器件密度越來越高,PCB設計的難度并不小。如何實現PCB高的布通率以及縮短設計時間呢?本文介紹PCB
    發(fā)表于 07-05 08:00 ?0次下載
    如何實現<b class='flag-5'>PCB</b>自動<b class='flag-5'>布線</b>的設計方法詳細資料說明

    歐拉(openEuler)麒麟信安專場:openEuler OS總體規(guī)劃 大力發(fā)展云原生產品

    歐拉(openEuler)麒麟信安專場:openEuler OS總體規(guī)劃,大力發(fā)展云原生產品
    的頭像 發(fā)表于 11-09 14:49 ?1571次閱讀
    歐拉(openEuler)麒麟信安專場:openEuler OS<b class='flag-5'>總體規(guī)劃</b> 大力發(fā)展云原生產品

    電源PCB布局、布線、調試要點及注意事項

    電源PCB布局、布線、調試要點及注意事項
    發(fā)表于 01-06 12:31 ?143次下載
    電源<b class='flag-5'>PCB</b>布局、<b class='flag-5'>布線</b>、調試<b class='flag-5'>要點</b>及注意事項

    PCB布局布線設計要點

    電子發(fā)燒友網站提供《PCB布局布線設計要點.pdf》資料免費下載
    發(fā)表于 09-19 15:41 ?10次下載
    <b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>設計<b class='flag-5'>要點</b>

    防浪涌時,PCB布線有哪些要點?

    防浪涌時,PCB布線有哪些要點?
    的頭像 發(fā)表于 12-05 15:34 ?1173次閱讀
    防浪涌時,<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>有哪些<b class='flag-5'>要點</b>?