0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB板層的布局設計如何減少電磁干擾

PCB線路板打樣 ? 來源:電磁兼容之家 ? 作者:電磁兼容之家 ? 2020-12-09 11:00 ? 次閱讀

在高速電路板設計過程中,電磁兼容性設計是一個重點,也是難點。本文從層數設計和層的布局兩方面論述了如何減少耦合源傳播途徑等方面減少傳導耦合與輻射耦合所引起的電磁干擾,提高電磁兼容性。

1. 緒論

電子產品很多可靠性和穩(wěn)定性的問題是有電磁兼容性設計不過關所導致的。常見的問題有信號的失真,信號噪音過大,工作過程中信號不穩(wěn)定,系統(tǒng)容易死機,系統(tǒng)易受環(huán)境干擾,抗干擾能力差等。電磁兼容性設計是一項相當復雜的技術,設計到電磁學等方面的知識。本文從層設計和層布局方面論述一些經驗性的技巧,給電子工程師提供一些參考。

2. 層數的配置

PCB板的層主要有電源層、地層和信號層,層數就是各個層數量的總和。在設計過程中,第一步是對所有的源和地,以及各種信號進行統(tǒng)籌和分類,在分類的基礎進行部署和設計。一般情況下不同的電源要分不同的層,不同的地也要有相應的地平面。各種特殊信號,如時鐘高、頻信號等需要單獨設計層,而且需要增加地平面,對特殊信號進行屏蔽,以提高電磁兼容性。當讓成本也是要考慮的因素之一,在設計過程中要在系統(tǒng)的電磁兼容性和成本之間找到一個平衡點。

電源層的設計首先要考慮的是電源的類型和數量。如果是只有一個電源供電,可以考慮單一電源層。在對電源要求高的情況下也可以有多個電源層對不同層的器件供電。如果是有多個電源,可以考慮設計多個電源層,也可以在同一電源層對不同的電源進行分割。分割的前提是電源之間沒有交叉,如果有交叉,則必須設計多個電源層。

信號層層數的設計要考慮到所有信號的特性。特殊信號的分層,屏蔽是要有限考慮的問題。一般情況下是先用設計軟件進行設計,然后根據具體細節(jié)進行修改。信號密度和特殊信號的完整性都必須是層數設計必須考慮的問題。對于特殊信息,在必要的情況下一定要設計地平面層作為屏蔽層。

在通常情況下,如果不是純粹考慮成本,不建議設計單面板或雙面板。因為單面板和雙面板雖然加工簡單成本低,但是在信號密度比較高和信號結構比較復雜的情況下,比如高速數字電路或者模數混合電路,由于單面板沒有專門的參考地線層,使得回路面積增大,輻射增強。由于缺乏有效的屏蔽,系統(tǒng)的抗干擾能力也降低。

3. PCB板層的布局設計

在確定完信號和層之后,各個層的布局也是需要科學設計的。PCB板設計中層的布局設計遵循如下原則:

1.將電源層平面與相應的地平面相鄰。這樣設計的目的是形成耦合電容,并與PCB板上的去耦電容共同作用,降低電源平面的阻抗,同時獲得較寬的濾波效果。

2.參考層的選擇非常重要,從理論上電源層和地層平面都能作為參考層,但是地平面層一般可以接地,這樣屏蔽效果要比電源層好很多,所以一般情況下優(yōu)先選擇地平面作為參考平面。

3.相鄰兩層的關鍵信號不能跨分割區(qū)。否則會形成較大的信號環(huán)路,產生較強的輻射和耦合。

4.要保持地平面的完整性,不能在地平面走線,如果信號線密度實在太大,可以考慮在電源層的邊緣走線。

5.在高速信號,試中信號,高頻信號等關鍵信號的下面設計地線層,這樣信號環(huán)路的路徑最短,輻射最小。

6.高速電路設計過程中必須考慮如何處理電源的輻射和對整個系統(tǒng)的干擾。一般情況下要使電源層平面的面積小于地平面的面積,這樣地平面可以對電源起屏蔽作用。一般要求電源平面比地平面縮進2倍的介質厚度。如果要減小電源層的縮進,就要使介質的厚度盡量小。

在多層印制板的布局設計中要遵循的一般原則:

1.電源層平面應靠近接地平面,并且設計在接地平面之下。

2.布線層應設計與整塊金屬平面相鄰。

3. 數字信號模擬信號要有隔離設計,首先要避免數字信號和模擬信號在同一個層,如果避免不了,可以采用模擬信號和數字信號分區(qū)域布線,用開槽等方式將模擬信號區(qū)和數字信號區(qū)隔離。對模擬電源和數字電源也一樣。尤其是數字電源,輻射非常大,一定要隔離并屏蔽。

4.在中間層的印制線條形成平面波導,在表面層形成微帶線,兩者傳輸特性不同。

5.時鐘電路和高頻電路是主要的干擾和輻射源,一定要單獨安排、遠離敏感電路。

6.不同層所含的雜散電流和高頻輻射電流不同,布線時,不能同等看待。

4. 結語

通過層數設計和層的布局可以大大地提高PCB板的電磁兼容性。層數設計主要要考慮電源層和地線層、高頻信號、特殊信號、敏感信號。層的布局主要要考慮各種耦合、地線及電源線布局、時鐘及高速信號布局、模擬信號與數字信息布局。
編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB板
    +關注

    關注

    27

    文章

    1441

    瀏覽量

    51456
  • 電磁兼容性
    +關注

    關注

    6

    文章

    408

    瀏覽量

    33668
  • 印制板
    +關注

    關注

    9

    文章

    234

    瀏覽量

    22418
收藏 人收藏

    評論

    相關推薦

    電磁干擾是怎么產生的

    電磁干擾(Electromagnetic Interference,簡稱EMI)是指在電子設備或系統(tǒng)中,由于電磁場的作用,導致設備性能下降或功能失效的現象。 電磁
    的頭像 發(fā)表于 09-02 17:28 ?909次閱讀

    電磁干擾訓練系統(tǒng)原理是什么

    智慧華盛恒輝電磁干擾訓練系統(tǒng)的原理主要基于電磁干擾(EMI)的基本原理,即利用電磁波對電子設備或系統(tǒng)產生的
    的頭像 發(fā)表于 07-22 16:34 ?296次閱讀

    PCB板層數如何影響SMT加工效率與質量?

    加工的各個方面的影響。 pcb板層數對smt加工的影響 首先,PCB板的層數直接關系到電子元器件的布局和連接方式。較少層數的PCB
    的頭像 發(fā)表于 05-22 09:31 ?415次閱讀

    EMI電磁干擾廠家:如何專業(yè)解決電磁干擾問題

    深圳比創(chuàng)達電子EMC|EMI電磁干擾廠家:如何專業(yè)解決電磁干擾問題
    的頭像 發(fā)表于 05-13 11:28 ?415次閱讀
    EMI<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>廠家:如何專業(yè)解決<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>問題

    這幾招教你解決PCB設計中的電磁干擾(EMI)問題

    作為電子設計中重要組成部分,在PCB設計中出現電磁問題時如何解決呢?本文將從多方面細節(jié)探討問題要點,可以采取以下解決辦法來降低或消除電磁干擾(EMI): 1.合理的
    發(fā)表于 05-08 14:39 ?2747次閱讀

    如何減少無源晶振在電路中的電磁干擾

    無源晶振,作為一種常見的電子元件,廣泛應用于各種電子設備中,尤其在通信、計算機、消費電子等領域。然而,無源晶振在工作過程中會產生電磁干擾(EMI),影響電路的穩(wěn)定性和性能。本文旨在探討如何減少無源晶
    的頭像 發(fā)表于 04-26 08:34 ?1141次閱讀
    如何<b class='flag-5'>減少</b>無源晶振在電路中的<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>

    PCB混合信號干擾解決方案:電源濾波器與布局優(yōu)化策略探討

    電源濾波器在一定程度上可以解決設備干擾問題,但具體效果取決于干擾源的特性、濾波器的設計以及應用環(huán)境等多個因素。下面維愛普電源濾波器小編將先解釋電磁干擾的定義和產生原因,再詳細討論抑制
    的頭像 發(fā)表于 04-17 09:50 ?638次閱讀
    <b class='flag-5'>PCB</b>混合信號<b class='flag-5'>干擾</b>解決方案:電源濾波器與<b class='flag-5'>布局</b>優(yōu)化策略探討

    電子工程師必備知識:PCB布局中的干擾噪音問題解決方案

    在電子工程領域,印刷電路板(PCB)的布局設計是至關重要的一環(huán)。PCB布局設計直接關系到電子設備的工作性能、穩(wěn)定性和可靠性。其中,干擾噪音
    的頭像 發(fā)表于 04-15 10:39 ?678次閱讀
    電子工程師必備知識:<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>中的<b class='flag-5'>干擾</b>噪音問題解決方案

    pcb元件布局調整時應注意哪些問題

    電子產品來說,好的PCB設計可以提升整機的性能,因此PCB設計器件布局的優(yōu)化是非常重要的。 PCB設計器件布局提升整機的性能 首先,
    的頭像 發(fā)表于 03-20 09:43 ?419次閱讀
    <b class='flag-5'>pcb</b>元件<b class='flag-5'>布局</b>調整時應注意哪些問題

    PCB電路設計中常見的15種效應解析

    減少晶體效應的措施 合理布局:合理規(guī)劃PCB布局,避免晶體管等器件受到外部干擾的影響,盡量減少
    發(fā)表于 03-14 09:35 ?806次閱讀

    電磁干擾有哪些類型劃分?

    固有干擾是由于電磁輻射引起的,源于電源、元件、線路和其他電子設備的內部元素。這種干擾在電子設備設計和制造過程中無法完全避免,但可以通過合適的技術和材料來減少
    的頭像 發(fā)表于 01-11 15:25 ?1802次閱讀

    使用PCB孔來減少EMI的教程

     顧名思義,PCB安裝孔有助于將PCB固定到外殼上。不過這是它的物理機械用途,此外,在電磁功能方面,PCB安裝孔還可用于降低電磁
    發(fā)表于 12-27 16:22 ?362次閱讀

    四層板如何設置板層

    四層板是一種常用于電子產品中的印制電路板(PCB),具有四個層次或層面。在設計四層板時,需要合理設置板層,以優(yōu)化電路性能和信號傳輸。本文將詳細介紹四層板的板層設置方法。 四層板概述 四層板由四個層次
    的頭像 發(fā)表于 12-21 11:26 ?1879次閱讀

    電磁干擾(EMI)如何減輕PCB上的電磁干擾

    就我們的電子設備而言,EMI(電磁干擾)和EMC(電磁兼容性)指的是我們的設備在電磁輻射方面表現如何。這通常是指無線電波范圍內的EM,因為我們的電子設備通常以KHz、MHz和GHz范圍
    發(fā)表于 11-28 11:22 ?1149次閱讀
    <b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>(EMI)如何減輕<b class='flag-5'>PCB</b>上的<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>

    關于減少PCB電磁干擾的4個設計技巧

     電磁干擾(EMI,Electro MagneTIc Interference),可分為輻射和傳導干擾。輻射干擾就是干擾源以空間作為媒體把其
    發(fā)表于 11-24 15:58 ?524次閱讀