0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb設(shè)計原理圖的之跟蹤整個電路的電壓和電流解析

PCB線路板打樣 ? 來源:上海韜放電子 ? 作者:上海韜放電子 ? 2020-12-23 16:21 ? 次閱讀

原理圖是您設(shè)計開始的地方,真正的工程就在這里。原理圖還應(yīng)該是您在致力于特定設(shè)計和布局之前可以隨意嘗試不同設(shè)計選擇的地方。如果您使用帶有集成模擬器的正確的原理圖設(shè)計工具集,則不必局限于特定設(shè)計,并且可以在開始PCB布局之前檢查系統(tǒng)的電氣性能。

設(shè)計原理圖的重要部分是跟蹤整個電路的電壓和電流。當(dāng)原理圖編輯器包含一組集成的仿真和測量工具時,可以很容易地直觀地跟蹤電路中功率的分布位置。并非所有的SPICE仿真軟件包都提供跟蹤電壓和電流在整個電路中的分布位置所需的工具,因此您不得不閱讀文本行以確定電路中每個節(jié)點(diǎn)的電壓和電流。

電路中的電壓和電流是根據(jù)一些基本物理定律分配的。具體來說,需要使用基爾霍夫定律和歐姆定律分別跟蹤節(jié)點(diǎn)之間和節(jié)點(diǎn)之間的電壓和電流。對于簡單的電路,即使存在非線性組件,也很容易跟蹤電路周圍的電壓和電流。通常,您可以使用筆和紙以及一些簡單的在線計算器進(jìn)行此操作。

為復(fù)雜的PCB或IC設(shè)計的實(shí)際電路可能非常復(fù)雜,通常不會簡化為需要求解的一組簡單的聯(lián)立方程式。對于具有數(shù)十個節(jié)點(diǎn)的線性電路,您為基爾霍夫定律公式化的矩陣方程式在原則上是可解的,但問題是棘手的,并且容易出現(xiàn)嚴(yán)重錯誤。將非線性組件添加到電路后,標(biāo)準(zhǔn)矩陣方程式通常會簡化為一組必須通過數(shù)字求解的先驗(yàn)方程式。

集成到電路設(shè)計工具中的SPICE仿真器非常適合跟蹤實(shí)際電路中不同節(jié)點(diǎn)上的電壓和電流。只需使用電路模擬器中內(nèi)置的測量工具即可。然后,您可以觀察到電壓和電流分布如何隨著電路中不同參數(shù)的調(diào)整而變化。在此示例中,我們將查看具有多個組件和所需測量點(diǎn)的原理圖,以了解如何在整個電路中跟蹤電流和電壓。

在復(fù)雜電路中選擇測量點(diǎn)

下圖顯示了一個簡單的子電路,該子電路將輸入信號轉(zhuǎn)換為正脈沖輸出。還有許多其他組件用于顯示此電路中的各種可能的測量點(diǎn)。在該電路中,有一個正弦波源,一個輸入pi濾波器(低通),最后是一個CMOS反相器。我們想看看在包含直流和交流部分的這種類型的電路中電流和電壓的分布情況。

用于SPICE仿真的原理圖

該示意圖可以是分層結(jié)構(gòu)的一部分,也可以從較大的系統(tǒng)中復(fù)制。當(dāng)您要模擬更大結(jié)構(gòu)中的電路時,最好將其復(fù)制到新的原理圖中,并單獨(dú)進(jìn)行仿真。隔離要模擬的電路塊后,可以將測量探針放置在不同的組件上。您將能夠在PSpice Simulator中測量電流,電壓或功率。

示意圖中以灰色顯示了用于跟蹤電壓和電流的測量探針。在這里,我們將電流探頭和差分電壓探頭放置在電路的輸入和輸出端口。盡管我們將研究輸入和輸出,但是這些探針可以放置在電路中的任何位置。創(chuàng)建仿真配置文件并運(yùn)行PSpice Simulator后,您將需要使用許多選項來查看整個電路中計算出的電壓,電流和/或功率。

仿真結(jié)果

可以在PSpice中可訪問的任何仿真工具中使用測量探針。一些示例分析包括:

直流掃描:直流掃描使電路中的直流電壓在兩個值之間循環(huán),并將測量數(shù)據(jù)顯示為直流電壓值的函數(shù)??梢允褂靡粋€或多個來源進(jìn)行分析。

頻率掃描:在探頭處捕獲的數(shù)據(jù)將以圖表形式顯示為頻率的函數(shù)。

瞬態(tài)分析:這是模擬電路使用的標(biāo)準(zhǔn)時域分析。盡管瞬態(tài)分析通常是指在系統(tǒng)切換狀態(tài)時檢查穩(wěn)定性和松弛行為,但它通常是指任何時域仿真和分析。

參數(shù)掃描:可以掃描電路參數(shù),并可以針對掃描參數(shù)的每個值捕獲并顯示測量點(diǎn)的數(shù)據(jù)。

瞬態(tài)仿真

一旦將任何探針放置在原理圖中并運(yùn)行了仿真,來自這些探針的數(shù)據(jù)將顯示在PSpice Advanced Analysis程序的圖形中。Capture CIS使此操作變得容易,因?yàn)樗梢灾苯訌哪脑韴D數(shù)據(jù)自動構(gòu)建SPICE仿真。下面的示例結(jié)果顯示了在上述電路的輸出端測得的電流(黃色)和電壓(綠色)。

PSpice中的瞬態(tài)分析結(jié)果。

在上圖中,為清晰起見,隱藏了電源電壓和電流。在這里,我們可以看到輸出電壓和電流都非常低,盡管該電路確實(shí)提供了占空比為50%的脈沖。確定如何增加電路輸出功率的一種選擇是使用帶有不同組件的參數(shù)掃描。這將給出一系列針對不同元件值的曲線,并使設(shè)計人員能夠找出哪些元件值可提供最大功率輸出。

如果單擊鼠標(biāo)回到Capture CIS,您將看到探針已著色,這與PSpice中生成的曲線顏色相對應(yīng)。此外,還有許多標(biāo)簽顯示整個電路的電壓測量結(jié)果。這將向您顯示電路中的參考點(diǎn),以及相對于這些參考值的偏置點(diǎn)。

根據(jù)PSpice仿真確定的偏置和參考點(diǎn)。

將網(wǎng)添加到圖形

盡管PSpice中自動生成的圖將顯示來自原理圖中放置的測量探針的數(shù)據(jù),但是您仍可以從原理圖中的特定點(diǎn)提取結(jié)果,而無需重新運(yùn)行仿真。為此,只需創(chuàng)建一個新圖并添加新軌跡,或者可以將軌跡添加到現(xiàn)有圖。右鍵單擊圖形區(qū)域,然后選擇“添加跟蹤”以查看哪些網(wǎng)絡(luò)具有數(shù)據(jù)并可以在圖形上顯示。

在這里,您可以從網(wǎng)絡(luò)及其包含的數(shù)據(jù)的列表中進(jìn)行選擇(網(wǎng)絡(luò)名稱后附有[I]表示的電流,[v]表示的電壓和[p]表示的功率)。您還可以在自定義公式中使用數(shù)據(jù),以對數(shù)刻度(dB)顯示值,并為圖形選擇許多查看選項。這些選項可用于頻域和時域數(shù)據(jù)。帶有時域結(jié)果的示例如下所示。

通過PSpice繪制的流經(jīng)L1(紫色)和C1(深青色)的電流。

任何時域結(jié)果都可以通過傅立葉變換轉(zhuǎn)移到頻域中。在這種情況下,由于CMOS反相器級的整流作用,傅立葉變換將顯示諧波產(chǎn)生。除了使用傅立葉變換外,另一個選擇是直接在頻域中工作。

掃頻

另一種可能性是通過掃頻仿真觀察頻率響應(yīng)。這樣做不需要交換原理圖中的任何探針。只需在仿真配置文件中啟用頻率掃描即可。這為設(shè)計人員提供了一種跟蹤復(fù)雜電路中電壓和電流的方法,同時可以比較不同位置和不同頻率的電路響應(yīng)。設(shè)計人員還可以執(zhí)行其他重要的頻域分析,例如計算Bode圖。

如果我們查看上述系統(tǒng)的掃頻結(jié)果,就會發(fā)現(xiàn)輸出在高頻下被嚴(yán)重衰減。一個因素是CMOS反相器級的帶寬,而另一個因素是輸入端的pi濾波器。該工作流程說明了一種診斷潛在設(shè)計變更,同時還可以跟蹤電路中的電壓和電流的方法。

使用大型系統(tǒng)

我們剛剛檢查了一個電路塊,用于跟蹤電路中的電壓和電流。如果該模塊是較大系統(tǒng)的一部分,則可以在另一電路模塊的輸入上使用仿真結(jié)果。只需使用所需的電路模塊創(chuàng)建一個新的仿真,然后定義從輸入中的第一個模塊到第二個模塊的輸出電流/電壓。這將為您提供一種簡單的方法來檢查串聯(lián)中的不同電路塊如何相互影響。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4316

    文章

    22948

    瀏覽量

    395703
  • IC設(shè)計
    +關(guān)注

    關(guān)注

    37

    文章

    1290

    瀏覽量

    103699
  • 傅立葉變換
    +關(guān)注

    關(guān)注

    3

    文章

    99

    瀏覽量

    32340
  • 跟蹤電路
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    2279
  • 電路模擬器
    +關(guān)注

    關(guān)注

    3

    文章

    12

    瀏覽量

    11561
收藏 人收藏

    評論

    相關(guān)推薦

    PCB原理圖PCB設(shè)計文件的區(qū)別

    一站式PCBA智造廠家今天為大家講講PCB原理圖PCB設(shè)計文件有什么區(qū)別?PCB設(shè)計原理圖元素。在談到印制
    的頭像 發(fā)表于 08-01 09:14 ?4827次閱讀

    orcad繪制原理圖與放置新元器件#pcb設(shè)計

    原理圖PCB設(shè)計
    凡億_PCB
    發(fā)布于 :2021年07月20日 19:25:33

    電源電路PCB設(shè)計

    、SP6659等。開關(guān)電源理論上是電路兩端功率相等,電壓成反比,電流成反比?! ?  圖三 LM2575開關(guān)電源電路原理圖  開關(guān)電源
    發(fā)表于 09-18 15:36

    PCB設(shè)計電容

    。它的電路符號,分別為有極性PCB設(shè)計電容和無極性PCB設(shè)計電容。若給PCB設(shè)計
    發(fā)表于 08-13 10:49

    PCB設(shè)計原理圖中實(shí)現(xiàn)模糊搜索

    本文基于Cadence公司的PCB設(shè)計工具Concept HDL,介紹了如何在PCB原理圖中實(shí)現(xiàn)對指定功能電路單元的模糊搜索。該軟件不僅可用于未知P
    發(fā)表于 08-04 15:21 ?0次下載

    穩(wěn)壓電源電路PCB設(shè)計

    訓(xùn)練目的 1.熟悉穩(wěn)壓電源電路PCB設(shè)計整個過程 2.通過實(shí)際操作熟悉原理圖繪制的基本操作 3.通過實(shí)際操作熟悉PCB設(shè)計的基本操作 4.
    發(fā)表于 02-18 17:10 ?498次下載

    PCB設(shè)計與制作——調(diào)頻收音機(jī)電路原理圖設(shè)計

    PCB設(shè)計與制作——調(diào)頻收音機(jī)電路原理圖設(shè)計,感興趣的小伙伴們可以看看。
    發(fā)表于 08-16 18:29 ?0次下載

    Altium Designer 實(shí)用寶典—原理圖PCB設(shè)計

    本資料為《Altium Designer 實(shí)用寶典原理圖PCB設(shè)計》主要內(nèi)容包括工程項目的建立、原理圖設(shè)計、PCB設(shè)計、創(chuàng)建元件庫、電路仿
    發(fā)表于 11-29 14:54 ?0次下載

    PCB設(shè)計流程及注意事項說明

    電路原理圖的設(shè)計是整個電路設(shè)計的基礎(chǔ),它的設(shè)計的好壞直接決定后面PCB設(shè)計的效果。
    的頭像 發(fā)表于 05-16 15:05 ?1w次閱讀

    PCB原理圖PCB設(shè)計之間的關(guān)鍵差異

    在談到印制電路板時,新手經(jīng)常將 PCB原理圖PCB設(shè)計文件搞混,但實(shí)際上它們是指不同的事物。理解它們之間的差異是成功制造PCB的關(guān)鍵,因
    的頭像 發(fā)表于 11-03 10:18 ?1.3w次閱讀

    原理圖捕獲到PCB布局的整個設(shè)計過程

    完成原理圖設(shè)計后,就該開始PCB設(shè)計了。Quadcept是一個集成設(shè)計環(huán)境,其中原理圖PCB相互關(guān)聯(lián),可以同時訪問。要將您的原理圖信息傳輸
    的頭像 發(fā)表于 08-15 10:41 ?4154次閱讀

    Allegro原理圖PCB設(shè)計.zip

    Allegro原理圖PCB設(shè)計
    發(fā)表于 12-30 09:19 ?36次下載

    Altium_Designer_原理圖PCB設(shè)計 .zip

    Altium_Designer_原理圖PCB設(shè)計
    發(fā)表于 12-30 09:19 ?49次下載

    Cadence高速電路板設(shè)計與仿真(原理圖PCB設(shè)計) .zip

    Cadence高速電路板設(shè)計與仿真(原理圖PCB設(shè)計)
    發(fā)表于 12-30 09:19 ?110次下載

    Cadnece高速電路板設(shè)計與仿真-原理圖PCB設(shè)計.zip

    Cadnece高速電路板設(shè)計與仿真-原理圖PCB設(shè)計
    發(fā)表于 12-30 09:19 ?24次下載