0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

兩款時(shí)序邏輯電路設(shè)計(jì)實(shí)驗(yàn)方案報(bào)告解析

454398 ? 來源:博客園 ? 作者:CoutCodes ? 2020-10-20 13:57 ? 次閱讀

組合邏輯電路設(shè)計(jì)實(shí)驗(yàn)報(bào)告

一、實(shí)驗(yàn)?zāi)康?/span>

1.加深理解組合邏輯電路的工作原理。

2.掌握組合邏輯電路的設(shè)計(jì)方法。

3.掌握組合邏輯電路的功能測(cè)試方法。

二、實(shí)驗(yàn)環(huán)境

1、PC機(jī)

2、Multisim軟件工具

三、實(shí)驗(yàn)任務(wù)及要求

1、設(shè)計(jì)要求:

用兩片加法器芯片74283配合適當(dāng)?shù)拈T電路完成兩個(gè)BCD8421碼的加法運(yùn)算。(輸入兩個(gè)以BCD8421碼表示的十進(jìn)制數(shù),輸出也是以BCD8421碼表示的和,并用數(shù)碼管顯示出來。)

2、實(shí)驗(yàn)內(nèi)容:

按要求完成上述電路的功能。

驗(yàn)證其功能是否正確。

四、實(shí)驗(yàn)設(shè)計(jì)說明(簡(jiǎn)述所用器件的邏輯功能,詳細(xì)說明電路的設(shè)計(jì)思路和過程)

1.所用器件及其邏輯功能

74283是一個(gè)超前進(jìn)位的4位全加器,可以搭配邏輯門組4位二進(jìn)制加減法器。

由上述真值表可以得到SUM_i和Ci的邏輯表達(dá)式如下:

SUM_i= Ai+Bi+Ci-1 Ci= AiBi+(Ai+Bi)Ci-1

2. 電路的設(shè)計(jì)思路和過程

(1)分別用兩個(gè)四位二進(jìn)制數(shù)表示兩個(gè)十進(jìn)制數(shù),如用A3A2A1A0表示被加數(shù),用B3B2B1B0表示加數(shù),用S3S2S1S0表示“和”,用C表示進(jìn)位。

(2)由于BCD8421碼僅代表進(jìn)制的0—9,所以加法修正規(guī)則當(dāng)>9時(shí),修正值為當(dāng)S》9時(shí),修正值為D3D2D1D0=0110(加6進(jìn)行修正),而這又細(xì)分為三種情況,SUM_4∩SUM_4=1,SUM_4∩SUM_3=1,和進(jìn)位;當(dāng)S《9時(shí),修正值為D3D2D1D0=0000。

(3)由真值表得:D3=D0=0,D2=D1=C4 + S4S3 + S4S3

五、實(shí)驗(yàn)電路(畫出完整的邏輯電路圖和器件接線圖)

六、總結(jié)調(diào)試過程所遇到的問題及解決方法,實(shí)驗(yàn)體會(huì)

1、設(shè)計(jì)過程中遇到過哪些問題?是如何解決的?

對(duì)于軟件的操作還不夠熟悉,進(jìn)行百度軟件的使用教程進(jìn)行學(xué)習(xí),使自己更加清除的了解原件的添加位置。

2、通過此次組合邏輯電路實(shí)驗(yàn),你對(duì)組合邏輯電路的設(shè)計(jì)是否有更清楚的認(rèn)識(shí)?若沒有,請(qǐng)分析原因;若有,請(qǐng)說明在哪些方面更加清楚。

有,對(duì)組合邏輯電路中規(guī)模集成芯片的認(rèn)識(shí)更深了,對(duì)于加法器的認(rèn)識(shí)也更加深入,通過這次實(shí)驗(yàn)也更加深刻的理解了他的真正函數(shù)式。

時(shí)序邏輯電路設(shè)計(jì)實(shí)驗(yàn)報(bào)告

一、實(shí)驗(yàn)?zāi)康?/strong>

1.加深理解時(shí)序邏輯電路的工作原理。

2.掌握時(shí)序邏輯電路的設(shè)計(jì)方法。

3.掌握時(shí)序邏輯電路的功能測(cè)試方法。

二、實(shí)驗(yàn)環(huán)境

1、PC機(jī)

2、Multisim軟件工具

三、實(shí)驗(yàn)任務(wù)及要求

1、設(shè)計(jì)要求:

要求設(shè)計(jì)一個(gè)計(jì)數(shù)器完成1→3→5→7→9→0→2→4→6→8→1→… 的循環(huán)計(jì)數(shù)(設(shè)初值為1),并用一個(gè)數(shù)碼管顯示計(jì)數(shù)值(時(shí)鐘脈沖頻率為約1Hz)。

2、實(shí)驗(yàn)內(nèi)容:

(1) 按要求完成上述電路的功能。

(2) 驗(yàn)證其功能是否正確。

四、實(shí)驗(yàn)設(shè)計(jì)說明(簡(jiǎn)述所用器件的邏輯功能,詳細(xì)說明電路的設(shè)計(jì)思路和過程)

1.所用器件和邏輯功能

74160計(jì)數(shù)器:同步十進(jìn)制計(jì)數(shù)器

2.電路的設(shè)計(jì)思路和過程

(1)本實(shí)驗(yàn)選用一個(gè)74160十進(jìn)制計(jì)數(shù)器進(jìn)行計(jì)數(shù)、控制顯示,數(shù)字顯示器進(jìn)行數(shù)字循環(huán)顯示。

(2)電路設(shè)計(jì)思路及過程:利用輸入關(guān)系和輸出關(guān)系,獲得如下真值表:

利用卡諾圖化簡(jiǎn)法獲得真值表達(dá)式:

并根據(jù)真值表達(dá)式,連接電路圖,即可完成要求。

五、實(shí)驗(yàn)電路(畫出完整的邏輯電路圖和器件接線圖)

六、總結(jié)調(diào)試過程所遇到的問題及解決方法,實(shí)驗(yàn)體會(huì)

1、設(shè)計(jì)過程中遇到過哪些問題?是如何解決的?

一開始是想使用老師說所的觸發(fā)器和門電路設(shè)計(jì)電路圖的,但是在完成的過程中,因?yàn)閷?duì)于觸發(fā)器并不是十分的熟悉,在完成電路的連接之后,始終無法獲得正確的答案,無奈之下選擇另辟蹊徑,直接選擇輸入和輸出的對(duì)應(yīng)關(guān)系的真值表達(dá)式來連接電路,并且最終完成。

2、通過此次時(shí)序邏輯電路實(shí)驗(yàn),你對(duì)時(shí)序邏輯電路的設(shè)計(jì)是否有更清楚的認(rèn)識(shí)?若沒有,請(qǐng)分析原因;若有,請(qǐng)說明在哪些方面更加清楚。

有,本次實(shí)驗(yàn)嘗試了兩種方法完成。第一種是利用了D觸發(fā)器,第二種是利用計(jì)時(shí)器完成。通過這次實(shí)驗(yàn),我對(duì)時(shí)序電路涉及到的器件更熟悉,對(duì)中規(guī)模集成電路芯片的認(rèn)識(shí)更深,也掌握了時(shí)序邏輯電路的設(shè)計(jì)方法和任意進(jìn)制計(jì)數(shù)器的構(gòu)成方法。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路設(shè)計(jì)
    +關(guān)注

    關(guān)注

    6659

    文章

    2421

    瀏覽量

    202823
  • 計(jì)數(shù)器
    +關(guān)注

    關(guān)注

    32

    文章

    2253

    瀏覽量

    94287
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    1995

    瀏覽量

    61012
  • 組合邏輯電路
    +關(guān)注

    關(guān)注

    6

    文章

    70

    瀏覽量

    14602
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    時(shí)序邏輯電路的設(shè)計(jì)實(shí)驗(yàn)

    時(shí)序邏輯電路的設(shè)計(jì)實(shí)驗(yàn)1    進(jìn)一步強(qiáng)化EDA仿真軟件的使用;2    掌握利用MSI
    發(fā)表于 03-19 15:10

    時(shí)序邏輯電路設(shè)計(jì)

    時(shí)序邏輯電路設(shè)計(jì)6.1 基本D觸發(fā)器的設(shè)計(jì)6.2 JK觸發(fā)器6.3 帶異步復(fù)位/置位端的使能T觸發(fā)器6.4 基本計(jì)數(shù)器的設(shè)計(jì)6.5 同步清零的計(jì)數(shù)器6.6 同步清零的可逆計(jì)數(shù)器6.7 同步預(yù)置數(shù)的計(jì)數(shù)器
    發(fā)表于 03-20 10:04

    組合邏輯電路設(shè)計(jì)實(shí)驗(yàn)

    組合邏輯電路設(shè)計(jì)一、實(shí)驗(yàn)目的1. 熟悉組合邏輯電路的基本設(shè)計(jì)方法;2. 練習(xí)用門電路、譯碼器、數(shù)據(jù)選擇器設(shè)計(jì)組合邏輯電路。二、
    發(fā)表于 09-12 16:41 ?0次下載

    時(shí)序邏輯電路設(shè)計(jì)

    時(shí)序邏輯電路的輸出不但和當(dāng)前輸入有關(guān),還與系統(tǒng)的原先狀態(tài)有關(guān),即時(shí)序電路的當(dāng)前輸出由輸入變量與電路原先的狀態(tài)共同決定。為達(dá)到這一目的,時(shí)序
    發(fā)表于 03-18 22:13 ?71次下載

    同步時(shí)序邏輯電路

    同步時(shí)序邏輯電路:本章系統(tǒng)的講授同步時(shí)序邏輯電路的工作原理、分析方法和設(shè)計(jì)方法。從同步時(shí)序邏輯電路
    發(fā)表于 09-01 09:06 ?0次下載

    異步時(shí)序邏輯電路

    異步時(shí)序邏輯電路:本章主要從同步時(shí)序邏輯電路與異步時(shí)序邏輯電路狀態(tài)改變方式不同的特殊性出發(fā), 系
    發(fā)表于 09-01 09:12 ?0次下載

    時(shí)序邏輯電路

    數(shù)字邏輯電路邏輯功能和電路組成的特點(diǎn)可分為組合邏輯電路時(shí)序邏輯電路
    發(fā)表于 08-10 11:51 ?39次下載

    時(shí)序邏輯電路實(shí)例解析

    時(shí)序邏輯電路實(shí)例解析 一、觸發(fā)器 1、電位觸發(fā)方式觸發(fā)器
    發(fā)表于 04-15 13:46 ?5515次閱讀

    數(shù)字邏輯電路設(shè)計(jì)實(shí)踐

    數(shù)字邏輯電路設(shè)計(jì)實(shí)踐_電工電子實(shí)驗(yàn)中心實(shí)驗(yàn)報(bào)告。
    發(fā)表于 10-29 16:25 ?0次下載

    三人表決器電路設(shè)計(jì)方案匯總(種仿真+三種邏輯電路設(shè)計(jì)

    本文為大家?guī)砦宸N三人表決器電路設(shè)計(jì)方案,包括兩款仿真電路及程序分析,三邏輯電路設(shè)計(jì)的原理詳解。
    發(fā)表于 01-17 18:49 ?32.8w次閱讀
    三人表決器<b class='flag-5'>電路設(shè)計(jì)方案</b>匯總(<b class='flag-5'>兩</b>種仿真+三種<b class='flag-5'>邏輯電路設(shè)計(jì)</b>)

    時(shí)序邏輯電路分析有幾個(gè)步驟(同步時(shí)序邏輯電路的分析方法)

    分析時(shí)序邏輯電路也就是找出該時(shí)序邏輯電路邏輯功能,即找出時(shí)序
    發(fā)表于 01-30 18:55 ?12.6w次閱讀
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>邏輯電路</b>分析有幾個(gè)步驟(同步<b class='flag-5'>時(shí)序</b><b class='flag-5'>邏輯電路</b>的分析方法)

    時(shí)序邏輯電路由什么組成_時(shí)序邏輯電路特點(diǎn)是什么

    本文開始介紹了時(shí)序邏輯電路的特點(diǎn)和時(shí)序邏輯電路的三種邏輯器件,其次介紹了時(shí)序
    發(fā)表于 03-01 10:53 ?11w次閱讀
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>邏輯電路</b>由什么組成_<b class='flag-5'>時(shí)序</b><b class='flag-5'>邏輯電路</b>特點(diǎn)是什么

    什么是時(shí)序邏輯電路

    數(shù)字電路根據(jù)邏輯功能的不同特點(diǎn),可以分成大類,一類叫組合邏輯電路(簡(jiǎn)稱組合電路),另一類叫做時(shí)序
    的頭像 發(fā)表于 02-26 15:22 ?3.2w次閱讀

    時(shí)序邏輯電路設(shè)計(jì)

    數(shù)字電路根據(jù)邏輯功能的不同特點(diǎn),可以分成大類,一類叫組合邏輯電路(簡(jiǎn)稱組合電路),另一類叫做時(shí)序
    發(fā)表于 05-16 18:32 ?8283次閱讀
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>邏輯電路設(shè)計(jì)</b>

    時(shí)序邏輯電路設(shè)計(jì)之同步計(jì)數(shù)器

    時(shí)序電路的考察主要涉及分析與設(shè)計(jì)個(gè)部分,上文介紹了時(shí)序邏輯電路的一些分析方法,重點(diǎn)介紹了同步時(shí)序電路分析的步驟與注意事項(xiàng)。 本文就
    的頭像 發(fā)表于 05-22 17:01 ?3058次閱讀
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>邏輯電路設(shè)計(jì)</b>之同步計(jì)數(shù)器