0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計做等長走線的目的是什么

PCB線路板打樣 ? 來源:凡億PCB培訓(xùn) ? 作者:凡億PCB培訓(xùn) ? 2020-10-24 09:29 ? 次閱讀

PCB設(shè)計中,等長走線主要是針對一些高速的并行總線來講的。

由于這類并行總線往往有多根數(shù)據(jù)信號基于同一個時鐘采樣,每個時鐘周期可能要采樣兩次(DDRSDRAM)甚至4次,而隨著芯片運行頻率的提高,信號傳輸延遲對時序的影響的比重越來越大,為了保證在數(shù)據(jù)采樣點(時鐘的上升沿或者下降沿)能正確采集所有信號的值,就必須對信號傳輸?shù)难舆t進行控制。等長走線的目的就是為了盡可能的減少所有相關(guān)信號在PCB上的傳輸延遲的差異。

高速信號有效的建立保持窗口比較小,要讓數(shù)據(jù)和控制信號都落在有效窗口內(nèi),數(shù)據(jù)、時鐘或數(shù)據(jù)之間、控制信號之間的走線長度差異就很小。具體允許的偏差可以通過計算時延來得到。

其實一般來說,時序邏輯信號要滿足建立時間和保持時間并有一定的余量。只要滿足這個條件,信號是可以不嚴格等長的。

然而,實際情況是,對于高速信號來說(例如DDR2、DDR3、FSB),在設(shè)計的時候是無法知道時序是否滿足建立時間和保持時間要求(影響因素太多,包括芯片內(nèi)部走線和容性負載造成的延時差別都要考慮,很難通過計算估算出實際值),必須在芯片內(nèi)部設(shè)置可控延時器件(通過寄存器控制延時),然后掃描寄存器的值來嘗試各種延時,并通過觀察信號(直接看波形,測量建立保持時間)來確定延時的值使其滿足建立時間和保持時間要求。不過同一類信號一般只對其中一根或幾根信號線來做這種觀察,為了使所有信號都滿足時序要求,只好規(guī)定同一類信號走線全部嚴格等長。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4294

    文章

    22776

    瀏覽量

    393219
  • DDR3
    +關(guān)注

    關(guān)注

    2

    文章

    273

    瀏覽量

    42081
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5250

    瀏覽量

    119200
  • 時序邏輯
    +關(guān)注

    關(guān)注

    0

    文章

    39

    瀏覽量

    9128
收藏 人收藏

    評論

    相關(guān)推薦

    pcb設(shè)計中常見的等長要求是什么

    1、在做 PCB 設(shè)計時,為了滿足某一組所有信號的總長度滿足在一個公差范圍內(nèi),通常要使用蛇形將總長度較短的信號繞到與組內(nèi)最長的信號線
    的頭像 發(fā)表于 07-27 07:40 ?3218次閱讀
    <b class='flag-5'>pcb設(shè)計</b>中常見的<b class='flag-5'>走</b><b class='flag-5'>線</b><b class='flag-5'>等長</b>要求是什么

    PCB設(shè)計高速模擬輸入信號方法及規(guī)則

    本文主要詳解PCB設(shè)計高速模擬輸入信號,首先介紹了PCB設(shè)計高速模擬輸入信號方法,其次闡
    發(fā)表于 05-25 09:06 ?8932次閱讀
    <b class='flag-5'>PCB設(shè)計</b>高速模擬輸入信號<b class='flag-5'>走</b><b class='flag-5'>線</b>方法及規(guī)則

    PCB設(shè)計規(guī)則——等長 的體會

    等長PCB設(shè)計的時候經(jīng)常遇到的問題。存儲芯片總線要等長,差分信號要等長。什么時候需要做等長,等長
    發(fā)表于 12-01 11:00

    PCB設(shè)計中DDR布線要求及繞等長要求

    本期講解的是高速PCB設(shè)計中DDR布線要求及繞等長要求。布線要求數(shù)據(jù)信號組:以地平面為參考,給信號回路提供完整的地平面。特征阻抗控制在50~60 Ω。線寬要求參考實施細則。與其他非DDR信號間距至少
    發(fā)表于 10-16 15:30

    PCB與擺件規(guī)則

    PCB設(shè)計PCB設(shè)計layout對PCB
    發(fā)表于 07-21 16:33 ?0次下載

    開關(guān)電源的PCB設(shè)計(布局、排版、)規(guī)范

    開關(guān)電源的PCB設(shè)計(布局、排版、)規(guī)范
    發(fā)表于 09-06 16:03 ?0次下載

    PCB設(shè)計布線中的3種特殊技巧

    PCB設(shè)計布線中的3種特殊技巧,學(xué)習(xí)資料,感興趣的可以看看。
    發(fā)表于 05-12 10:34 ?0次下載

    pcb開窗怎么設(shè)計_PCB設(shè)計怎樣設(shè)置開窗

    本文主要介紹的是pcb開窗,首先介紹了PCB設(shè)計中的開窗和亮銅,其次介紹了如何實現(xiàn)PCB開窗上錫,最后闡述了
    發(fā)表于 05-04 15:37 ?3.7w次閱讀
    <b class='flag-5'>pcb</b>開窗怎么設(shè)計_<b class='flag-5'>PCB設(shè)計</b>怎樣設(shè)置<b class='flag-5'>走</b><b class='flag-5'>線</b>開窗

    PCB設(shè)計中繞等長線的方法和技巧

    等長目的就是為了盡可能的減少所有相關(guān)信號在 PCB 上的傳輸延遲的差異。至于 USB/SATA/PCIE 等串行信號,并沒有上述并行總
    發(fā)表于 04-26 15:27 ?1.1w次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中繞<b class='flag-5'>等長</b>線的方法和技巧

    高速PCB設(shè)計中的技巧

    布線(Layout)是PCB設(shè)計工程師最基本的工作技能之一。的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過Layout得以實現(xiàn)并驗證,由此可見,布線在高速PCB設(shè)計
    的頭像 發(fā)表于 07-01 15:24 ?5556次閱讀

    PCB設(shè)計包地要打孔有什么建議?

    線寬要按50或者100歐姆設(shè)計,差分線要做等長,電源要粗一點,電源地平面最好緊耦合等等這些PCB設(shè)計的常規(guī)操作相信沒人質(zhì)疑。那么對于
    的頭像 發(fā)表于 03-29 11:46 ?8438次閱讀

    PCB設(shè)計中如何實現(xiàn)等長

    頻率的提高,信號傳輸延遲對時序的影響的比重越來越大,為了保證在數(shù)據(jù)采樣點(時鐘的上升沿或者下降沿)能正確采集所有信號的值,就必須對信號傳輸?shù)难舆t進行控制。等長目的就是為了盡可能的
    的頭像 發(fā)表于 11-22 11:54 ?1.9w次閱讀

    PCB設(shè)計中蛇形的作用

    蛇形PCB設(shè)計中會遇到的一種比較特殊的線形式(如下圖所示),很多人不理解蛇形的意義,
    的頭像 發(fā)表于 03-30 18:14 ?4319次閱讀

    有關(guān)PCB以及如何為PCB設(shè)計正確的重要事項

    設(shè)計 PCB 變得非常容易, 由于可用的工具負載。對于正在接觸PCB設(shè)計的初學(xué)者來說, 他可能不太關(guān)心PCB中使用的特性。然而,當你爬上
    的頭像 發(fā)表于 05-13 15:15 ?5067次閱讀
    有關(guān)<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>以及如何為<b class='flag-5'>PCB設(shè)計</b>正確<b class='flag-5'>走</b><b class='flag-5'>線</b>的重要事項

    PCB設(shè)計中常見的等長要求

    PCB設(shè)計中常見的等長要求
    的頭像 發(fā)表于 11-24 14:25 ?2497次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中常見的<b class='flag-5'>走</b><b class='flag-5'>線</b><b class='flag-5'>等長</b>要求