0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

D觸發(fā)器原理:鐘控D觸發(fā)器和邊沿D觸發(fā)器

454398 ? 來源:博客園 ? 作者:電子產(chǎn)品世界 ? 2020-10-18 11:26 ? 次閱讀

一、D觸發(fā)器原理

D觸發(fā)器(data flip-flop)也稱為維持-阻塞邊沿D觸發(fā)器,由六個(gè)與非門組成,其電路圖及其邏輯符號(hào)如下圖所示。其中G1和G2構(gòu)成基本的RS觸發(fā)器,G3和G4構(gòu)成時(shí)鐘控制電路,G5和G6組成數(shù)據(jù)輸入電路。

二、D觸發(fā)器原理- -鐘控D觸發(fā)器

在分析維持-阻塞邊沿D觸發(fā)器的工作原理之前,讓我們先來看看 R0的復(fù)位功能 、S0的置位功能是如何實(shí)現(xiàn)的吧。

電路中的 R0、S0端分別完成復(fù)位功能和置位功能,均為低電平有效,即R0=0、S0=1 時(shí),不論輸入數(shù)據(jù)D處于什么狀態(tài),其輸出端都為Q0=0,Q0非=1 ,即觸發(fā)器清0;而當(dāng) R0=1、S0=0時(shí),不論輸入數(shù)據(jù)D處于什么狀態(tài),其輸出端都為Q0=1,Q0非=0,即觸發(fā)器置1。由于 R0和S0分別為直接復(fù)位端和置位端,在分析D觸發(fā)器工作原理時(shí)均視為高電平,以保證不影響電路工作。具體工作原理如下:

(1)當(dāng) 時(shí),G2輸出端為1,即 ;與此同時(shí), 的低電平到達(dá)G6的輸入端,使得G6輸出端為1,G5輸出端為0,G3輸出端為1,此時(shí)G1的三個(gè)輸入都為高電平,從而導(dǎo)致其輸出端為低電平,即Q=0。完成了觸發(fā)器復(fù)位的功能。

(2)當(dāng) 時(shí),G1的輸出端為1,即Q=1;與此同時(shí), 的低電平到達(dá)G5的輸入端,使得G5輸出端為1,當(dāng)CP=1時(shí),G3輸出端為0,G4輸出端為1,此時(shí)G2的三個(gè)輸入都為高電平,從而導(dǎo)致其暑促段為低電平,即 。完成了觸發(fā)器置位的功能。

三、D觸發(fā)器原理- -邊沿D觸發(fā)器

根據(jù)以上對(duì)鐘控觸發(fā)器的分析可知, R0的復(fù)位功能和 S0的置位功能與CP信號(hào)無關(guān),均為低電平時(shí)有效,而當(dāng) R0、S0 均為高電平時(shí),輸出端狀態(tài)取決于輸入端D,其工作原理如下:

(1)在D=0前提下,G6輸出端為1。當(dāng)CP=0時(shí),G3、G4輸出端都為1,G5輸出端為0,使得G3輸出端恒為1,保持不變;當(dāng)CP由0變?yōu)?時(shí),G3保持輸出端為1,G4輸出端變?yōu)?,從而導(dǎo)致 ,而G4輸出端連接到G6的輸入端,使得G6輸出端恒為1,在改變D時(shí)也保持不變。故將G4到G6的連接線稱為置0維持線,故將G3到G4的連接線稱為置0阻塞線。

(2)在D=1前提下,當(dāng)CP=0時(shí),G3、G4輸出端都為1,G6輸出端為0,使得G4、G5輸出端恒為1,保持不變;當(dāng)CP由0變?yōu)?時(shí),G3輸出端變?yōu)?,從而導(dǎo)致 ,而G3的輸出端連接到G5的輸入端,使得G5輸出端恒為1,在改變D時(shí)也保持不變。故將G3到G5的連接線稱為置1維持線,G5到G6的連接線稱為置1阻塞線。

根據(jù)以上分析可知,該邊沿觸發(fā)器的特性方程為 。由于采用了維持阻塞的結(jié)構(gòu),當(dāng)時(shí)鐘信號(hào)CP的上升沿到來時(shí),將D的數(shù)據(jù)送到輸出端,具有邊沿觸發(fā)的特性,而在CP信號(hào)上升沿之后,即使D的數(shù)據(jù)發(fā)生了改變,輸出端也不會(huì)發(fā)生改變。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • D觸發(fā)器
    +關(guān)注

    關(guān)注

    3

    文章

    164

    瀏覽量

    47737
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    1990

    瀏覽量

    60869
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    D觸發(fā)器/J-K觸發(fā)器的功能測(cè)試及其應(yīng)用

    D觸發(fā)器的功能測(cè)試74LS74型雙D觸發(fā)器芯片引腳圖,D觸發(fā)器功能測(cè)試的引腳連線圖,
    發(fā)表于 02-14 15:27 ?0次下載
    <b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b>/J-K<b class='flag-5'>觸發(fā)器</b>的功能測(cè)試及其應(yīng)用

    JK觸發(fā)器 D觸發(fā)器 RS觸發(fā)器 T觸發(fā)器 真值表

    D觸發(fā)器真值表分析: 1. D 觸發(fā)器真值表   Dn   
    發(fā)表于 09-11 23:15 ?1.9w次閱讀

    D觸發(fā)器

    D觸發(fā)器 同步式D觸發(fā)器邏輯電路圖 D觸發(fā)器功能
    發(fā)表于 10-20 09:57 ?2394次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b>

    D觸發(fā)器,D觸發(fā)器是什么意思

    D觸發(fā)器,D觸發(fā)器是什么意思   邊沿D 觸發(fā)器:
    發(fā)表于 03-08 13:53 ?4813次閱讀

    D觸發(fā)器工作原理是什么?

    D觸發(fā)器工作原理是什么? 邊沿D 觸發(fā)器: 負(fù)跳沿觸發(fā)的主從
    發(fā)表于 03-08 13:56 ?7w次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b>工作原理是什么?

    D觸發(fā)器組成T和J-K觸發(fā)器電路圖

    圖中所示是用CMOS電路D觸發(fā)器組成T型觸發(fā)器和J-K觸發(fā)器線路。圖示線路將D觸發(fā)器的Q端與
    發(fā)表于 09-20 03:31 ?2w次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b>組成T和J-K<b class='flag-5'>觸發(fā)器</b>電路圖

    什么是邊沿觸發(fā)器_邊沿D觸發(fā)器介紹

    邊沿觸發(fā)器,指的是接收時(shí)鐘脈沖CP 的某一約定跳變(正跳變或負(fù)跳變)來到時(shí)的輸入數(shù)據(jù)。在CP=l 及CP=0 期間以及CP非約定跳變到來時(shí),觸發(fā)器不接收數(shù)據(jù)的觸發(fā)器。具有下列特點(diǎn)的
    發(fā)表于 01-31 09:02 ?7.1w次閱讀
    什么是<b class='flag-5'>邊沿</b><b class='flag-5'>觸發(fā)器</b>_<b class='flag-5'>邊沿</b><b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b>介紹

    D觸發(fā)器基本原理

    負(fù)跳沿觸發(fā)的主從觸發(fā)器工作時(shí),必須在正跳沿前加入輸入信號(hào)。如果在CP 高電平期間輸入端出現(xiàn)干擾信號(hào),那么就有可能使觸發(fā)器的狀態(tài)出錯(cuò)。而邊沿觸發(fā)器
    發(fā)表于 07-12 08:50 ?9.9w次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b>基本原理

    d觸發(fā)器有幾個(gè)穩(wěn)態(tài) d觸發(fā)器和rs觸發(fā)器的區(qū)別

    D觸發(fā)器的穩(wěn)態(tài) D觸發(fā)器是數(shù)字電路中常用的一種存儲(chǔ)元件,它有兩種穩(wěn)態(tài),即低電平穩(wěn)態(tài)和高電平穩(wěn)態(tài)。當(dāng)輸入D為低電平時(shí),輸出Q保持為低電平;當(dāng)輸
    的頭像 發(fā)表于 02-06 11:32 ?2898次閱讀

    d觸發(fā)器的邏輯功能 d觸發(fā)器sd和rd作用

    D觸發(fā)器是一種常見的數(shù)字邏輯電路,它在數(shù)字系統(tǒng)和計(jì)算機(jī)中扮演著重要的角色。本文將詳細(xì)探討D觸發(fā)器的邏輯功能、工作原理以及RD(Reset-D
    的頭像 發(fā)表于 02-06 13:52 ?1.7w次閱讀

    d觸發(fā)器的功能 d觸發(fā)器的狀態(tài)方程

    。D觸發(fā)器是一種雙穩(wěn)態(tài)邏輯器件,它可以在時(shí)鐘信號(hào)的作用下將輸入數(shù)據(jù)存儲(chǔ),并在時(shí)鐘上升沿或下降沿時(shí)將存儲(chǔ)的數(shù)據(jù)傳遞到輸出端。 D觸發(fā)器的輸入端被稱為D
    的頭像 發(fā)表于 02-18 16:28 ?6222次閱讀

    邊沿觸發(fā)器的類型有哪些

    觸發(fā)方式可以有效地減少電路的功耗和提高電路的穩(wěn)定性。邊沿觸發(fā)器有多種類型,下面介紹幾種常見的邊沿觸發(fā)器類型。
    的頭像 發(fā)表于 08-11 09:07 ?323次閱讀

    d觸發(fā)器是電平觸發(fā)還是邊沿觸發(fā)

    D觸發(fā)器(Data Flip-Flop)是一種常見的數(shù)字邏輯電路元件,主要用于存儲(chǔ)一位二進(jìn)制數(shù)據(jù)。D觸發(fā)器可以是電平觸發(fā)的,也可以是
    的頭像 發(fā)表于 08-22 10:17 ?207次閱讀

    t觸發(fā)器變?yōu)?b class='flag-5'>d觸發(fā)器的條件

    在數(shù)字電路設(shè)計(jì)中,觸發(fā)器是一種非常重要的存儲(chǔ)元件,用于存儲(chǔ)一位二進(jìn)制信息。觸發(fā)器的種類很多,其中最為常見的有JK觸發(fā)器、D觸發(fā)器和T
    的頭像 發(fā)表于 08-22 10:33 ?260次閱讀

    d觸發(fā)器和jk觸發(fā)器的區(qū)別是什么

    ,可以存儲(chǔ)一位二進(jìn)制信息。觸發(fā)器的輸出狀態(tài)取決于輸入信號(hào)和觸發(fā)器的當(dāng)前狀態(tài)。觸發(fā)器的分類主要有D觸發(fā)器、JK
    的頭像 發(fā)表于 08-22 10:37 ?336次閱讀