0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于四象限的AD633低成本模擬乘法器

電子設(shè)計(jì) ? 來源:csdn ? 作者:卓晴 ? 2021-01-18 15:16 ? 次閱讀

01 AD633

在 Build A Loarenz Attractor 中給出了基于四象限模擬乘法器的混動(dòng)電路都在方法。其中模擬乘法器是電路的核心部分。

在 MPY634U 四象限模擬乘法器 中給出了四象限模擬乘法器的性能,很奇怪的是它的輸入,輸出之間呈現(xiàn)了很大的非線性。

本文就低成本模擬乘法器 AD633JN (¥13.5)的基本應(yīng)用特性進(jìn)行初伏測試記錄。購買到的AD633的型號(hào)為AD633JN。

1.器件的基本特性

在 AD644 數(shù)據(jù)手冊 給出了它的基本工作條件。

o4YBAGAFNQuAA2XBAAGOZWc1IBM895.png

PINs Configuration and Funcadtion Descriptions

工作電壓的極限:±18V。

02 測試實(shí)驗(yàn)

1.實(shí)驗(yàn)電路

下面是在AD633 數(shù)據(jù)手冊上給出的乘法參考電路。

o4YBAGAFNRiAQ2M2AAC-doI84ZQ612.png

▲ 實(shí)驗(yàn)電路參考電路圖

2.出現(xiàn)的問題

不知道為什么,當(dāng)X2=Y2=0V,在X1,Y1引入+5V使得,+5V電源出現(xiàn)幾百毫安的灌入電流。引起器件發(fā)燙。

由于這個(gè)故障,使得下面的性能測試無法進(jìn)行。

結(jié)論

實(shí)驗(yàn)中出現(xiàn)了不可解釋的故障,所以這個(gè)芯片應(yīng)用中還是存在著不確定性。

pIYBAGAFNSSAHSbFAANfPdUgkpI498.png

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 模擬乘法器
    +關(guān)注

    關(guān)注

    3

    文章

    20

    瀏覽量

    16706
  • AD633
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    2010
收藏 人收藏

    評論

    相關(guān)推薦

    請問VCA822做成四象限乘法器的帶寬是多少?

    如題,根據(jù)VCA822數(shù)據(jù)手冊中的四象限乘法器的原理圖,該電路的帶寬能達(dá)到多少?
    發(fā)表于 09-11 06:12

    CDCS504-Q1時(shí)鐘緩沖器和時(shí)鐘乘法器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCS504-Q1時(shí)鐘緩沖器和時(shí)鐘乘法器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-23 10:35 ?0次下載
    CDCS504-Q1時(shí)鐘緩沖器和時(shí)鐘<b class='flag-5'>乘法器</b>數(shù)據(jù)表

    CDCVF25084時(shí)鐘乘法器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCVF25084時(shí)鐘乘法器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-22 11:33 ?0次下載
    CDCVF25084時(shí)鐘<b class='flag-5'>乘法器</b>數(shù)據(jù)表

    CDCF5801A具有延遲控制和相位對準(zhǔn)的時(shí)鐘乘法器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCF5801A具有延遲控制和相位對準(zhǔn)的時(shí)鐘乘法器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-22 10:56 ?0次下載
    CDCF5801A具有延遲控制和相位對準(zhǔn)的時(shí)鐘<b class='flag-5'>乘法器</b>數(shù)據(jù)表

    CDCF5801時(shí)鐘乘法器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCF5801時(shí)鐘乘法器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-22 10:37 ?0次下載
    CDCF5801時(shí)鐘<b class='flag-5'>乘法器</b>數(shù)據(jù)表

    如何實(shí)現(xiàn)類似AD633的Four-Quadrant Multiplier電路?

    公司有項(xiàng)目需要用到4象限乘法器,考慮到ADI的AD633成本太高,估想用LM13700搭建Four-Quadrant Multiplier,類似與AD633功能,因LM13700數(shù)據(jù)
    發(fā)表于 08-06 07:46

    無功補(bǔ)償二象限四象限的區(qū)別

    無功補(bǔ)償可以分為二象限四象限,它們的主要區(qū)別在于補(bǔ)償裝置能否吸收無功功率和有功功率的能力: 一、二象限無功補(bǔ)償裝置 : 只能吸收或提供無功功率 ,不能吸收有功功率。這意味著它們只能在電網(wǎng)和負(fù)載之間
    的頭像 發(fā)表于 08-02 14:17 ?724次閱讀

    CMOSBCD速率乘法器CD4527B TYPES 數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CMOSBCD速率乘法器CD4527B TYPES 數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 05-21 09:19 ?0次下載
    CMOSBCD速率<b class='flag-5'>乘法器</b>CD4527B TYPES 數(shù)據(jù)表

    求助,關(guān)于二象限乘法器AD539的一些疑問

    各位,請教乘法器的一些問題: 1.二象限乘法器AD539中控制通道Vx只能輸入正信號(hào),但是否只能為直流電平(用做電壓控制放大器)? 2.如果控制通道Vx輸入交流信號(hào),理論上是否應(yīng)該做偏置,使之在
    發(fā)表于 11-22 07:48

    求助,關(guān)于AD633仿真的疑問

    最近在用AD633做仿真電路圖如下所示 輸入為1k和5k的信號(hào),參考回路為1k信號(hào),有效值為1V,后面帶通濾波器中心頻率1k,低通截止頻率為100Hz。但是輸出為什么是10Hz的信號(hào),如下圖所示
    發(fā)表于 11-17 09:47

    AD633替換AD734后無法輸出怎么解決?

    AD633替換AD734后無法輸出
    發(fā)表于 11-15 08:08

    集成乘法器幅度調(diào)制與解調(diào)實(shí)驗(yàn)

    掌握用MCl496集成模擬乘法器來實(shí)現(xiàn)AM和DSB調(diào)制的方法,并研究已調(diào)波與調(diào)制信號(hào)、載波之間關(guān)系
    的頭像 發(fā)表于 11-08 15:38 ?6622次閱讀
    集成<b class='flag-5'>乘法器</b>幅度調(diào)制與解調(diào)實(shí)驗(yàn)

    使用IAR IDE仿真RL78內(nèi)置硬件乘法器和除法器注意事項(xiàng)

    使用IAR IDE仿真RL78內(nèi)置硬件乘法器和除法器注意事項(xiàng)
    的頭像 發(fā)表于 10-30 17:04 ?930次閱讀
    使用IAR IDE仿真RL78內(nèi)置硬件<b class='flag-5'>乘法器</b>和除<b class='flag-5'>法器</b>注意事項(xiàng)

    Altera FPGA內(nèi)置的乘法器為何是18位的?

    Altera的FPGA內(nèi)置的乘法器為何是18位的?
    發(fā)表于 10-18 07:01

    硬件乘法器是怎么實(shí)現(xiàn)的?

    硬件乘法器是怎么實(shí)現(xiàn)的
    發(fā)表于 09-22 06:53