高速電路設(shè)計(jì)中的信號(hào)衰減是讓人頭疼的一件事,作為電路設(shè)計(jì)工程師在布線時(shí)應(yīng)該降低信號(hào)衰減。本文主要介紹高速電路設(shè)計(jì)中降低信號(hào)衰減方法,希望對(duì)你有所幫助。
一、降低電抗路徑
在高速電路設(shè)計(jì)中,將接地層分為數(shù)字部分和模擬部分,但應(yīng)將這兩個(gè)部分連接在靠近電源的地方,以便提供一條短的電抗路徑。同時(shí),將電路接地通孔柵欄放置在高速電源平面周圍會(huì)產(chǎn)生良好的抑制效果,因?yàn)樗鼤?huì)產(chǎn)生兩個(gè)異相輻射器。
二、保證電源完整性
高速電路設(shè)計(jì)時(shí)加一個(gè)高速地,這樣防止模擬電路和數(shù)字電路對(duì)高速電路部分產(chǎn)生干擾和輻射。如果層數(shù)允許,將高速電源平面放置在兩個(gè)接地平面之間,這將使板上的高速電源平面和接地平面分離。
三、確保阻抗一致性
在高速電路設(shè)計(jì)中,由于高速信號(hào)會(huì)在較短的走線上產(chǎn)生傳輸線效應(yīng),因此較好使高速走線盡可能短。在電路板上使用阻抗控制,以確保走線在整個(gè)電路板上具有一致的阻抗。
四、注意過(guò)孔
高速電路設(shè)計(jì)時(shí),以盡量降低使用過(guò)孔數(shù)量。因?yàn)槊總€(gè)通孔都會(huì)給走線增加阻抗,而設(shè)計(jì)通孔以使其具有與走線匹配的特定阻抗非常困難。應(yīng)該對(duì)任何通孔進(jìn)行反鉆,以防止信號(hào)共振,并且應(yīng)格外小心,以確保差分對(duì)上的反鉆是對(duì)稱的。如果必須要在高速走線上使用過(guò)孔,選擇是并行使用兩個(gè)過(guò)孔以防止阻抗變化。這樣有兩個(gè)好處,1、它降低了走線上的附加阻抗;2、并聯(lián)的兩個(gè)通孔的總阻抗降低,從而增加了通孔對(duì)信號(hào)的低諧振頻率。
五、使用表面貼裝元件
高速信號(hào)設(shè)計(jì)時(shí),使用表面貼裝元件。因?yàn)槭褂猛捉M件,則元件引腳上的剩余部分會(huì)產(chǎn)生另一個(gè)信號(hào)反射源,從而引起信號(hào)衰減。
編輯:hfy
-
pcb
+關(guān)注
關(guān)注
4315文章
22941瀏覽量
395598 -
高速電路設(shè)計(jì)
+關(guān)注
關(guān)注
1文章
19瀏覽量
8145
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論