0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速pcb電路設(shè)計(jì)中降低信號(hào)衰減方法

PCB線路板打樣 ? 來(lái)源:上海韜放電子 ? 作者:上海韜放電子 ? 2021-01-28 11:06 ? 次閱讀

高速電路設(shè)計(jì)中的信號(hào)衰減是讓人頭疼的一件事,作為電路設(shè)計(jì)工程師在布線時(shí)應(yīng)該降低信號(hào)衰減。本文主要介紹高速電路設(shè)計(jì)中降低信號(hào)衰減方法,希望對(duì)你有所幫助。

一、降低電抗路徑

在高速電路設(shè)計(jì)中,將接地層分為數(shù)字部分和模擬部分,但應(yīng)將這兩個(gè)部分連接在靠近電源的地方,以便提供一條短的電抗路徑。同時(shí),將電路接地通孔柵欄放置在高速電源平面周圍會(huì)產(chǎn)生良好的抑制效果,因?yàn)樗鼤?huì)產(chǎn)生兩個(gè)異相輻射器。

二、保證電源完整性

高速電路設(shè)計(jì)時(shí)加一個(gè)高速地,這樣防止模擬電路和數(shù)字電路對(duì)高速電路部分產(chǎn)生干擾和輻射。如果層數(shù)允許,將高速電源平面放置在兩個(gè)接地平面之間,這將使板上的高速電源平面和接地平面分離。

三、確保阻抗一致性

在高速電路設(shè)計(jì)中,由于高速信號(hào)會(huì)在較短的走線上產(chǎn)生傳輸線效應(yīng),因此較好使高速走線盡可能短。在電路板上使用阻抗控制,以確保走線在整個(gè)電路板上具有一致的阻抗。

四、注意過(guò)孔

高速電路設(shè)計(jì)時(shí),以盡量降低使用過(guò)孔數(shù)量。因?yàn)槊總€(gè)通孔都會(huì)給走線增加阻抗,而設(shè)計(jì)通孔以使其具有與走線匹配的特定阻抗非常困難。應(yīng)該對(duì)任何通孔進(jìn)行反鉆,以防止信號(hào)共振,并且應(yīng)格外小心,以確保差分對(duì)上的反鉆是對(duì)稱的。如果必須要在高速走線上使用過(guò)孔,選擇是并行使用兩個(gè)過(guò)孔以防止阻抗變化。這樣有兩個(gè)好處,1、它降低了走線上的附加阻抗;2、并聯(lián)的兩個(gè)通孔的總阻抗降低,從而增加了通孔對(duì)信號(hào)的低諧振頻率。

五、使用表面貼裝元件

高速信號(hào)設(shè)計(jì)時(shí),使用表面貼裝元件。因?yàn)槭褂猛捉M件,則元件引腳上的剩余部分會(huì)產(chǎn)生另一個(gè)信號(hào)反射源,從而引起信號(hào)衰減。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4315

    文章

    22941

    瀏覽量

    395598
  • 高速電路設(shè)計(jì)

    關(guān)注

    1

    文章

    19

    瀏覽量

    8145
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB高速信號(hào)電路設(shè)計(jì)的三大布線技巧詳解

    PCB板的設(shè)計(jì)是電子工程師的必修課,而想要設(shè)計(jì)出一塊完美的PCB板也并不是看上去的那么容易。一塊完美的PCB板不僅需要做到元件選擇和設(shè)置合理,還需要具備良好的信號(hào)傳導(dǎo)性能。本文將會(huì)就
    發(fā)表于 03-23 11:15 ?3423次閱讀

    PCB信號(hào)衰減原理與計(jì)算

    當(dāng)信號(hào)通過(guò) PCB 導(dǎo)體從信號(hào)源向負(fù)載傳輸時(shí),由于走線電阻和介電損耗,信號(hào)會(huì)發(fā)生衰減,從而導(dǎo)致能量損失。
    發(fā)表于 09-07 15:36 ?1.4w次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>中</b>的<b class='flag-5'>信號(hào)</b><b class='flag-5'>衰減</b>原理與計(jì)算

    基于信號(hào)完整性分析的高速數(shù)字PCB的設(shè)計(jì)方法

    設(shè)計(jì)業(yè)界的一個(gè)熱門課題?;?b class='flag-5'>信號(hào)完整性計(jì)算機(jī)分析的高速數(shù)字PCB板設(shè)計(jì)方法能有效地實(shí)現(xiàn)PCB設(shè)
    發(fā)表于 06-14 09:14

    高速pcb設(shè)計(jì)指南。

    、DSP系統(tǒng)的降噪技術(shù)2、POWERPCB在PCB設(shè)計(jì)的應(yīng)用技術(shù)3、PCB互連設(shè)計(jì)過(guò)程中最大程度降低RF效應(yīng)的基本方法六、1、混合
    發(fā)表于 07-13 16:18

    高速信號(hào)PCB布線怎么降低寄生電感?

    高速信號(hào)PCB布線降低寄生電感的具體措施
    發(fā)表于 03-08 08:49

    RF電路設(shè)計(jì)如何降低寄生信號(hào)?

    RF電路設(shè)計(jì)降低寄生信號(hào)的八大途徑
    發(fā)表于 04-06 07:08

    高速電路設(shè)計(jì)反射和串?dāng)_的形成原因是什么

    高速PCB設(shè)計(jì)信號(hào)完整性概念以及破壞信號(hào)完整性的原因高速
    發(fā)表于 04-27 06:57

    高速電路設(shè)計(jì)信號(hào)完整性問(wèn)題是什么?怎么解決這些問(wèn)題?

    本文分析了高速電路設(shè)計(jì)信號(hào)完整性問(wèn)題,提出了改善信號(hào)完整性的一些措施,并結(jié)合一個(gè)VGA視頻分配器系統(tǒng)的設(shè)計(jì)過(guò)程,具體分析了改善
    發(fā)表于 06-03 06:22

    高速電路設(shè)計(jì)信號(hào)完整性問(wèn)題是什么?怎么解決?

    本文分析了高速電路設(shè)計(jì)信號(hào)完整性問(wèn)題,提出了改善信號(hào)完整性的一些措施,并結(jié)合一個(gè)VGA視頻分配器系統(tǒng)的設(shè)計(jì)過(guò)程,具體分析了改善
    發(fā)表于 06-04 06:16

    如何在高速電路設(shè)計(jì)完善信號(hào)的完整性詳細(xì)方法說(shuō)明

    高速PCB電路設(shè)計(jì)過(guò)程,經(jīng)常會(huì)遇到信號(hào)完整性問(wèn)題,導(dǎo)致信號(hào)傳輸質(zhì)量不佳甚至出錯(cuò)。那么如何區(qū)分
    的頭像 發(fā)表于 08-17 11:37 ?3554次閱讀
    如何在<b class='flag-5'>高速</b><b class='flag-5'>電路設(shè)計(jì)</b><b class='flag-5'>中</b>完善<b class='flag-5'>信號(hào)</b>的完整性詳細(xì)<b class='flag-5'>方法</b>說(shuō)明

    講解高速PCB的布線、布局和電路設(shè)計(jì)

    高速電路設(shè)計(jì)是一個(gè)非常復(fù)雜的設(shè)計(jì)過(guò)程,在進(jìn)行高速電路設(shè)計(jì)時(shí)有多個(gè)因素需要加以考慮,這些因素有時(shí)互相對(duì)立。如高速器件布局時(shí)位置靠近,雖可以減少
    發(fā)表于 07-10 10:28 ?6次下載
    講解<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>的布線、布局和<b class='flag-5'>電路設(shè)計(jì)</b>

    如何使用protel電路設(shè)計(jì)軟件設(shè)計(jì)高速PCB

    電路設(shè)計(jì)軟件存在意義在于設(shè)計(jì)電路,缺少電路設(shè)計(jì)軟件,電路設(shè)計(jì)將變得十分麻煩。對(duì)于電路設(shè)計(jì)軟件,小編在往期系列文章
    的頭像 發(fā)表于 12-06 17:08 ?3654次閱讀

    詳解PCB高速信號(hào)電路設(shè)計(jì)的布線規(guī)則資料下載

    電子發(fā)燒友網(wǎng)為你提供詳解PCB高速信號(hào)電路設(shè)計(jì)的布線規(guī)則資料下載的電子資料下載,更有其他相關(guān)的電路
    發(fā)表于 04-25 08:47 ?36次下載
    詳解<b class='flag-5'>PCB</b><b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>電路設(shè)計(jì)</b><b class='flag-5'>中</b>的布線規(guī)則資料下載

    高速數(shù)字電路設(shè)計(jì)信號(hào)反射抑制綜述

    主要研究了高速數(shù)字電路設(shè)計(jì)信號(hào)反射的抑制方法。理論上分析了信號(hào)反射產(chǎn)生的原因及其對(duì)電路設(shè)計(jì)指標(biāo)
    發(fā)表于 08-12 17:14 ?15次下載

    示波器兩種衰減方式的區(qū)別是什么

    示波器是一種用于測(cè)量和觀察電信號(hào)波形的儀器,廣泛應(yīng)用于電子工程、通信技術(shù)、電力系統(tǒng)等領(lǐng)域。在示波器的使用過(guò)程,衰減是一個(gè)非常重要的概念,它直接影響到測(cè)量結(jié)果的準(zhǔn)確性和可靠性。示波器的衰減方
    的頭像 發(fā)表于 08-09 14:41 ?343次閱讀