0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何區(qū)分高速信號和低速信號

454398 ? 來源:羅姆半導(dǎo)體社區(qū) ? 作者:羅姆半導(dǎo)體社區(qū) ? 2022-12-12 16:56 ? 次閱讀

來源:羅姆半導(dǎo)體社區(qū)

提到“高速信號”,就需要先明確什么是“高速”,MHz速率級別的信號算高速、還是GHz速率級別的信號算高速?

傳統(tǒng)的SI理論對于“高速信號”有經(jīng)典的定義。SI:Signal Integrity ,即信號完整性。

SI理論對于PCB互連線路的信號傳輸行為理解,信號邊沿速率幾乎完全決定了信號中的最大頻率成分,通常當(dāng)信號邊沿時間小于4~6倍的互連傳輸延時的情況下,信號互連路徑會被當(dāng)做分布參數(shù)模型處理,需要考慮SI行為。

所謂“高速”,是指“信號邊沿時間小于4~6倍的互連傳輸延時”,可以看出電路板傳輸?shù)男盘柺欠駷椤案咚佟保恢蝗Q于信號的邊沿速率,還取決于電路板線路的路徑長度大小,當(dāng)兩者存在一定的比例關(guān)系時,該信號應(yīng)該按照“高速信號”進行處理。

EDA設(shè)計軟件平臺集成了高速信號仿真功能,這對于高速PCB設(shè)計的規(guī)則制定與執(zhí)行,信號質(zhì)量仿真與評估都有很大的幫助。

但是,在PCB實際設(shè)計過程中,有時會出現(xiàn)仿真結(jié)果顯示信號質(zhì)量良好,但是實際測試時信號質(zhì)量很差,不滿足信號測試標(biāo)準(zhǔn),

實際上,仿真與測試是不可分的,拿IBIS模型為例,通常我們稱之為“行為級模型”,此類仿真模型也是通過芯片不同工作條件下的V、I測試曲線建立的,這就存在一個問題,仿真時如果不關(guān)注選取哪種工作條件下的芯片模型,就會仿真不準(zhǔn),例如:Slow、Typical、Fast。

有了好的仿真設(shè)計平臺不能解決所有問題,還需要“準(zhǔn)確的仿真模型”,另外也要考慮到實際產(chǎn)品項目的應(yīng)用場景,仿真的某個信號網(wǎng)絡(luò),會受到電源噪聲、其他信號串?dāng)_等因素影響,這同樣會造成測試結(jié)果與仿真結(jié)果的差異。

仿真軟件中的PCB走線不管是微帶線還是帶狀線,都可以通過仿真工具建立模型,這個模型基于層疊和實際走線的尺寸,通常情況下可以滿足精度要求,但是如果說“非常準(zhǔn)確”,那還有一些差距,這需要從以下幾個方面分析:

(1)PCB銅皮的粗化/棕化處理加工工藝對信號質(zhì)量有影響

PCB加工過程中,為了提高PCB銅皮層與介質(zhì)層的結(jié)合強度,降低PCB分層風(fēng)險,都會有粗化/棕化處理工藝,就是通過打磨或者腐蝕的方式使銅皮表面變得粗糙。

在高速信號在導(dǎo)體中的傳輸,存在“趨膚效應(yīng)”,是指高頻信號傳輸時,在導(dǎo)體中流動的電流將朝外圍或者導(dǎo)體的“表皮”遷移。

PCB銅皮表面粗糙,一方面影響損耗、另一方面也會影響信號傳輸延時,這一點很好理解,就像汽車在崎嶇不堪的山路行駛時一定會比在柏油馬路上行駛更耗時。

(2)PCB介質(zhì)的介電常數(shù)Dk、正切損耗角Df是隨著頻率變化的

仿真工具中的PCB介質(zhì)的Dk、Df通常為常數(shù),但是從信號實際傳輸?shù)慕嵌?,Dk/Df是隨著頻率變化的。

Dk/Df會隨著傳輸信號的速率變化,那么如果仿真工具中把這兩個參數(shù)作為常量處理,就會對傳輸線模型的仿真精度造成影響,信號傳輸速率越高這種影響就會越大。

(3)PCB板材的“各向異性”影響

PCB板材通常是“環(huán)氧樹脂+玻璃布”的編織結(jié)構(gòu),玻璃布的排列方向分為“經(jīng)向”、“緯向”,同時根據(jù)玻璃纖維的粗細及間距,分成不同型號的PCB板材,如:1080、2116等。當(dāng)PCB板材采用不同類型玻璃布時,玻璃布與樹脂在板材中的成分比例是不同的。

玻璃布與樹脂材料的Dk/Df值相差比較大,當(dāng)PCB正常走線與玻璃布的相對位置出現(xiàn)差異時,就會導(dǎo)致參考介質(zhì)的Dk/Df值不同、信號的阻抗及損耗情況也會不同,這也是為什么有些項目要求整板PCB走線方向要采用10°的原因。

審核編輯黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 高速信號
    +關(guān)注

    關(guān)注

    1

    文章

    214

    瀏覽量

    17649
收藏 人收藏

    評論

    相關(guān)推薦

    高速PCB信號完整性設(shè)計與分析

    高速PCB信號完整性設(shè)計與分析
    發(fā)表于 09-21 11:51 ?0次下載

    高速信號的電容要求

    電子發(fā)燒友網(wǎng)站提供《高速信號的電容要求.pdf》資料免費下載
    發(fā)表于 09-03 11:27 ?0次下載
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b>的電容要求

    高速信號的定義和仿真驗證分析

    在數(shù)字電路中, 高速信號通常指的是指在超過信號傳輸線上限頻率時會發(fā)生失真、波形變形或者數(shù)據(jù)丟失的信號。 這種高速
    的頭像 發(fā)表于 07-23 11:37 ?612次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b>的定義和仿真驗證分析

    高速差分信號有哪些

    高速數(shù)據(jù)傳輸領(lǐng)域,差分信號因其卓越的抗干擾能力和長距離傳輸能力而備受青睞。差分信號,簡而言之,即兩根線傳輸幅度相同、相位相反的一組信號。在差分信號
    的頭像 發(fā)表于 05-16 16:39 ?689次閱讀

    高速信號差分線的技術(shù)優(yōu)勢

    隨著信息技術(shù)的飛速發(fā)展,高速信號傳輸已成為現(xiàn)代通信和數(shù)據(jù)處理中不可或缺的一環(huán)。在高速信號傳輸中,差分線技術(shù)因其獨特的優(yōu)勢而得到廣泛應(yīng)用。本文將從差分線的基本原理、抗干擾能力、帶寬容量、
    的頭像 發(fā)表于 05-16 16:31 ?514次閱讀

    stm32的高低速外設(shè)是怎么區(qū)分的?

    大佬們,stm32的高低速外設(shè)是怎么區(qū)分的啊,USB為什么會掛在低速總線下,USART1在高速總線下,而USART2和3掛在低速總線下,求解
    發(fā)表于 03-25 08:22

    高速信號眼圖測試的基本原理

    高速信號眼圖測試的基本原理? 高速信號眼圖測試是一種用于衡量和分析高速數(shù)字信號的測試方法。在電子
    的頭像 發(fā)表于 02-01 16:19 ?640次閱讀

    如何使用SigXplorer進行高速信號反射仿真

    高速信號傳輸中,信號傳輸線上的反射是一個重要的問題。當(dāng)信號信號源發(fā)送到終端設(shè)備時,信號在傳輸
    的頭像 發(fā)表于 12-23 08:12 ?1717次閱讀
    如何使用SigXplorer進行<b class='flag-5'>高速</b><b class='flag-5'>信號</b>反射仿真

    高速信號是否需要包地處理

    高速信號是否需要包地處理
    的頭像 發(fā)表于 12-14 18:33 ?1488次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b>是否需要包地處理

    高速can和低速can區(qū)別

    高速can和低速can區(qū)別? 高速CAN和低速CAN是現(xiàn)今汽車行業(yè)中常用的兩種CAN總線通信協(xié)議。CAN,也被稱為Controller Area Network(控制器局域網(wǎng)絡(luò)),是一
    的頭像 發(fā)表于 12-07 18:15 ?3989次閱讀

    影響高速信號鏈設(shè)計性能的機制

    電子發(fā)燒友網(wǎng)站提供《影響高速信號鏈設(shè)計性能的機制.pdf》資料免費下載
    發(fā)表于 11-28 11:08 ?0次下載
    影響<b class='flag-5'>高速</b><b class='flag-5'>信號</b>鏈設(shè)計性能的機制

    高速信號是否需要走圓弧布線

    高速信號是否需要走圓弧布線
    的頭像 發(fā)表于 11-27 14:25 ?1023次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b>是否需要走圓弧布線

    有哪些高速信號完整性測試的手段

    在硬件行業(yè)中,對于信號的測試往往能直接反映出一個電子元器件的性能好壞,而對于不同速率的信號,所需要的測試標(biāo)準(zhǔn)也是不一樣的。 對于低速信號,它的測試標(biāo)準(zhǔn)就會比較低,比如說測量設(shè)備的帶寬要
    的頭像 發(fā)表于 11-06 17:10 ?1021次閱讀
    有哪些<b class='flag-5'>高速</b><b class='flag-5'>信號</b>完整性測試的手段

    高速信號pcb設(shè)計中的布局

    對于高速信號,pcb的設(shè)計要求會更多,因為高速信號很容易收到其他外在因素的干擾,導(dǎo)致實際設(shè)計出來的東西和原本預(yù)期的效果相差很多。 所以在高速
    的頭像 發(fā)表于 11-06 10:04 ?662次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b>pcb設(shè)計中的布局

    關(guān)于高速串行信號隔直電容的PCB設(shè)計注意點

    開來,從而達到保護信號完整性的目的。下面將詳細介紹高速串行信號隔直電容的PCB設(shè)計注意事項。 1. 布局原則 在進行高速串行信號隔直電容的P
    的頭像 發(fā)表于 10-24 10:26 ?735次閱讀