0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

降低PCB設(shè)計(jì)EMI的方法

汽車電子工程知識(shí)體系 ? 來源:面包板社區(qū) ? 作者:面包板社區(qū) ? 2020-10-10 11:36 ? 次閱讀

基本原理:

電源和地平面提供屏蔽

頂層和底層的地平面至少可以把多層板設(shè)計(jì)中的輻射降低10dB

PCB中器件的擺放-將模擬系統(tǒng)和數(shù)字系統(tǒng)離得盡可能遠(yuǎn)

使用合適的去耦電容可以降低電源/地平面的噪聲, 并由此來消弱來自這些平面的EMI

保持信號(hào)走線遠(yuǎn)離PCB的邊緣

避免在PCB走線中使用直角

PCB走線會(huì)由于反射在基頻和數(shù)倍諧波內(nèi)引起諧振

PCB設(shè)計(jì)獲得最好的性能

隨著放大器轉(zhuǎn)換器的提升,在PCB設(shè)計(jì)中獲得所需要的性能是一種挑戰(zhàn)

在設(shè)計(jì)之前進(jìn)行布線指導(dǎo)和設(shè)計(jì)要點(diǎn)的培訓(xùn)會(huì)節(jié)取很多調(diào)試的時(shí)間

混合信號(hào)的布線技術(shù)

小信號(hào)的布線技術(shù)

數(shù)字電流通過模擬回路的返回路徑會(huì)導(dǎo)致錯(cuò)誤的電壓

混合信號(hào)IC(較低的數(shù)字電流)的的接地:多板設(shè)計(jì)

星形接地-分離的模擬和數(shù)字地平面

地平面的特征

在同一塊板子上,無線數(shù)字信號(hào)經(jīng)常會(huì)有較高的數(shù)字邏輯,例如高增益的RF電路

屏蔽和接地對(duì)于接收端的設(shè)計(jì)是非常有效的

輻射在源端就應(yīng)該被屏蔽掉

地平面電流應(yīng)該回到源端

電源電流會(huì)通過最小電阻和電感路徑回到源端

至少有一層完整的地平面

一個(gè)完整的PCB層是一個(gè)連續(xù)的地導(dǎo)體

提供最小的電阻和電感,但它不并不能解決所有的地平面問題

地平面的割裂會(huì)提高或者降低回路的性能-這里沒有通用的規(guī)則

消除可能的接地回路


布線中特別需要關(guān)心的是數(shù)字返回電流不要通過板子中的模擬區(qū)域

怎樣充分利用你的地平面

提供盡可能多的地平面

尤其是在高頻走線的下面

盡可能使用較厚的金屬板

降低電阻并提高散熱

幫助降低由趨膚效應(yīng)引起的損耗

安裝上升時(shí)間較快或高頻的器件時(shí)應(yīng)盡可能的貼近板子

盡量不要使用加鉛的器件

盡量找出對(duì)于地平面來說是最危險(xiǎn)的器件以降低壓降

將模擬電路圈禁在一個(gè)區(qū)域內(nèi),然后將數(shù)字電路放在另外一個(gè)區(qū)域內(nèi)

避免將數(shù)字回路與模擬回路離得較近,這樣有助于避免數(shù)字噪聲耦合到模擬線上

完整地平面接地舉例

高速轉(zhuǎn)換器PCB板的單個(gè)

GND層

頂層與底層的空地方用

GND覆蓋,不要變成無連接的孤立銅區(qū)

盡可能的利用via連接2個(gè)或多個(gè)GND層,但不要將平面切碎

例子

頂層是完整的地平面

底層有一條走線通過RF連

接器邊到負(fù)載

返回電流從負(fù)載流回接收端, 位于走線的正上方

分割地平面舉例

接地回路由兩個(gè)分割開的地平面引入

例如一個(gè)數(shù)字線路以1v/ns開關(guān),10pf的負(fù)載將會(huì)產(chǎn)生10mA的瞬態(tài)電流

如果6條線路同時(shí)開關(guān),回路上將會(huì)有160mA的開關(guān)電流

接地-DC電流 VS AC電流

單一地平面和分割地平面

對(duì)于高速轉(zhuǎn)換器布線(>10Mhz)

使用單點(diǎn)GND層,沒有AGND與

DGND的區(qū)別

分開的AGND和DGND連接到同一點(diǎn)一般只在低速設(shè)計(jì)中使用

(低于1Mhz)

一些分割線能夠切開不同的區(qū)域, 但連接關(guān)系線必須寬于于器件(>10mmwidth),并且不能有別的信號(hào)線跨越他

如果要考慮所有的頻率范圍(比如從DC至50Mhz),那地平面的設(shè)計(jì)就需要就實(shí)際情況來研究

例子

在一個(gè)破裂的地平面上,返回電流總是順著最小阻抗路徑返回

在DC,電流順著最小電阻路徑返回,隨著頻率的升高,電流順著最小電感路徑返回

因?yàn)闀?huì)有回路電感的存在,可能會(huì)引起EMI/RFI的問題

優(yōu)秀的器件擺放與切割線

將模擬區(qū)域,混合信號(hào)區(qū)域和數(shù)字區(qū)域分割開

輸入與輸出沒有交叉

時(shí)鐘區(qū)域是一個(gè)單獨(dú)的區(qū)域

供電電源是一個(gè)單獨(dú)的區(qū)域,尤其是DC-DC區(qū)域

DC-DC在一個(gè)角落,最好在另外一塊PCB板上

DC-DC必須使用分割線

大電容最好放置在角落,或靠近PCB的邊緣

供電系統(tǒng)的優(yōu)先規(guī)則

一個(gè)Card-entry的濾波器對(duì)于模擬系統(tǒng)中的中低頻段噪聲濾除是非常有好處的。

高性能的模擬電源系統(tǒng)使用線性調(diào)節(jié)器,其優(yōu)先級(jí)如下:

AC linepower

Battery powersystems

DC-DC power conversionsystems

記住電解電容器阻抗隨頻率變化而變化

DC-DC 電源濾波

開關(guān)調(diào)節(jié)器應(yīng)該盡量避免,如果不行…

控制噪聲

提高布線和鋪地的質(zhì)量

考慮EMI

不建議DC-DC供電系統(tǒng)和模擬供電系統(tǒng)一樣,至少要增加LDO

DC-DC供電可以和數(shù)字供電的ADC或 MCV(ADuC702x)一樣

DC-DC應(yīng)該遠(yuǎn)離ADC(OrADuc702x)

C-L-C婆婆器應(yīng)靠近DC-DC

每個(gè)Powerpin附近需要一個(gè)0.1uf的電容

在電源平面鋪一個(gè)較大的3.3v平面有很大幫助

責(zé)任編輯人:CC

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3545

    瀏覽量

    126758
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4648

    瀏覽量

    84539

原文標(biāo)題:優(yōu)秀PCB設(shè)計(jì)之降低PCB的EMI

文章出處:【微信號(hào):QCDZYJ,微信公眾號(hào):汽車電子工程知識(shí)體系】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    這幾招教你解決PCB設(shè)計(jì)中的電磁干擾(EMI)問題

    作為電子設(shè)計(jì)中重要組成部分,在PCB設(shè)計(jì)中出現(xiàn)電磁問題時(shí)如何解決呢?本文將從多方面細(xì)節(jié)探討問題要點(diǎn),可以采取以下解決辦法來降低或消除電磁干擾(EMI): 1.合理的PCB設(shè)計(jì): 盡量采
    發(fā)表于 05-08 14:39 ?2151次閱讀

    多層pcb設(shè)計(jì)如何過孔的原理

    一站式PCBA智造廠家今天為大家講講如何實(shí)現(xiàn)多層PCB的過孔?多層pcb設(shè)計(jì)過孔的方法。在現(xiàn)代電子行業(yè)中,多層PCB設(shè)計(jì)已經(jīng)成為常見且重要的技術(shù)。多層
    的頭像 發(fā)表于 04-15 11:14 ?690次閱讀

    PCB設(shè)計(jì)阻抗不連續(xù)的原因及解決方法

    一站式PCBA智造廠家今天為大家講講如何解決pcb設(shè)計(jì)阻抗不連續(xù)的問題?解決PCB設(shè)計(jì)中的阻抗不連續(xù)的方法。當(dāng)涉及到PCB(Printed Circuit Board)設(shè)計(jì)時(shí),阻抗一直
    的頭像 發(fā)表于 03-21 09:32 ?505次閱讀

    使用PCB孔來減少EMI的教程

     顧名思義,PCB安裝孔有助于將PCB固定到外殼上。不過這是它的物理機(jī)械用途,此外,在電磁功能方面,PCB安裝孔還可用于降低電磁干擾(EMI
    發(fā)表于 12-27 16:22 ?305次閱讀

    EMC之PCB設(shè)計(jì)技巧

    EMC之PCB設(shè)計(jì)技巧 電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來都需要系統(tǒng)設(shè)計(jì)工程師擦亮眼睛,在當(dāng)今電路板設(shè)計(jì)和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下,這兩大問題尤其令PCB布局
    發(fā)表于 12-19 09:53

    PCB設(shè)計(jì)EMI傳導(dǎo)干擾該如何處理?

    從上面的三要素中,我們對(duì)EMI的傳播路徑:空間耦合和傳導(dǎo)耦合比較熟悉;我們實(shí)際也是重點(diǎn)在運(yùn)用上述的理論來進(jìn)行我們的實(shí)踐指導(dǎo);在實(shí)際進(jìn)行電路設(shè)計(jì)時(shí)我們PCB的設(shè)計(jì)也很關(guān)鍵;基本60%的EMC問題都是PCB設(shè)計(jì)的問
    發(fā)表于 12-18 16:22 ?347次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中<b class='flag-5'>EMI</b>傳導(dǎo)干擾該如何處理?

    EMC/EMI模擬仿真的薄弱環(huán)節(jié)PCB設(shè)計(jì)過程實(shí)例詳解

    PCB設(shè)計(jì)中,EMC/EMI主要分析布線網(wǎng)絡(luò)本身的信號(hào)完整性,實(shí)際布線網(wǎng)絡(luò)可能產(chǎn)生的電磁輻射和電磁干擾以及電路板本身抵抗外部電磁干擾的能力,并且依據(jù)設(shè)計(jì)者的要求提出布局和布線時(shí)抑制電磁輻射和干擾的規(guī)則,作為整個(gè)PCB設(shè)計(jì)過程的
    發(fā)表于 12-15 16:31 ?466次閱讀

    提高電路板EMC能力PCB設(shè)計(jì)和布線方法

    提高電路板EMC能力PCB設(shè)計(jì)和布線方法
    的頭像 發(fā)表于 12-07 15:36 ?755次閱讀
    提高電路板EMC能力<b class='flag-5'>PCB設(shè)計(jì)</b>和布線<b class='flag-5'>方法</b>

    高速PCB設(shè)計(jì)中的射頻分析與處理方法

    挑戰(zhàn)性的任務(wù)。本文將介紹高速PCB設(shè)計(jì)中常見的射頻電路類型,以及每一種的處理方法和注意事項(xiàng)。 1. 高速PCB設(shè)計(jì)中的射頻類型 高速PCB設(shè)計(jì)中的射頻電路通常包括以下幾種類型: 1.1
    的頭像 發(fā)表于 11-30 07:45 ?720次閱讀
    高速<b class='flag-5'>PCB設(shè)計(jì)</b>中的射頻分析與處理<b class='flag-5'>方法</b>

    高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法

    高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法
    的頭像 發(fā)表于 11-24 18:03 ?634次閱讀
    高速<b class='flag-5'>PCB設(shè)計(jì)</b>當(dāng)中鋪銅處理<b class='flag-5'>方法</b>

    有哪些方法能夠降低開關(guān)電源EMI的影響呢?

    有哪些方法能夠降低開關(guān)電源EMI的影響呢? 降低開關(guān)電源電磁干擾(EMI)的影響是一個(gè)重要的問題,特別是在要求電子設(shè)備對(duì)
    的頭像 發(fā)表于 11-07 10:35 ?702次閱讀

    降低EMI的最佳PCB設(shè)計(jì)指南

    )。對(duì)于許多 PCBA設(shè)計(jì),尤其是高速電路板,控制 EMI 量是必須充分管理的首要考慮因素。對(duì)于帶有散熱器分類組件的電路板,常見的方法是實(shí)施EMI 濾波器設(shè)計(jì)。 盡管濾波器是有效的,但作為電路板設(shè)計(jì)師,了解用于
    的頭像 發(fā)表于 10-15 15:04 ?831次閱讀
    <b class='flag-5'>降低</b><b class='flag-5'>EMI</b>的最佳<b class='flag-5'>PCB設(shè)計(jì)</b>指南

    射頻與數(shù)?;旌项惛咚?b class='flag-5'>PCB設(shè)計(jì)

    的特殊疊層結(jié)構(gòu)特性阻抗的控制 射頻PCB與數(shù)?;旌项?b class='flag-5'>PCB的布線規(guī)則和技巧射頻PCB與數(shù)模混合類PCB布線完成后的收尾處理PCB板級(jí)的ESD
    發(fā)表于 09-27 07:54

    PCB設(shè)計(jì)ESD抑制準(zhǔn)則?

    PCB布線是ESD防護(hù)的一個(gè)關(guān)鍵要素,合理的PCB設(shè)計(jì)可以減少故障檢查和返工所帶來不必要的成本。在PCB設(shè)計(jì)中,不但需要在靜電薄弱電路增加靜電抑制器件,還要克服放電電流產(chǎn)生的電磁干擾(EMI
    的頭像 發(fā)表于 09-26 10:57 ?890次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>ESD抑制準(zhǔn)則?

    開關(guān)電源傳導(dǎo)EMI預(yù)測(cè)方法

    PCB及其結(jié)構(gòu)設(shè)計(jì)的基本原則。對(duì)開關(guān)電源EMI預(yù)測(cè)過程中需要注意的問題以及降低開關(guān)電源傳導(dǎo)EMI方法策略進(jìn)行了分析和總結(jié)。
    發(fā)表于 09-22 07:18