0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于saber仿真中一些問題的處理方法

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2020-10-12 01:57 ? 次閱讀

來源:電源網(wǎng)

由于saber仿真要求較高,所以給初學(xué)者造成了一些困擾,現(xiàn)在我們交流下一些常見錯誤的解決方法:

1)設(shè)置元件屬性時加了單位,這就要抽臉了,初犯可以寬恕。

2)元件名文件名路徑名有重復(fù),saber也會報錯。

3)***error "Alg_no_solution" *** Cannot find nonlinear system solution

***error "Alg_iterations" *** Too many iterations

常用的方法是增大target iterations和max newton iterations,有時減小trunction error,一般都能解決。當(dāng)然也有其它方法。

4)*** ERROR /"ALG_SINGULAR_JACOBIAN/" *** Singular Jacobian matrix

先看是否有自建的模型,可能模型錯了,如果確定無誤或沒有,接著看。

是否接地,saber中不能有獨立的系統(tǒng)的,即使隔離也需要共地,不然仿不了。

出現(xiàn)了電壓環(huán)路電流環(huán)路,解決方法:給電容電感加初始值;或者并聯(lián)一個很大的電阻串聯(lián)很小的電阻仿過后去掉再仿它就搞定了,有些人問怎么會這樣,saber就這樣這跟初始狀態(tài)有關(guān),有時第一天不行,第二天又能仿了。

還有一個就是模型越界了,那就需要仔細(xì)檢查電路了。saber用戶指南dc一章也對調(diào)試方法進(jìn)行了講解,不過比較煩人。

小編結(jié)語:當(dāng)然saber對電源仿真得精確度那是沒的說的,這也是saber如此火的緣故吧。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真
    +關(guān)注

    關(guān)注

    50

    文章

    3972

    瀏覽量

    132961
  • Saber
    +關(guān)注

    關(guān)注

    9

    文章

    80

    瀏覽量

    43943
收藏 人收藏

    評論

    相關(guān)推薦

    使用VCA810過程中遇到的一些問題求解

    我在使用VCA810過程中遇到一些問題,請各位大神指點,具體如下: 1、控制電壓最小只能加到-1.7V,再減小的話輸出信號消失或者放大倍數(shù)驟然減小。 2、輸入端出現(xiàn)個疊加在信號上的直流,輸出端直
    發(fā)表于 08-30 07:11

    高速信號仿真中的FFE均衡技術(shù)

    高速信號仿真中的均衡技術(shù)按照發(fā)射端和接收端來看可以分為如下圖中的幾種類型。
    的頭像 發(fā)表于 07-29 14:15 ?492次閱讀
    高速信號<b class='flag-5'>仿真中</b>的FFE均衡技術(shù)

    MATLAB電路仿真中能講電流匯總的元件

    在MATLAB電路仿真中,可以使用許多元件來匯總電流。以下是一些常見的元件和它們在電路中的作用: 電阻(Resistor):電阻是電路中最基本的元件之,用于限制電流的流動。在MATLAB電路
    的頭像 發(fā)表于 04-21 09:23 ?1726次閱讀

    有關(guān)通信協(xié)議時一些問題

    工業(yè)上應(yīng)用到許多種協(xié)議,按通信同時刻發(fā)送的數(shù)據(jù)位數(shù)分為串行通信和并行通信,首先我見并行通信多在芯片之間進(jìn)行通信,而串行通信則在外部設(shè)備和芯片之間進(jìn)行的一些通信,對于常見的串行通信,比如
    發(fā)表于 01-14 00:58

    詳解部分元等效電路法在電磁仿真中的應(yīng)用

    詳解部分元等效電路法在電磁仿真中的應(yīng)用
    的頭像 發(fā)表于 12-07 14:42 ?929次閱讀
    詳解部分元等效電路法在電磁<b class='flag-5'>仿真中</b>的應(yīng)用

    Saber在機(jī)電體化設(shè)計中的應(yīng)用

    Saber是Synopsys公司的模擬及混合信號仿真軟件,可以同時對模擬信號、事件驅(qū)動模擬信號、數(shù)字信號以及模數(shù)混合信號設(shè)備進(jìn)行仿真。
    的頭像 發(fā)表于 12-05 10:16 ?692次閱讀
    <b class='flag-5'>Saber</b>在機(jī)電<b class='flag-5'>一</b>體化設(shè)計中的應(yīng)用

    Saber與Matlab聯(lián)合仿真的操作過程介紹

    我們知道,[Saber]()軟件在開始就提供了與Matlab/Simulink的聯(lián)合仿真功能,工程師們可以在Simulink中驗證設(shè)計中的軟件部分,同時在Saber中驗證設(shè)計的硬件部
    的頭像 發(fā)表于 12-05 09:43 ?2476次閱讀
    <b class='flag-5'>Saber</b>與Matlab聯(lián)合<b class='flag-5'>仿真</b>的操作過程介紹

    借助GPT4理解仿真中競爭處理方法

    上周微信群里的個小伙伴提到的個關(guān)于仿真中不達(dá)預(yù)期的個問題,其中牽涉到關(guān)于仿真中信號競爭等問題。這個問題之前算是不求甚解。
    的頭像 發(fā)表于 11-25 14:23 ?488次閱讀
    借助GPT4理解<b class='flag-5'>仿真中</b>競爭<b class='flag-5'>處理</b>的<b class='flag-5'>方法</b>

    分享一些SystemVerilog的coding guideline

    本文分享一些SystemVerilog的coding guideline。
    的頭像 發(fā)表于 11-22 09:17 ?579次閱讀
    分享<b class='flag-5'>一些</b>SystemVerilog的coding  guideline

    求助,關(guān)于AD603做成VGA的一些問題

    手冊的圖49以及圖33進(jìn)行更改畫出的電路圖,請問精通該芯片的工程師,上面的電路能實現(xiàn)我前面所說的5點要求嗎?如果有問題的話,需要如何修改才能實現(xiàn)要求? 小弟還有一些關(guān)于AD603的一些問題想讓相應(yīng)
    發(fā)表于 11-20 07:19

    PCB抄板的一些方法

    拆掉所有器多層板抄板件,并且將PAD孔里的錫去掉。用酒精將PCB清洗干凈,然后放入掃描儀內(nèi),掃描儀掃描的時候需要稍調(diào)高一些掃描的像素, 以便得到較清晰的圖像。
    的頭像 發(fā)表于 11-15 17:04 ?769次閱讀
    PCB抄板的<b class='flag-5'>一些</b><b class='flag-5'>方法</b>

    STM32F10x中一些專業(yè)術(shù)語解釋

    STM32F10x中一些專業(yè)術(shù)語解釋
    的頭像 發(fā)表于 11-01 16:59 ?417次閱讀

    單片機(jī)C代碼嵌套匯編的一些方法

    單片機(jī)C代碼嵌套匯編的一些方法
    的頭像 發(fā)表于 10-18 16:39 ?423次閱讀
    單片機(jī)C代碼嵌套匯編的<b class='flag-5'>一些</b><b class='flag-5'>方法</b>

    單片機(jī)“低耦合”的一些方法

    單片機(jī)“低耦合”的一些方法
    的頭像 發(fā)表于 10-17 18:30 ?415次閱讀

    Protues仿真中MPX4250與數(shù)碼管顯示不致怎么處理?

    Protues仿真中MPX4250與數(shù)碼管顯示不致怎么處
    發(fā)表于 09-26 07:51