0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

通過(guò)采用PSpice通用電路仿真軟件實(shí)現(xiàn)階梯波發(fā)生器的設(shè)計(jì)

電子設(shè)計(jì) ? 來(lái)源:實(shí)驗(yàn)室研究與探索 ? 作者:碩力更 ? 2020-10-12 10:28 ? 次閱讀

1 引言

PSpice通用電路仿真軟件目前已廣泛地應(yīng)用于電子線路的設(shè)計(jì)中,因此在電子技術(shù)的教學(xué)與實(shí)驗(yàn)中也應(yīng)充分重視PSpice的學(xué)習(xí)和運(yùn)用。對(duì)于電路設(shè)計(jì),采用仿真的手段,可以大量地減少硬件調(diào)試過(guò)程中出現(xiàn)的各種問(wèn)題,易于電路的實(shí)現(xiàn)。

2 階梯波發(fā)生器的設(shè)計(jì)

階梯波發(fā)生器的應(yīng)用很廣泛,設(shè)計(jì)方法也很多,本文采用模擬電路中的基本模塊電路進(jìn)行階梯波的設(shè)計(jì),是為了便于利用PSpice對(duì)各功能電路及整個(gè)系統(tǒng)進(jìn)行深入的分析。原理框圖如圖1所示。

通過(guò)采用PSpice通用電路仿真軟件實(shí)現(xiàn)階梯波發(fā)生器的設(shè)計(jì)

階梯波發(fā)生器的電路如圖2所示。

2.1 方波發(fā)生器

方波發(fā)生器由反向輸入的滯回比較器(U1及外圍元件構(gòu)成)和R4C1構(gòu)成,其中滯回比較器的閾值電壓

通過(guò)調(diào)節(jié)相關(guān)參數(shù)可改變電路的振蕩頻率。

圖3所示為利用PSpice仿真的電容上電壓的波形以及方波發(fā)生器的輸出振蕩波形。

2.2 微分與限幅電路

微分電路采用簡(jiǎn)單的電路形式,由C2和D 8及與之并聯(lián)的負(fù)載構(gòu)成,要求電容充放電的時(shí)間常數(shù)遠(yuǎn)小于輸入方波的周期,使電容C2上電壓近似等于輸入方波的波形。圖4的仿真波形分別為微分電路輸出的波形、電容C2電壓波形及輸入方波的波形。

限幅電路主要由二極管D7構(gòu)成,將微分電路形成的反向尖脈沖削掉。D8也兼作反向限幅的作用,限幅電路輸出波形如圖5所示。

2.3 積分累加電路

積分累加電路由U2、R5和C3構(gòu)成,將限幅電路輸出的尖脈沖進(jìn)行積分累加,從而輸出階梯波,為實(shí)現(xiàn)周期性的階梯波,采用電子開(kāi)關(guān)電路對(duì)累加器進(jìn)行控制,當(dāng)C3上電壓累加到規(guī)定值,對(duì)其進(jìn)行放電。輸出階梯波的階梯數(shù)可由C3與C2的比值進(jìn)行控制。

2.4 電子開(kāi)關(guān)電路與比較器

電子開(kāi)關(guān)在這里由結(jié)型場(chǎng)效應(yīng)管J2N4393擔(dān)任,其導(dǎo)通和截止由比較器輸出電壓控制。J2N4393的PSpice模型參數(shù)如下:

.model J2N4393 NJF(Beta=9.109m Betatce=“-”.5 Rd= 1 Rs= 1 Lambda=“6m” Vto=“-1”.422

+ Vtotc=“-2”.5m Is=“205”.2f Isr= 1.988p N = 1 Nr= 2 Xti=“3” Alpha=“20”.98u

+ Vk=“123”.7 Cgd=“4”.57p M=.4069 Pb=“1” Fe=.5 Cgs=“4”.06p Kf=“123E-18”

+ Af=“1”)

其中夾斷電壓Vto的值主要決定了飽和漏極電流,間接地影響了積分器中C3的放電是否徹底,因此本文采用Vto作為參數(shù),對(duì)J2N4393的轉(zhuǎn)移特性進(jìn)行了參數(shù)掃描仿真,如圖6所示。

Vto分別取值為-2、-1.5、-1、-0.5、0V下的轉(zhuǎn)移特性曲線仿真如圖7所示。

通過(guò)仿真確定了當(dāng)Vto=-0.5V,飽和漏極電流為2.5mA時(shí),可獲得較好的階梯波輸出波形,如圖8所示。

比較器電路主要由U3及其外圍元件構(gòu)成,也構(gòu) 成了滯回比較器,閾值電壓分別約為0v和-10V。其輸出控制電子開(kāi)關(guān)的導(dǎo)通與截止,同時(shí)通過(guò)D4也控制了方波發(fā)生器,使得電子開(kāi)關(guān)導(dǎo)通的同時(shí)開(kāi)始一個(gè)新的階梯波周期。比較器輸出波形如圖9所示。

輸出階梯波的波形如圖10所示。

3 結(jié)語(yǔ)

在利用PSpice對(duì)階梯波發(fā)生器進(jìn)行仿真分析的基礎(chǔ)上,進(jìn)行了硬件的安裝和調(diào)試,誤差范圍內(nèi)輸出波形與仿真結(jié)果相同。PSpice在這里作為一個(gè)軟件的實(shí)驗(yàn)平臺(tái),對(duì)硬件電路的調(diào)試具有很強(qiáng)的指導(dǎo)作用,可使調(diào)試少走很多彎路,并有助于學(xué)生對(duì)電路的深入理解。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 模擬電路
    +關(guān)注

    關(guān)注

    125

    文章

    1553

    瀏覽量

    102623
  • 比較器
    +關(guān)注

    關(guān)注

    14

    文章

    1630

    瀏覽量

    107046
  • 仿真
    +關(guān)注

    關(guān)注

    50

    文章

    4023

    瀏覽量

    133338
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    上升/下降階梯發(fā)生器

    請(qǐng)問(wèn)哪位大俠有上升/下降階梯發(fā)生器的multisim仿真電路圖,謝謝
    發(fā)表于 01-13 23:41

    OrCAD/PSpice電路仿真實(shí)驗(yàn)中應(yīng)用

    本文通過(guò)實(shí)例介紹OrCAD/PSpice軟件電路仿真實(shí)驗(yàn)中的應(yīng)用關(guān)鍵詞:OrCAD/Pspice;電路
    發(fā)表于 04-13 11:13 ?280次下載

    PSPICE在高頻電路仿真分析中的應(yīng)用

    摘要:介紹了電路仿真軟件PSPICE電路仿真功能與實(shí)現(xiàn)方法。以一個(gè)典型高頻電路仿真分析實(shí)例,表
    發(fā)表于 04-27 09:41 ?100次下載

    階梯發(fā)生器電路

    階梯發(fā)生器電路
    發(fā)表于 04-08 08:42 ?3474次閱讀
    <b class='flag-5'>階梯</b><b class='flag-5'>波</b><b class='flag-5'>發(fā)生器</b><b class='flag-5'>電路</b>圖

    分頻階梯發(fā)生器電路

    分頻階梯發(fā)生器電路
    發(fā)表于 04-15 09:30 ?978次閱讀
    分頻<b class='flag-5'>器</b>和<b class='flag-5'>階梯</b><b class='flag-5'>波</b><b class='flag-5'>發(fā)生器</b><b class='flag-5'>電路</b>圖

    低頻階梯發(fā)生器及定時(shí)電路

    低頻階梯發(fā)生器及定時(shí)電路
    發(fā)表于 06-30 13:09 ?657次閱讀
    低頻<b class='flag-5'>階梯</b><b class='flag-5'>波</b><b class='flag-5'>發(fā)生器</b>及定時(shí)<b class='flag-5'>電路</b>圖

    晶體管線性階梯發(fā)生器電路

    晶體管線性階梯發(fā)生器電路
    發(fā)表于 07-01 13:11 ?638次閱讀
    晶體管線性<b class='flag-5'>階梯</b><b class='flag-5'>波</b><b class='flag-5'>發(fā)生器</b><b class='flag-5'>電路</b>圖

    階梯發(fā)生器之一

    階梯發(fā)生器之一 用普通雙穩(wěn)電路對(duì)時(shí)鐘脈沖作二進(jìn)制分頻,然后由運(yùn)算放大器對(duì)這些逐級(jí)分頻的方波權(quán)迭加,限可得到階梯
    發(fā)表于 04-22 15:43 ?5053次閱讀
    <b class='flag-5'>階梯</b><b class='flag-5'>波</b><b class='flag-5'>發(fā)生器</b>之一

    階梯發(fā)生器之二

    階梯發(fā)生器之二 此種發(fā)生器其構(gòu)成不太復(fù)雜,并有較好的性能。它是以前述矩形脈沖發(fā)生器、鋸齒
    發(fā)表于 04-22 15:45 ?4923次閱讀
    <b class='flag-5'>階梯</b><b class='flag-5'>波</b><b class='flag-5'>發(fā)生器</b>之二

    PSpice電路仿真程序設(shè)計(jì)資料pdf下載

    PSpice電路仿真程序設(shè)計(jì)
    發(fā)表于 03-12 14:58 ?69次下載

    使用PSPICE電路仿真軟件實(shí)現(xiàn)準(zhǔn)確的RSD電壓仿真的詳細(xì)資料說(shuō)明

    本文采用拉普拉斯變換在s域得到反向開(kāi)關(guān)品體管RSD(reversely switched dynistor)器件的等效電網(wǎng)絡(luò)模型,并在電路仿真軟件PSPICE
    發(fā)表于 09-11 10:32 ?7次下載
    使用<b class='flag-5'>PSPICE</b><b class='flag-5'>電路仿真</b><b class='flag-5'>軟件</b><b class='flag-5'>實(shí)現(xiàn)</b>準(zhǔn)確的RSD電壓<b class='flag-5'>仿真</b>的詳細(xì)資料說(shuō)明

    怎么設(shè)計(jì)一個(gè)階梯階梯發(fā)生器

    大三上學(xué)期很多同學(xué)都會(huì)學(xué)習(xí)“模擬電子線路EDA”,最后一個(gè)實(shí)驗(yàn)是設(shè)計(jì)一個(gè)階梯階梯發(fā)生器,通過(guò)老師的講稿和學(xué)長(zhǎng)們的實(shí)驗(yàn)報(bào)告,我們很容易就設(shè)計(jì)
    的頭像 發(fā)表于 09-06 15:16 ?5946次閱讀
    怎么設(shè)計(jì)一個(gè)<b class='flag-5'>階梯</b><b class='flag-5'>階梯</b><b class='flag-5'>波</b><b class='flag-5'>發(fā)生器</b>

    用電路仿真軟件有哪些

    常用的電路仿真軟件有以下幾種: PSpice PSpice是由美國(guó)公司Cadence Design Systems開(kāi)發(fā)的一款電路仿真
    的頭像 發(fā)表于 04-21 09:25 ?2520次閱讀

    電路仿真軟件如何使用 電路仿真軟件操作流程

    第一步是下載電路仿真軟件,并按照安裝向?qū)У奶崾就瓿砂惭b過(guò)程。常見(jiàn)的電路仿真軟件有SPICE、Multisim、PSpice等。在安裝過(guò)程中
    的頭像 發(fā)表于 05-04 10:39 ?2152次閱讀

    電路仿真軟件如何使用 電路仿真軟件有哪些好用

    電路仿真軟件的使用方法,并列舉一些常用的好用軟件。 使用電路仿真軟件的基本步驟如下: 創(chuàng)建電路
    的頭像 發(fā)表于 05-04 10:51 ?1775次閱讀