0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思 PL 和 PS IBIS 模型解碼器

工程師 ? 來源:FPGA開發(fā)圈 ? 作者:FPGA開發(fā)圈 ? 2020-10-15 18:29 ? 次閱讀

賽靈思FPGAMPSoC 器件中所有受支持的 I/O 標(biāo)準(zhǔn)提供了 I/O 緩存信息規(guī)范 (I/O Buffer Information Specification, IBIS) 模型。

本篇博文旨在提供有關(guān)如何為可編程邏輯 (PL) 和處理器系統(tǒng) (PS) 多用途 I/O (MIO) 進(jìn)行 IBIS 模型名稱解碼的指導(dǎo)信息。 本文主要分 3 個(gè)部分:

PL I/O 標(biāo)準(zhǔn)

PS MIO 標(biāo)準(zhǔn)

PS DDR I/O 標(biāo)準(zhǔn)

在這 3 個(gè)章節(jié)中包含多個(gè)解碼器表格,其中逐一細(xì)分羅列了模型名稱的每個(gè)部分并提供了一些模型名稱示例。

1. 賽靈思 PL I/O 標(biāo)準(zhǔn) IBIS 解碼器

PL IBIS 解碼器可用于為所有可編程邏輯 I/O 執(zhí)行 PL IBIS 模型解碼。 它適用于 Zynq MPSoC PL I/O。

表 1:PL IBIS 解碼器

所有模型(LVDS 除外*)都將包含“bank 類型 (Bank Type)”、“I/O 標(biāo)準(zhǔn) (IOStandard)”、“斜率 (Slew Rate)”和“輸出阻抗/驅(qū)動(dòng)強(qiáng)度 (Output Impedance/DriveStrength)”。

*LVDS 模型將包含“bank 類型 (Bank Type)”、“LVDS”、“I/O 標(biāo)準(zhǔn) (IOStandard)”和“數(shù)字端接 (Digital Termination)”。

內(nèi)部 100-ohm 差分終端僅在以 1.8V (LVDS) 或 2.5V (LVDS_25) 加電的 bank 中可用。 請(qǐng)參閱(UG571) v1.12 第 103 頁以獲取詳細(xì)信息。

https://china.xilinx.com/support/documentation/user_guides/c_ug571-ultrascale-selectio.pdf

注:并非每個(gè) IBIS 模型都包含所有模型設(shè)置。

如果模型名稱中不含某項(xiàng)設(shè)置,即表示此模型不支持該項(xiàng)設(shè)置。

表 2 和表 3 提供了適用于 DDR4 和 SelectIO 的 PL IBIS 模型示例。

表2:PL DDR4 IBIS 模型

*時(shí)鐘和 DQS 為差分信號(hào)。 單端模型分配到每個(gè)分支。

差分信號(hào)在 IBIS 文件中的“[Diff Pin]”關(guān)鍵字下指定。

表 3:PL SelectIO IBIS 模型

2. 賽靈思 Zynq MPSoC PS MIO IBIS 模型

Zynq MPSoC MIO 管腳支持 LVCMOS,可提供以下選項(xiàng)

接口電壓:1.8V、2.5V 或 3.3V

驅(qū)動(dòng)強(qiáng)度:2mA、4mA、8mA 或 12mA

斜率:Slow 或 Fast

MIO IBIS 模型格式為M0_PADH_02_F_NA_PBIDIR_18_18_NT_DR_H。

表 4 對(duì)每個(gè) IBIS 模型的驅(qū)動(dòng)設(shè)置進(jìn)行了解釋。

表 4:PS MIO IBIS 模型

3. 賽靈思 Zynq MPSoC PS DDR IBIS 模型

Zynq MPSoC PS DDR IBIS 信號(hào)與所有其它信號(hào)都不同。

表 5 顯示了適用于 Zynq MPSoC PS DDR IBIS 模型的解碼器。

其中為每一種 DDR 內(nèi)存類型的 IBIS 模型都提供了相應(yīng)的示例。

表 5:PS DDR IBIS 解碼器

表 6 到 10 提供了對(duì)應(yīng)受支持的 PS DDR 技術(shù)的 Zynq PS DDR IBIS 示例。

表 6:PS DDR3

表 7:PS DDR3L

表 8:PS LPDDR3

表 9:PS DDR4

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 解碼器
    +關(guān)注

    關(guān)注

    9

    文章

    1129

    瀏覽量

    40638
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    131126
  • 電壓
    +關(guān)注

    關(guān)注

    45

    文章

    5539

    瀏覽量

    115491
  • IBIS
    +關(guān)注

    關(guān)注

    1

    文章

    51

    瀏覽量

    19842
  • 模型
    +關(guān)注

    關(guān)注

    1

    文章

    3116

    瀏覽量

    48661
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    無線網(wǎng)解碼器怎么連接

    無線網(wǎng)解碼器的連接方式可能因設(shè)備型號(hào)、品牌以及應(yīng)用場(chǎng)景的不同而有所差異。以下提供的是一種較為通用的連接步驟,但請(qǐng)注意,在實(shí)際操作中應(yīng)參考具體設(shè)備的說明書或官方指導(dǎo)進(jìn)行操作。 一、設(shè)備準(zhǔn)備 無線網(wǎng)
    的頭像 發(fā)表于 10-15 16:31 ?193次閱讀

    無線網(wǎng)解碼器怎么用

    無線網(wǎng)解碼器通常指的是能夠解析無線網(wǎng)絡(luò)信號(hào)中的編碼信息,將其還原成原始信號(hào)或數(shù)據(jù)流的電子設(shè)備。然而,需要強(qiáng)調(diào)的是,未經(jīng)授權(quán)的無線網(wǎng)絡(luò)解碼行為可能涉及法律問題,因?yàn)樗赡芮址噶怂说碾[私和網(wǎng)絡(luò)安全
    的頭像 發(fā)表于 10-15 16:28 ?280次閱讀

    無線解碼器的質(zhì)量標(biāo)準(zhǔn)是什么

    無線解碼器,作為現(xiàn)代通信系統(tǒng)中的關(guān)鍵組件,其質(zhì)量標(biāo)準(zhǔn)對(duì)于確保數(shù)據(jù)傳輸?shù)目煽啃?、安全性和效率至關(guān)重要。 1. 性能指標(biāo) 1.1 靈敏度 靈敏度是無線解碼器能夠接收到的最小信號(hào)強(qiáng)度。高靈敏度意味著解碼器
    的頭像 發(fā)表于 10-15 16:21 ?150次閱讀

    解碼器和控制區(qū)別是什么

    解碼器和控制在數(shù)字電子電路中扮演著不同的角色,它們之間的主要區(qū)別體現(xiàn)在功能和應(yīng)用場(chǎng)景上。 一、功能區(qū)別 解碼器 : 主要功能 :解碼器通常用于將編碼后的數(shù)據(jù)或信號(hào)轉(zhuǎn)換成相應(yīng)的輸出信號(hào)
    的頭像 發(fā)表于 09-30 14:27 ?264次閱讀

    控制解碼器的使用方法

    控制解碼器是一種用于解析和執(zhí)行控制信號(hào)的設(shè)備,廣泛應(yīng)用于工業(yè)自動(dòng)化、機(jī)器人技術(shù)、航空航天等領(lǐng)域。它通常與傳感、執(zhí)行等設(shè)備配合使用,以實(shí)現(xiàn)對(duì)機(jī)械或系統(tǒng)的精確控制。 1. 理解控制
    的頭像 發(fā)表于 09-30 14:24 ?292次閱讀

    遙控解碼器怎么使用

    遙控解碼器是一種用于解碼和復(fù)制遙控信號(hào)的設(shè)備,它可以幫助用戶在遙控丟失或損壞的情況下,重新獲得對(duì)設(shè)備的控制。 遙控
    的頭像 發(fā)表于 09-30 14:23 ?423次閱讀

    全景聲解碼器

    全景聲解碼器是一款將音頻技術(shù)推向極致的產(chǎn)品。它不僅提供高質(zhì)量的音頻解碼,還讓用戶體驗(yàn)到一種前所未有的聲音空間。無論您是想要享受音樂、觀看電影,還是沉浸于游戲世界,全景聲解碼器都能為您打開一個(gè)新的音頻維度,讓每一次聆聽都成為一次精
    的頭像 發(fā)表于 09-24 10:40 ?257次閱讀
    全景聲<b class='flag-5'>解碼器</b>

    為什么好的播放還要配解碼器

    好的播放之所以需要配備解碼器,是因?yàn)橐纛l和視頻文件的編碼和解碼是一個(gè)復(fù)雜的過程,涉及到多種技術(shù)和標(biāo)準(zhǔn)。解碼器的作用是將壓縮的音頻和視頻數(shù)據(jù)還原成可以被播放設(shè)備識(shí)別和播放的格式。 播放
    的頭像 發(fā)表于 09-23 18:02 ?637次閱讀

    9740解碼器配什么光柵

    關(guān)于9740解碼器配什么光柵的問題,由于直接針對(duì)特定型號(hào)(如9740解碼器)與光柵配套信息的資料可能較為有限,且這種信息可能因廠商、產(chǎn)品系列及具體應(yīng)用場(chǎng)景的不同而有所差異,因此無法給出一個(gè)絕對(duì)確定
    的頭像 發(fā)表于 09-23 18:01 ?256次閱讀

    光柵解碼器損壞的表現(xiàn)有哪些

    光柵解碼器是一種用于將光信號(hào)轉(zhuǎn)換為電信號(hào)的設(shè)備,廣泛應(yīng)用于光學(xué)存儲(chǔ)、光學(xué)測(cè)量、光學(xué)通信等領(lǐng)域。當(dāng)光柵解碼器損壞時(shí),可能會(huì)出現(xiàn)多種異常表現(xiàn)。以下是一些可能的表現(xiàn),以及相應(yīng)的分析: 信號(hào)失真 : 原因
    的頭像 發(fā)表于 09-23 17:57 ?308次閱讀

    數(shù)字播放解碼器

    數(shù)字播放解碼器的組合能夠提供更優(yōu)質(zhì)的音頻體驗(yàn)。數(shù)字播放負(fù)責(zé)處理和傳輸音頻數(shù)據(jù),而解碼器則負(fù)責(zé)將這些數(shù)據(jù)轉(zhuǎn)換為高質(zhì)量的模擬信號(hào)。它們的配合可以確保你聽到的音頻既清晰又真實(shí)。
    的頭像 發(fā)表于 09-06 17:35 ?738次閱讀
    數(shù)字播放<b class='flag-5'>器</b>和<b class='flag-5'>解碼器</b>

    數(shù)字音頻解碼器和聲卡

    盡管聲卡和數(shù)字音頻解碼器都是與音頻相關(guān)的設(shè)備,但它們?cè)诠δ芎蛻?yīng)用上有顯著的區(qū)別。專業(yè)HiFi音頻設(shè)備之所以選擇數(shù)字音頻解碼器,是因?yàn)樗鼈兡軌蛱峁└哔|(zhì)量、更真實(shí)的音頻表現(xiàn),以滿足對(duì)音質(zhì)有苛刻要求的用戶對(duì)于完美聲音的追求。
    的頭像 發(fā)表于 07-01 16:29 ?1249次閱讀
    數(shù)字音頻<b class='flag-5'>解碼器</b>和聲卡

    USB多路音頻解碼器模組

    USB多路音頻解碼器模組能夠高效地處理和輸出高質(zhì)量的音頻信號(hào),適用于各種多媒體應(yīng)用場(chǎng)景。
    的頭像 發(fā)表于 05-30 15:45 ?732次閱讀
    USB多路音頻<b class='flag-5'>解碼器</b>模組

    IBIS模型如何導(dǎo)入到LTspice中?

    IBIS模型如何導(dǎo)入到LTspice中
    發(fā)表于 01-03 06:23

    不能把AD4003芯片的IBIS模型導(dǎo)入ADS怎么處理?

    我不能把AD4003芯片的 IBIS 模型導(dǎo)入ADS 提示了以下錯(cuò)誤 。 官方網(wǎng)站提供的 IBIS 模型是否有錯(cuò)誤,
    發(fā)表于 12-01 07:28